• 제목/요약/키워드: IEEE 1500

검색결과 24건 처리시간 0.025초

IEEE 1500 표준 기반의 효율적인 프로그램 가능한 메모리 BIST (IEEE std. 1500 based an Efficient Programmable Memory BIST)

  • 박영규;최인혁;강성호
    • 전자공학회논문지
    • /
    • 제50권2호
    • /
    • pp.114-121
    • /
    • 2013
  • Systems-On-Chips(SoC)에서 내장 메모리가 차지하는 비중은 비약적으로 증가하여 전체 트랜지스터 수의 80%~90%를 차지하고 있어, SoC에서 내장된 메모리에 대한 테스트 중요성이 증가하고 있다. 본 논문은 다양한 테스트 알고리즘을 지원하는 IEEE 1500 래퍼 기반의 프로그램 가능한 메모리 내장 자체 테스트(PMBIST) 구조를 제안한다. 제안하는 PMBIST는 March 알고리즘 및 Walking, Galloping과 같은 non-March 알고리즘을 지원하여 높은 flexibility, programmability 및 고장 검출률을 보장한다. PMBIST는 최적화된 프로그램 명령어와 작은 프로그램 메모리에 의해 최적의 하드웨어 오버헤드를 가진다. 또한 제안된 고장 정보 처리 기술은 수리와 고장 진단을 위해 2개의 진단 방법을 효과적으로 지원하여 메모리의 수율 향상을 보장한다.

SoC IP 간의 효과적인 연결 테스트를 위한 알고리듬 개발 (A New Test Algorithm for Effective Interconnect Testing Among SoC IPs)

  • 김용준;강성호
    • 대한전자공학회논문지SD
    • /
    • 제40권1호
    • /
    • pp.61-71
    • /
    • 2003
  • 본 논문에서 제안하는 GNS 시퀀스는 SoC 연결 고 장 테스트를 수행할 때 aliasing 고장 증후와 confounding 고장 증후를 고 장 증후를 발생시키지 않는 시퀀스로 연결 고장 위치의 분석을 효과적으로 수행할 수 있다. GNS 시퀀스는 과거 보드 수준의 연결 테스트를 수행하기 위한 IEEE 1149.1 std. 와 유사한 구조로 SoC 의 연결 테스트를 수행하게 되어있는 IEEE P1500 에 적용하여 SoC 내부의 IP 상호간에 존재하는 연결 고장을 검출하고 그 위치를 분석하는데, 이때 입력되는 테스트 시퀀스의 길이가 기른 연구들에 비해 처소의 값을 가짐으로써 연결 테스트 수행 시간을 단축할 수 있는 효과적인 연결 테스트 알고리듬이다.

시스템 온 칩 테스트를 위한 효과적인 테스트 접근 구조 (An Efficient Test Access Mechanism for System On a Chip Testing)

  • 송동섭;배상민;강성호
    • 대한전자공학회논문지SD
    • /
    • 제39권5호
    • /
    • pp.54-64
    • /
    • 2002
  • 최근 IP 코어를 기반으로 하는 시스템 온 칩은 칩 설계 방식의 새로운 방향을 제시하면서 시스템 온 칩의 테스트가 중요한 문제로 대두되고 있다. 시스템 온 칩을 테스트하는 문제가 전체 코어 기반 설계에 병목 현상으로 작용하지 않게 하기 위해서는 효과적인 테스트 구조와 테스트 방법에 대한 연구가 필수적이다. 본 논문에서는 IEEE 1149.1 경계 주사 구조에 기반을 둔 시스템 온 칩 테스트 구조와 테스트 제어 메커니즘을 제안한다. 본 논문에서 제안하는 테스트 제어 접근 구조는 IEEE P1500에서 제안하는 내장된 코어 테스트표준에 상응하면서도 TAPed core와 Wrapped core 모두에 대해서 테스트 제어가 가능하다. 또한 제안하는 테스트 구조는 시스템 온 칩의 입·출력에 존재하는 TCK, TMS, TDI, TDO에 의해서 완전 제어 가능하므로 상위 수준의 테스트 구조와 계층적 구조를 유지할 수 있다.

다중 시스템 클럭과 이종 코아를 가진 시스템 온 칩을 위한 연결선 지연 고장 테스트 제어기 (At-speed Interconnect Test Controller for SoC with Multiple System Clocks and Heterogeneous Cores)

  • 장연실;이현빈;신현철;박성주
    • 대한전자공학회논문지SD
    • /
    • 제42권5호
    • /
    • pp.39-46
    • /
    • 2005
  • 본 논문은 SoC 상에서 정적인 고장 뿐 아니라 동적인 고장도 점검하고 진단할 수 있는 새로운 At-speed Interconnect Test Controller (ASITC)를 소개한다. SoC는 IEEE 1149.1과 P1500 래퍼의 코아들로 구성되고 다중 시스템 클럭에 의해 동작될 수 있으며, 이러한 복잡한 SoC를 테스트하기 위해 P1500 래퍼의 코아를 위한 인터페이스 모듈과 update부터 capture까지 1 시스템 클럭으로 연결선의 지연 고장을 점검할 수 있는 ASITC를 설계하였다. 제안한 ASITC는 FPGA로 구현하여 기능검증을 하였으며 기존의 방식에 비해 테스트 방법이 쉽고, 면적의 오버헤드가 적다는 장점이 있다.

다중 시스템 클럭으로 동작하는 보드 및 SoC의 연결선 지연 고장 테스트 (Interconnect Delay Fault Test in Boards and SoCs with Multiple System Clocks)

  • 이현빈;김영훈;박성주;박창원
    • 대한전자공학회논문지SD
    • /
    • 제43권1호
    • /
    • pp.37-44
    • /
    • 2006
  • 본 논문은, IEEE 1149.1 및 IEEE P1500 기반의 보드 및 SoC의 연결선 지연 고장 테스트를 위한 회로 및 테스트 방법을 제안한다. IDFT 모드 시, 출력 셀의 Update와 입력 셀의 Capture가 한 시스템 클럭 간격 내에 이루어지도록 하는 시스템 클럭 상승 모서리 발생기를 구현한다. 이 회로를 이용함으로써, 단일 시스템 클럭 뿐만 아니라 다중 시스템 클럭을 사용하는 보드 및 SoC의 여러 연결선의 지연 고장 테스트를 쉽게 할 수 있다. 기존의 방식에 비해 면적 오버헤드가 적고 경계 셀 및 TAP의 수정이 필요 없으며, 테스트 절차도 간단하다는 장점을 가진다.

다양한 코어의 병렬 테스트를 지원하는 효과적인 SOC 테스트 구조 (An Efficient SoC Test Architecture for Testing Various Cores in Parallel)

  • 김현식;김용준;박현태;강성호
    • 대한전자공학회논문지SD
    • /
    • 제43권10호
    • /
    • pp.140-150
    • /
    • 2006
  • 본 논문은 SOC 내부의 다양한 코어들을 효율적으로 테스트하기 위한 하드웨어 구조에 초점을 두고 있다. 기존의 한 번에 한 개의 코어만을 순차적으로 테스트하는 방식은 많은 테스트 시간을 요구한다. 이를 보완하고자 본 논문에서는 병렬적으로 여러 코어를 테스트할 수 있는 S-TAM 구조 및 컨트롤러를 제안한다. S-TAM 구조는 테스트 버스 공유 방식을 이용하여 브로드캐스트 방법을 지원하며 이를 기반으로 하여 임의의 코어만을 선택적으로 테스트할 수도 있다. 이뿐 아니라 S-TAM 컨트롤러는 IEEE 1149.1 및 IEEE 1500 등과 같은 서로 상이한 테스트 기반을 통해 구현된 다양한 코어들을 동시에 제어함으로써 효과적인 SOC 테스트를 가능하게 한다.

계층적 SoC 테스트 접근을 위한 명령어 기반 코아 연결 모듈의 설계 (A Design of Instruction Based Wrapped Core Linking Module for Hierarchical SoC Test Access)

  • 이현빈;박성주
    • 대한전기학회논문지:시스템및제어부문D
    • /
    • 제52권3호
    • /
    • pp.156-162
    • /
    • 2003
  • For a System-on-a-Chip(SoC) comprised of multiple IP cores, various design techniques have been proposed to provide diverse test link configurations. In this paper, we introduce a new instruction based Wrapped Core Linking Module(WCLM) that enables systematic integration of IEEE 1149.1 TAP'd cotes and P1500 wrapped cores with requiring least amount of area overhead compared with other state-of-art techniques. The design preserves compatibility with standards and scalability for hierarchical access.

재구성 가능한 시스템 칩 테스트 제어기술의 개발 (Development of Simple Reconfigurable Access Mechanism for SoC Testing)

  • 김태식;민병우;박성주
    • 대한전자공학회논문지SD
    • /
    • 제41권8호
    • /
    • pp.9-16
    • /
    • 2004
  • 여러 개의 IP 코아로 구성된 SoC(System-on-a-Chip)를 위해, 테스트 래퍼와 스캔 체인의 다양한 연결구성이 가능한 테스트 기술이 제안되고 있다. 본 논문에서는, 테스트 래퍼와 스캔 체인을 효과적으로 재구성하며 테스트 할 수 있는 새로운 SoC 테스트 접근 기법을 소개한다. IEEE 1149.1 및 P1500 기반의 테스트 래퍼를 위해 테스트 래퍼 제어기인 WCLM(Wrapped Core Linking Module)과, WCLM과 맞물려 코아 내부의 스캔 체인에 효과적으로 접근 가능한 TAM(Test Access Mechnism) 구조를 제안한다.

CSS기반 다중 위치인식 시스템에 관한 연구 (A Study on a Multi Location Awareness Base on CSS(Chirp Spread Spectrum))

  • 양진욱;조성수;양성현;강준길
    • 한국ITS학회 논문지
    • /
    • 제7권5호
    • /
    • pp.106-121
    • /
    • 2008
  • 교통 정보에 있어 위치 인식 시스템은 차량 관리, 교통정보 제공을 위한 기초 기반 기술로 현재 GPS시스템을 기반으로 널리 제공되고 있지만 낮은 정확도와 통신 가시거리 확보로 인한 통신 음영지역이 발생하는 단점을 갖고 있다. 본 논문에서는 무선 RF만으로 정밀한 위치 인식이 가능한 IEEE 802.15.4a의 ISM Band를 사용하는 CSS(Chirp Spread Spectrum)방식을 기반으로 하여 주차장 및 터널 등의 음영지역에서 위치를 인식할 수 있는 다중 위치 인식시스템의 에너지 효율적이고 데이터 중심적인 프로토콜을 제안하고 설계하였다. 측정결과, 15 cm 미만의 오차 범위를 갖으며, 5 % 미만의 데이터 오류율을 갖는 네트워크를 구성할 수 있었으며, 저전력 알고리즘을 적용하여 Tag Node의 수명을 3 V, 1500 mAh 용량의 배터리에서 동작 주기를 적용하여 0.7 일의 수명에서 13.5 일의 수명을 갖는 다중 위치 인식 시스템을 구현 할 수 있었다.

  • PDF

Signal Integrity 연결선 테스트용 다중천이 패턴 생성방안 (An Effective Multiple Transition Pattern Generation Method for Signal Integrity Test on Interconnections)

  • 김용준;양명훈;박영규;이대열;윤현준;강성호
    • 대한전자공학회논문지SD
    • /
    • 제45권1호
    • /
    • pp.14-19
    • /
    • 2008
  • 현대 반도체의 소형화 및 고성능화로 인해 반도체 테스팅 분야는 다양한 문제점에 봉착하고 있다. 이중 연결선에 대한 signal integrity 문제는 SoC와 같은 고집적 회로에서 반드시 해결해야할 문제이다. 본 논문에서는 연결선의 signal integrity 테스트를 위한 효과적인 테스트 패턴 적용 방안을 제안한다. 제안하는 테스트 패턴은 경계 주사 구조를 통해 적용 가능하며, 상당히 짧은 테스트 시간으로 매우 효과적인 테스트를 수행할 수 있다.