• 제목/요약/키워드: hspice

검색결과 388건 처리시간 0.029초

고밀도 고속 CMOS 집적회로에서 동시 스위칭에 의한 패키지 영향해석 및 패키지 설계방법 (Simultaneous Switching Characteristic Analysis and Design Methodology of High-Speed & High-Density CMOS IC Package)

  • 박영준;최진우;어영선
    • 전자공학회논문지C
    • /
    • 제36C권11호
    • /
    • pp.55-63
    • /
    • 1999
  • 본 논문에서는 패키지의 전기적 특성이 CMOS 디지틀 회로에 미치는 영향을 해석하고 패키지 특성을 고려한 새로운 CMOS It 패키지 설계방법을 보인다. 집적회로 내의 게이트들이 동시에 스위칭 할 때 패키지에 기인한 동시 스위칭 노이즈 (Simultaneous Switching Noise: SSN)가 시스템의 성능에 미치는 영향에 대하여 해석적으로 고찰하여 패키지의 전기적 특성에 의한 제약조건을 만족시키면서 집적회로 패키지를 설계 할 수 있는 새로운 설계 식을 유도하고 이들 식을 이용한 설계방법을 제시한다. 또한 제시된 패키지 설계방 법의 타당성을 검증하기 위하여 0.3㎛ CMOS 회로에 대하여 범용회로 시뮬레이터인 HSPICE 시뮬레이션 결과와 본 논문에서 제시한 해석적 설계 방법에 따른 결과가 일치한다는 것을 보인다.

  • PDF

상보형 신호경로 방식의 CMOS 이미지센서 픽셀 모델링 및 HSPICE 해석 (Modeling and HSPICE analysis of the CMOS image sensor pixel with the complementary signal path)

  • 김진수;정진우;강명훈;노호섭;김종민;이제원;송한정
    • 센서학회지
    • /
    • 제17권1호
    • /
    • pp.41-52
    • /
    • 2008
  • In this paper, a circuit analysis of the complementary CMOS active pixel and readout circuit is carried out. Complementary pixel structure which is different from conventional 3TR APS structure is consist of photo diode, reset PMOS, several NMOSs and PMOSs sets for complementary signals. Photo diode is modelled with Medici device program. HSPICE was used to analyze the variation of the signal feature depending on light intensity using $0.5{\mu}M$ standard CMOS process. Simulation results show that the output signal range is from 0.8 V to 4.5 V. This signal range increased 135 % output dynamic range compared to conventional 3TR pixel in the condition of 5 V power supply.

Fractional-N 방식의 주파수 합성기 설계 (A design of fractional-N phase lock loop)

  • 김민아;최영식
    • 한국정보통신학회논문지
    • /
    • 제11권8호
    • /
    • pp.1558-1563
    • /
    • 2007
  • 논문은 fractional-N 방식의 주파수 합성기(PLL)를 낮은 차수의 ${\Delta}{\Sigma}$변조기로 더욱 높은 성능의 PLL로 설계하기 위하여 대역폭 가변 방식의 PLL과 ${\Delta}{\Sigma}$방식의 fractional-N PLL의 구조를 합성한 새로운 방식의 PLL을 제안한다. Matla으로 대역폭 가변을 이용한 ${\Delta}{\Sigma}$방식의 fractional-N PLL의 시뮬레이션을 수행하여 제안된 구조의 특성을 관찰하였다. 본 논문의 대역폭 가변 PLL은 HSPICE 0.35um CMOS 공정을 이용하여 시뮬레이션 하였고, 그 결과 제안된 PLL은 빠른 록이 가능하고 fractional spur를 20dB 정도 낮출 수 있었다.

스퍼의 크기를 줄이기 위해 VCO 주기마다 전하가 전달되는 구조의 Feedforward 루프필터를 가진 위상고정루프 (A Low Spur Phase-Locked Loop with FVCO-sampled Feedforward Loop-Filter)

  • 최혁환
    • 한국정보통신학회논문지
    • /
    • 제17권10호
    • /
    • pp.2387-2394
    • /
    • 2013
  • 이 논문에서는 스퍼의 크기를 줄이기 위해 전압제어발진기(VCO)의 주기마다 전하가 전달되는 새로운 루프필터의 구조를 제안하였다. 일반적인 위상고정루프의 루프필터는 저항과 커패시터를 포함하고 있다. 제안한 루프필터는 커패시터와 스위치만으로도 안정적으로 동작한다. 회로는 1.8V $0.18{\mu}m$ CMOS 공정의 파라미터를 이용하여 HSPICE로 시뮬레이션을 수행하였고 회로의 동작을 검증하였다.

S-파라미터를 사용한 클락 그리드 네트워크의 분석과 모델링 (Analysis and Modeling of Clock Grid Network Using S-parameter)

  • 김경기
    • 대한전자공학회논문지SD
    • /
    • 제44권12호
    • /
    • pp.37-42
    • /
    • 2007
  • 클락 그리드 네트워크(Clock Grid Network)는 대부분의 고속 마이크로 프로세서에서 클락 스큐를 줄이기 위한 일반적인 방법이다. 본 논문은 클락 그리드의 모델링과 분석을 위해서 S-파라미터(Scattering Parameter)를 사용한 새로운 효과적인 방법을 제안한다. 또한, 그리드 사이즈와 와이어(wire) 폭이 그리드의 클락 스큐에 미치는 영향을 제시한다. 본 논문에서 클락 그리드의 상호 연결은 RC 수동소자에 의해서 모델화 되고, 제안된 방법의 결과는 Hspice의 시뮬레이션 결과와 비교해서 10 % 내의 오차를 보여준다.

부분 공핍형 SOI 게이트의 통계적 타이밍 분석 (Statistical Timing Analysis of Partially-Depleted SOI Gates)

  • 김경기
    • 대한전자공학회논문지SD
    • /
    • 제44권12호
    • /
    • pp.31-36
    • /
    • 2007
  • 본 논문은 100 nm BSIMSOI 3.2 기술을 사용한 부분 공핍형 SOI (Partially-Depleted SOI: PD-SOI) 회로들의 정확한 타이밍 분석을 위한 새로운 통계적 특징화 방법과 추정 방법을 제안한다. 제안된 타이밍 추정 방법은 Matlab, Hspice, 그리고 C 언어로 구현되고, ISCAS 85 벤치마크 회로들을 사용해서 검증된다. 실험 편과는 Monte Carlo 시뮬레이션과 비교해 5 % 내의 에러를 보여준다.

Statistical Modeling of 3-D Parallel-Plate Embedded Capacitors Using Monte Carlo Simulation

  • Yun, Il-Gu;Poddar, Ravi;Carastro, Lawrence;Brooke, Martin;May, Gary S.
    • ETRI Journal
    • /
    • 제23권1호
    • /
    • pp.23-32
    • /
    • 2001
  • Examination of the statistical variation of integrated passive components is crucial for designing and characterizing the performance of multichip module (MCM) substrates. In this paper, the statistical analysis of parallel plate capacitors with gridded plates manufactured in a multilayer low temperature cofired ceramic (LTCC) process is presented. A set of integrated capacitor structures is fabricated, and their scattering parameters are measured for a range of frequencies from 50 MHz to 5 GHz. Using optimized equivalent circuits obtained from HSPICE, mean and absolute deviation is calculated for each component of each device model. Monte Carlo Analysis for the capacitor structures is then performed using HSPICE. Using a comparison of the Monte Carlo results and measured data, it is determined that even a small number of sample structures, the statistical variation of the component values provides an accurate representation of the overall capacitor performance.

  • PDF

저전압 저전력 CMOS복합 트랜스컨덕터 설계 (Design of A CMOS Composite Transconductor for Low-voltage Low-power)

  • 이근호
    • 대한전자공학회논문지SD
    • /
    • 제39권10호
    • /
    • pp.65-73
    • /
    • 2002
  • 두 가지 방식을 이용하여 넓은 동작 영역을 갖는 복합 트랜지스터를 제안하고, 이를 이용하여 새로운 트랜스컨덕터를 설계하였다. 저전압 저전력 특성을 위해 첫 번째 제안한 복합 트랜지스터 I은 P형 폴디드(P-type folded) 복합 트랜지스터를 이용하였으며, 복합 트랜지스터Ⅱ는 복합 다이오드 방식을 이용하여 문턱전압을 감소하였다. 이와 더불어 제안된 트랜지스터가 전류원에 의해 동작 영역이 제한되는 원인을 고찰하였으며, 응용 회로로 설계된 트랜스컨덕터의 특성을 해석하였다. 설계된 회로는 0.2㎛ CMOS n-well 공정 파라미터를 이용하여 HSPICE 시뮬레이션 하였다.

System-On-Panel 적용을 위한 저온 폴리 실리콘 박막 트랜지스터 레벨쉬프터 설계 (Design of LTPS TFT Level Shifter for System-On-Panel Application)

  • 이준창;정주영
    • 대한전자공학회논문지SD
    • /
    • 제43권2호
    • /
    • pp.76-83
    • /
    • 2006
  • 본 논문에서는 새로운 레벨쉬프터 회로의 구조를 제안한다. 제안된 구조는 높은 입력전압을 필요로 하는 회로에 낮은 입력 전압을 주어도 충분히 동작할 수 있는 능력을 가진다. 기존의 레벨쉬프터 회로에 비해 동작 속도는 비슷하고 전력소모와 회로 면적에 대해서 장점을 갖는다. 마지막으로 HSPICE 시뮬레이션 과정을 통해 제안된 회로의 장점을 실험적으로 증명하였다.

전류 컨베어 회로를 이용한 차동전압-주파수 변환기의 설계 (Design of Differential Voltage-to-Frequency Converter Using Current Conveyor Circuit)

  • 최진호
    • 한국정보통신학회논문지
    • /
    • 제15권4호
    • /
    • pp.891-896
    • /
    • 2011
  • 이 논문에서는 전류 컨베이어 회로를 이용하여 입력 전압의 차에 비례하는 주파수 신호를 생성하는 회로를 설계하였다. 설계된 회로는 HSPICE를 이용하여 회로의 동작을 분석하였으며, 입력 전압 차는 수V에서 수mV 단위까지 변화시키면서 출력 주파수를 시뮬레이션하였다. 회로의 시뮬레이션 결과 이론적인 계산값과 비교하였을 때 에러는 -1.9%에서 +1.8% 이내였다.