• Title/Summary/Keyword: Voltage-controlled Oscillator

검색결과 371건 처리시간 0.027초

A Fabrication and Testing of New RC CMOS Oscillator Insensitive Supply Voltage Variation

  • Kim, Jin-su;Sa, Yui-hwan;Kim, Hi-seok;Cha, Hyeong-woo
    • IEIE Transactions on Smart Processing and Computing
    • /
    • 제5권2호
    • /
    • pp.71-76
    • /
    • 2016
  • A controller area network (CAN) receiver measures differential voltage on a bus to determine the bus level. Since 3.3V transceivers generate the same differential voltage as 5V transceivers (usually ${\geq}1.5V$), all transceivers on the bus (regardless of supply voltage) can decipher the message. In fact, the other transceivers cannot even determine or show that there is anything different about the differential voltage levels. A new CMOS RC oscillator insensitive supply voltage for clock generation in a CAN transceiver was fabricated and tested to compensate for this drawback in CAN communication. The system consists of a symmetrical circuit for voltage and current switches, two capacitors, two comparators, and an RS flip-flop. The operational principle is similar to a bistable multivibrator but the oscillation frequency can also be controlled via a bias current and reference voltage. The chip test experimental results show that oscillation frequency and power dissipation are 500 kHz and 5.48 mW, respectively at a supply voltage of 3.3 V. The chip, chip area is $0.021mm^2$, is fabricated with $0.18{\mu}m$ CMOS technology from SK hynix.

푸쉬-푸쉬 방식을 이용한 CMOS 기반 D-밴드 전압 제어 발진기 (CMOS Based D-Band Push-Push Voltage Controlled Oscillator)

  • 정승윤;윤종원;김남형;이재성
    • 한국전자파학회논문지
    • /
    • 제25권12호
    • /
    • pp.1236-1242
    • /
    • 2014
  • 본 연구에서는 65-nm CMOS 공정을 이용하여 D-밴드 주파수 대역(110~170 GHz)의 전압 제어 발진기(voltage controlled oscillator)를 제작 및 측정을 수행하였다. 발진기의 구조는 푸쉬-푸쉬(push-push) 방식에 기반을 두고 있다. 제작된 전압 제어 발진기의 동작 주파수의 범위는 152.7~165.8 GHz로 측정되었으며 이때의 출력 전력은 -17.3 dBm에서 -8.7 dBm까지의 값을 보였다. 이 회로의 위상잡음(phase noise)은 10 MHz 오프셋에서 -90.9 dBc/Hz로 측정되었고, 측정용 패드를 포함한 제작된 칩의 크기는 $470{\mu}m{\times}360{\mu}m$이다.

두 개의 이득 값을 가지는 전압제어발진기를 이용하여 유효 커패시턴스를 크게 하는 위상고정루프 (An Available Capacitance Increasing PLL with Two Voltage Controlled Oscillator Gains)

  • 장희승;최영식
    • 전자공학회논문지
    • /
    • 제51권7호
    • /
    • pp.82-88
    • /
    • 2014
  • 본 논문에서는 두 개의 이득 값을 가지는 전압제어발진기를 이용하여 루프필터 커패시턴스 유효 용량을 배가 시켜 칩 크기를 줄일 수 있는 위상고정루프를 제안하였다. 제안된 위상고정루프에서는 양/음의 두 개의 이득 값을 가지는 전압제어발진기로 루프 필터의 커패시턴스 유효 용량을 배가 시켜 루프필터 커패시터 크기를 1/10로 줄였다. 제안된 위상고정루프는 1.8V $0.18{\mu}m$ CMOS 공정을 이용하여 설계되었다. 시뮬레이션 결과는 기존 구조와 같은 잡음 특성과 위상고정 시간을 보여주었다.

Tracking analog-to-digital 변환기를 이용한 digital phase-locked loop (Digitally controlled phase-locked loop with tracking analog-to-digital converter)

  • 차수호;유창식
    • 대한전자공학회논문지SD
    • /
    • 제42권9호
    • /
    • pp.35-40
    • /
    • 2005
  • 본 논문에서는 1.6Gb/s에서 동작하는 digitally controlled phase-locked loop (DCPLL)를 제안한다. DCPLL은 일반적인 아날로그 PLL과 tracking analog-to-digital 변환기를 결합한 구조이다. 제안한 DCPLL에서는 tracking ADC의 출력이 voltage controlled oscillator (VCO)의 제어 전압을 생성한다. 일반적으로 사용되는 digital PLL (DPLL)은 digitally controlled oscillator (DCO)와 time-to-digit converter (TDC)로 구성된다 DCO와 TDC를 사용한 DPLL은 시간 스텝이 작을 수 록 jitter 특성이 향상되지만 전력소모는 커진다. 이 논문에서 제안한 DCPLL은 DPLL의 핵심요소인 DCO와 TDC를 사용하지 않았기 때문에 jitter, 면적, 전력소모 측면에서 유리하다. DCPLL은 $0.18\mu$m 4-metal CMOS공정을 이용하여 제작하였고 면적은 1mm $\times$0.35mm를 차지한다. 1.8V 단일 전원전압으로 정상동작에서는 59mW, power-down 모드에서는 $984\mu$W 전력을 소모하고 16.8ps rms jitter를 갖는다.

Chip소자를 이용한 PLVCO의 설계 및 제작 (The Design Fabrication PLVCO Using Chip Element)

  • 하성재;이용덕;이근태;안창돈;홍의석
    • 한국통신학회논문지
    • /
    • 제26권12C호
    • /
    • pp.268-272
    • /
    • 2001
  • 본 논문에서는 24.42 GHz 전압제어 Hair-Pin 공진 발진기, 주파수 분주기, 완충 증폭기,-l0 dB 방향성 결합기, 위상 비교기를 이용하여 B-WLL용 PLVCO LO회로를 설계 및 제작하였다. 위상 고정된 발진기는 24.42GHz에서 16.5dBm의 출력을 나타내었으며 위상잡음은 중심주파수 24.42 GHz의 100kHz offset된 지점에서 -76.3 dBc/Hz, 10 kHz offset에서 -72.8 dBc/Hz를 얻었다.

  • PDF

Tuning range 개선을 위한 새로운 구조의 VCO 설계 및 제작 (Design and Implementation of the new structural VCO with improved tuning range)

  • 강동진;김동옥
    • 한국정보통신설비학회:학술대회논문집
    • /
    • 한국정보통신설비학회 2009년도 정보통신설비 학술대회
    • /
    • pp.293-297
    • /
    • 2009
  • In this thesis, design of a VCO(Voltage controlled Oscillator) with a novel tuning mechanism is presented for the Radar system. This circuit, the 9.5 GHz oscillator is designed and implemented by restructuring microstrip resonator to raise Q value and to require a wide frequency tuning range. This product is fabricated on 2.6 Teflon substrate and device is NE722S01. In this paper, The new microstrip resonator VCO is proposed to achieve the characteristic of a wide frequency tuning range. This microstrip resonator VCO shows the phase noise characteristic of -108.3 dBc/Hz at 1 MHz offset from the fundamental frequency, the output power of 5.7 dBm and the second harmonic suppression of -38 dBc for the VCO are obtained. The manufacture VCO shows a frequency tuning range of 193.8 MHz. The proposed micro trip resonator VCO can be used for X-band Radar System with required tuning range.

  • PDF

380 MHz대 TRS 단말기용 전압제어 발진기 설계 및 제작 (Design and Implementation of Voltage-controlled Oscillator for 380 MHz TRS Handset)

  • 홍성용
    • 한국전자파학회논문지
    • /
    • 제9권2호
    • /
    • pp.219-225
    • /
    • 1998
  • A voltage controlled oscillator for the local oscillator in 380 MHz TRS handset is designed and fabricated. To improve the phase noise characteristics, the NEC's 2SC4226 transistor with NF=1.2 at 1 GHz and Toshiba's 1SV229 varactor diode with Q=70 are used. And an inductor of VCO is realized by microstrip line. At the bias condition of 5 V and 10 mA, the output power and phase noise in the operating frequency range of 357∼387 MHz are above 3.7 dBm and 111 dBc/Hz at 12.5KHz offset from the carrier, respectively. And FM sensitivity deviation are within ±0.4 KHz. This VCO is well suited for TRS handset.

  • PDF

Design of a Frequency Locked Loop Circuit

  • Choi, Jin-Ho
    • Journal of information and communication convergence engineering
    • /
    • 제6권3호
    • /
    • pp.275-278
    • /
    • 2008
  • In this paper, I propose the full CMOS FLL(frequency locked loop) circuit. The proposed FLL circuit has a simple structure which contains a FVC(frequency-to-voltage converter), an operational amplifier and a VCO(voltage controlled oscillator). The operation of FLL circuit is based on frequency comparison by the two FVC circuit blocks. The locking time of FLL is short compared to PLL(phase locked loop) circuit because the output signal of FLL is synchronized only in frequency. The circuit is designed by 0.35${\mu}m$ process and simulation carried out with HSPICE. Simulation results are shown to illustrate the performance of the proposed FLL circuit.

A Low-Spur CMOS PLL Using Differential Compensation Scheme

  • Yun, Seok-Ju;Kim, Kwi-Dong;Kwon, Jong-Kee
    • ETRI Journal
    • /
    • 제34권4호
    • /
    • pp.518-526
    • /
    • 2012
  • This paper proposes LC voltage-controlled oscillator (VCO) phase-locked loop (PLL) and ring-VCO PLL topologies with low-phase noise. Differential control loops are used for the PLL locking through a symmetrical transformer-resonator or bilaterally controlled varactor pair. A differential compensation mechanism suppresses out-band spurious tones. The prototypes of the proposed PLL are implemented in a CMOS 65-nm or 45-nm process. The measured results of the LC-VCO PLL show operation frequencies of 3.5 GHz to 5.6 GHz, a phase noise of -118 dBc/Hz at a 1 MHz offset, and a spur rejection of 66 dBc, while dissipating 3.2 mA at a 1 V supply. The ring-VCO PLL shows a phase noise of -95 dBc/Hz at a 1 MHz offset, operation frequencies of 1.2 GHz to 2.04 GHz, and a spur rejection of 59 dBc, while dissipating 5.4 mA at a 1.1 V supply.

저전압용 전압제어발진기의 설계 (Design of the Voltage Controlled Oscillator for Low Voltage)

  • 이종인;정동수;정학기;이상영;윤영남
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국정보통신학회 2012년도 춘계학술대회
    • /
    • pp.699-702
    • /
    • 2012
  • 본 논문에서는 WCDMA(Wide Code Division Multiple Access) 시스템 사양을 만족시키는 주파수 합성기 블록 중 위상잡음 및 전력소모의 최적 설계가 필요한 LC-VCO(voltage controlled oscillator)의 설계를 제안 하였다. 최적 설계를 위한 핵심내용은 LC-tank의 손실성분을 보상하는 MOS트랜지스터의 전달컨덕턴스와 인덕턴스 평면에 여유이득라인과 튜닝 범위 라인을 그어 설계 가능한 영역 내에서 위상잡음이 최소가 되는 인덕턴스 값을 구하고 선택하는 것이다. 제안한 최적 설계방법에 의해 진행된 LC-VCO의 시뮬레이션 결과 위상잡음 특성은 1MHz옵셋에서 -113dBc/Hz였다.

  • PDF