• 제목/요약/키워드: Ring-oscillator

검색결과 145건 처리시간 0.026초

지연 셀의 부하 저항 선형성을 개선한 차동 링 발진기 (Improvement of Linearity in Delay Cell Loads for Differential Ring Oscillator)

  • 민병훈;정항근
    • 전자공학회논문지SC
    • /
    • 제40권6호
    • /
    • pp.8-15
    • /
    • 2003
  • 본 논문에서는 차동 링 발진기의 위상 잡음 특성을 향상시키기 위해 선형성을 개선한 차동 지연 셀을 소개한다. 기존의 가변 부하 저항을 사용한 차동 링 발진기는 넓은 주파수 튜닝 영역을 갖는 대신 가변 부하저항으로 사용한 MOSFET 소자의 비선형성으로 인해 위상 잡음 특성이 좋지 않았다. 이러한 문제점을 극복하기 위해, 가변 부하 저항의 선형성을 개선한 새로운 차동 지연 셀을 제안하였다. 제안한 지연 셀의 가변 부하 저항은 기존의 가변 부하 저항 보다 30%이상 선형성을 개선하였음을 확인하였다. 위상 잡음 특성을 비교하기 위해, Ali Hajimiri가 제안한 링 발진기의 위상 잡음 모델을 사용하였다. 제안한 지연 셀로 차동 링 발진기를 구성하여 위상 잡음 특성을 구한 결과, 같은 발진 주파수와 같은 전력소모에서 기존의 링 발진기보다 2∼3㏈c/㎐ 이상의 위상 잡음 특성이 향상된 결과를 얻게 되었다.

Tri-gate FinFET의 fin 및 소스/드레인 구조 변화에 따른 소자 성능 분석 (Performance Analysis of Tri-gate FinFET for Different Fin Shape and Source/Drain Structures)

  • 최성식;권기원;김소영
    • 전자공학회논문지
    • /
    • 제51권7호
    • /
    • pp.71-81
    • /
    • 2014
  • 본 논문에서는 삼차원 소자 시뮬레이터(Sentaurus)를 이용하여 tri-gate FinFET의 fin과 소스/드레인 구조의 변화에 따른 소자의 성능을 분석하였다. Fin의 구조가 사각형 구조에서 삼각형 구조로 변함에 따라, fin 단면의 전위 분포의 차이로 문턱 전압이 늘어나고, off-current가 72.23% 감소하고 gate 커패시턴스는 16.01% 감소하였다. 소스/드레인 epitaxy(epi) 구조 변화에 따른 성능을 분석하기 위해, epi를 fin 위에 성장시킨 경우(grown-on-fin)와 fin을 etch 시키고 성장시킨 경우(etched-fin)의 소자 성능을 비교했다. Fin과 소스/드레인 구조의 변화가 회로에 미치는 영향을 살펴보기 위해 Sentaurus의 mixed-mode 시뮬레이션 기능을 사용하여 3단 ring oscillator를 구현하여 시뮬레이션 하였고, energy-delay product를 계산하여 비교하였다. 삼각형 fin에 etched 소스/드레인 epi 구조의 소자가 가장 작은 ring oscillator delay와 energy-delay product을 보였다.

MOSFET의 1/f noise에 의한 Ring Oscillator의 Jitter 분석 (Jitter Analysis of Ring Oscillator with MOSFET 1/f Noise)

  • 박세훈;박세현
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2003년도 추계종합학술대회
    • /
    • pp.606-609
    • /
    • 2003
  • MOSFET의 1/f 잡음은 개별 Random Telegraph Signal (RTS)의 중첩에 의해 생성되는 것으로 알려져 있다. 본 연구에서는 CMOS 링 발진기 노드 중 하나에 RTS 전류원을 병렬로 연결하여 1/f 잡음에 의한 jitter를 분석하였다. 링 발진기의 숫자, 전원 전압, 그리고 RTS 진폭에 따른 litter rate 변화를 시뮬레이션을 통하여 분석하였다.

  • PDF

속도 향상을 위한 병합트랜지스터를 이용한 ISL의 설계 (Design of ISL(Intergrated Schottky Logic) for improvement speed using merged transistor)

  • 장창덕;백도현;이정석;이용재
    • 한국전기전자재료학회:학술대회논문집
    • /
    • 한국전기전자재료학회 1999년도 춘계학술대회 논문집
    • /
    • pp.21-25
    • /
    • 1999
  • In order to remove minority carries of the base region at changing signal in conventional bipolar logic circuit, we made transistor which is composed of NPN transistor shortened buried layer under the Base region, PNP transistor which is merged in base, epi layer and substrate. Also the Ring-Oscillator for measuring transmission time-delay per gate was designed as well. In the result, we get amplitude of logic voltage of 200mV, the minimum of transmission delay-time of 211nS, and the minimum of transmission delay-time per gate of 7.26ns in AC characteristic output of Ring-Oscillator connected Gate.

  • PDF

CMOS 링발진기의 전원 잡음에 의한 위상잡음과 Jitter 연구 (A Study on Phase-Noise and Jitter due to the Power Supply Noise of the CMOS Ring Oscillator)

  • 박세훈
    • 한국정보통신학회논문지
    • /
    • 제10권2호
    • /
    • pp.298-302
    • /
    • 2006
  • 전원 잡음에 의한 링발진기의 위상잡음과 jitter의 모델을 제시하고 시뮬레이션을 수행하여 모델의 타당성을 확인하였다. 링발진기의 전원 잡음은 협대역 위상변조에 의해 중심 주파수 양측면에 잡음 주파수만큼 간격을 두고 출력 잡음 신호가 나타나는 위상잡음으로 나타났다. 또한 전원 잡음에 의한 jitter의 선형 모델을 제시하였고, 시뮬레이션에 의해 jitter가 잡음 진폭의 크기에 비례하여 발생하는 것을 확인하였다.

다결정 실리콘 자기정렬에 의한 바이폴라 트랜지스터의 제작 (The Fabrication of Polysilicon Self-Aligned Bipolar Transistor)

  • 채상훈;구용서;이진효
    • 대한전자공학회논문지
    • /
    • 제23권6호
    • /
    • pp.741-746
    • /
    • 1986
  • A novel n-p-n bipolar transistor of which emitter is self-aligned with base contact by polyilicon is developed for using in high speed and high packing density LSI circuits. The emitter of this transistor is separated less than 0.4 \ulcorner with base contact by self-aligh technology, and the emitter feature size is less than 3x5 \ulcorner\ulcorner Because the active region of this transistor is not damaged through all the process, it has excellent electric properties. Using the n-p-n transistors by 3.0\ulcorner design rules, a NTL ring oscillator has 380 ps, a CML ring oscillator has 390ps, and a I\ulcorner ring oscillator has 5.6ns of per-gate minimum propagation delay time.

  • PDF

링 전압 제어 발진기의 트랜지스터 비율에 따른 소모 전력 변화 (Power Consumption Change in Transistor Ratio of Ring Voltage Controlled Oscillator)

  • 문동우;신후영;이미림;강인성;이창현;박창근
    • 한국전자파학회논문지
    • /
    • 제27권2호
    • /
    • pp.212-215
    • /
    • 2016
  • 본 논문에서는 $0.18{\mu}m$ CMOS 공정을 사용하여 5.08 GHz에서 동작하는 링 전압 제어 발진기(Ring Voltage Controlled Oscillator, Ring VCO)를 제작하였다. Ring VCO는 3단 구조로 각 단의 트랜지스터 크기 비율을 다르게 하여 전류 변화에 따른 소모 전력이 달라짐을 확인하였다. Core의 양단 위, 아래에는 Current Mirror로 전류를 제어하도록 구성하였고, 주파수 조절을 위해 제어 전압을 추가하였다. Ring VCO 측정 결과, 주파수 범위는 65.5 %(1.88~5.45 GHz), 출력 전력 -0.30 dBm, 5.08 GHz 중심주파수에서 -87.50 dBc/Hz @1 MHz의 위상잡음을 갖는다. 또한, 2.4 V 전원에서 31.2 mW 소모 전력을 확인하였다.

WLAN을 위한 고속 링 발진기를 이용한 5.8 GHz PLL (5.8 GHz PLL using High-Speed Ring Oscillator for WLAN)

  • 김경모;최재형;김삼동;황인석
    • 전자공학회논문지SC
    • /
    • 제45권2호
    • /
    • pp.37-44
    • /
    • 2008
  • 본 논문에서는 고속 링 발진기를 이용한 WLAN용 5.8 GHz PLL을 제안하였다. 제안한 PLL에 사용된 링 발진기는 부 스큐 지연방식을 이용하여 차동 구조로 설계되었다. 따라서 Power-Supply-Injected Noise에 둔감하며, 1/f Noise를 감소시키기 위하여 Tail Current Source를 사용하지 않았다. 제안한 링 발진기는 $0{\sim}1.8V$의 컨트롤 전압에 걸쳐 $5.13{\sim}7.04GHz$의 발진주파수를 보였다. 본 논문에서 제안한 PLL 회로는 0.18 um 1.8 V TSMC CMOS 라이브러리를 기본으로 하여 설계하였고 시뮬레이션을 통하여 성능을 검증하였다. 동작 주파수는 5.8 GHz이며, Locking Time은 2.5 us, 5.8 GHz에서의 소비 전력은 59.9mW로 측정되었다.

Oscillator Design and Fabrication using a Miniatured Hairpin Resonator

  • Kim, Jang-Gu;Han, Sok-Kyun;Park, Hyung-Ha
    • 한국항해항만학회지
    • /
    • 제28권4호
    • /
    • pp.293-297
    • /
    • 2004
  • In this papers, an S-band oscillator of the low phase noise property using a miniaturized micro-strip hairpin shaped ring resonator is presented The substrate has a dielectric constant $\epsilon_\gamma$=3.5, a thickness h=0.508 mm, and loss tangent $tan\delta$=0.002. A designed and fabricated oscillator shows low phase noise performance of 99. 71 dBc/Hz at 100 KHz offset frequency and of output power 19.584 dBm at center frequency 2.450 GHz. This circuit was fabricated with hybrid technique, but can be fully compatible with the MMIC due to its entirely planar structure.

Organic complementary inverter and ring oscillator on a flexible substrate

  • Kim, Min-Gyu;Cho, Hyun-Duck;Kwak, Jeong-Hun;Kang, Chan-Mo;Park, Myeong-Jin;Lee, Chang-Hee
    • Journal of Information Display
    • /
    • 제12권1호
    • /
    • pp.1-4
    • /
    • 2011
  • A complementary inverter was fabricated using pentacene and N-N -dioctyl-3,4,9,10-perylene tetracarboxylic diimide-C (PTCDI-C8) for p- and n-type transistors on a poly(ether sulfone) substrate, respectively. The mobilities of the p- and n-type transistors were 0.056 and 0.013 $cm^2$/Vs, respectively. The inverter, which was composed of p- and n-type transistors, showed a gain of 48.6 when $V_{DD}$ = -40V and at the maximum noise margin of $V_{DD}$/2. A ring oscillator was also fabricated by cascading five inverters. The five-stage ring oscillator showed the maximum output frequency of 10 kHz when $V_{DD}$ = -170 V.