• 제목/요약/키워드: Analog-to-Digital Converter

검색결과 567건 처리시간 0.155초

The Performance Improvement of a Linear CCD Sensor Using an Automatic Threshold Control Algorithm for Displacement Measurement

  • Shin, Myung-Kwan;Choi, Kyo-Soon;Park, Kyi-Hwan
    • 제어로봇시스템학회:학술대회논문집
    • /
    • 제어로봇시스템학회 2005년도 ICCAS
    • /
    • pp.1417-1422
    • /
    • 2005
  • Among the sensors mainly used for displacement measurement, there are a linear CCD(Charge Coupled Device) and a PSD(Position Sensitive Detector) as a non-contact type. Their structures are different very much, which means that the signal processing of both sensors should be applied in the different ways. Most of the displacement measurement systems to get the 3-D shape profile of an object using a linear CCD are a computer-based system. It means that all of algorithms and mathematical operations are performed through a computer program to measure the displacement. However, in this paper, the developed system has microprocessor and other digital components that make the system measure the displacement of an object without a computer. The thing different from the previous system is that AVR microprocessor and FPGA(Field Programmable Gate Array) technology, and a comparator is used to play the role of an A/D(Analog to Digital) converter. Furthermore, an ATC(Automatic Threshold Control) algorithm is applied to find the highest pixel data that has the real displacement information. According to the size of the light circle incident on the surface of the CCD, the threshold value to remove the noise and useless data is changed by the operation of AVR microprocessor. The total system consists of FPGA, AVR microprocessor, and the comparator. The developed system has the improvement and shows the better performance than the system not using the ATC algorithm for displacement measurement.

  • PDF

실시간 목표물 변경 유도무기에 적용 가능한 수신 모뎀 설계 (A Design of Receiver Modem That Can Be Applied to Real-Time Target Change Guided Weapon)

  • 맹성재;이종혁;김강산
    • 한국항행학회논문지
    • /
    • 제23권2호
    • /
    • pp.97-103
    • /
    • 2019
  • 본 논문에서는 페이딩(fading)에 의한 영향이 적은 실시간 목표물 변경이 가능한 유도무기에 적용할 수 있는 수신 모뎀을 설계 및 제작하는데 목적이 있다. 설계된 모뎀은 동기 검출기 (sync detector), 타이밍 추정부 (timing estimator), 타이밍 복원부 (timing recovery), 차동 복호기(differential decoder) 와 비터비 복호기 (viterbi decoder)로 구성되며, 이를 FPGA (field programmable gate array)로 구현하여 요구 사항에 맞춰 재설계 및 수정이 유연하도록 구현하였다. 제작된 모뎀 보드는 중간 주파수 (IF; intermediate frequency)에서 기저대역으로 직접 변환하였으며, ADC (analog to digital converter)를 통하여 디지털 데이터로 변환하였다. 모의실험과 측정 및 시험을 수행하여, 실시간 목표물 변경이 가능한 유도무기에 적용 가능하다는 것을 확인하였다.

능동위상배열 레이더 부배열 수신기 설계 (Design of Sub-array Receiver for Active Phase Array Radar)

  • 이희민;김도훈;한일탁
    • 한국정보통신학회논문지
    • /
    • 제23권5호
    • /
    • pp.568-573
    • /
    • 2019
  • 최신의 레이더는 동시에 다양한 다수의 표적을 탐색하고, 추적하며, 외부 재밍신호를 회피할 수 있는 다기능레이더 형태로 발전하고 있다. 이러한 다기능레이더 요구사항을 만족시키기 위해서 레이더 안테나는 실시간 빔조향 뿐만 아니라 동시에 다중 빔을 형성하고, 특정 방향에 대해 수신빔 제거 등 디지털 빔 형성이 가능한 능동위상배열 안테나 형태로 구현된다. 본 논문에서는 디지털 빔 형성이 가능한 부배열 타입 배열안테나의 하드웨어 구현방안에 대해 기술하였다. 또한 배열수신빔 형성시 부엽 준위를 낮추기 위한 안테나 개구면 진폭 가중치 적용방법에 따른 부배열 수신기 설계 방법을 제시하고, 진폭 가중치 적용방법에 따른 G/T 성능을 비교하였다. 또한 설계된 부배열 마다 부배열 수신기 동적 영역에 대해 분석하고, 디지털 빔형성기의 정렬 및 보정에 더 유리한 하드웨어 구현 방안을 제시하였다.

저전력 3차 델타-시그마 모듈레이터 설계 (Design of Low-Power 3rd-order Delta-Sigma Modulator)

  • 인병화;임새민;박상규
    • 전자공학회논문지
    • /
    • 제50권4호
    • /
    • pp.43-51
    • /
    • 2013
  • 디지털 보청기에 적합한 저전력 3차 델타-시그마 모듈레이터를 설계하였다. 적분기의 출력 스윙을 최소화 하도록 모듈레이터 구조의 계수를 최적화하고, AB급 출력단을 갖는 2단 연산증폭기와 switched-capacitor 구조를 사용하여 전력소모를 최소화 하였다. 본 모듈레이터는 130nm CMOS 공정을 이용하여 제작되었으며, 샘플링 주파수가 3.2MHz일 때 100Hz-10kHz의 신호대역에서 79dB의 SNR(Signal-to-Noise Ratio)이 측정되었다. 전력소모는 1.2V 전원전압에서 $60{\mu}W$에 불과하며 A/D 변환기 코어의 크기는 $0.53mm{\times}0.53mm$ 이다.

2개의 밑수를 이용한 Flash A/D 변환기 (A New Flash A/D Converter Adopting Double Base Number System)

  • 김종수;김만호;장은화
    • 융합신호처리학회논문지
    • /
    • 제9권1호
    • /
    • pp.54-61
    • /
    • 2008
  • 본 논문에서는 디지털 신호를 실시간으로 처리하기 인한 TIQ 방식의 Flash 6-bit ADC 회로를 설계하였다. 새로운 논리회로 설계나 소자들의 근접 배치로 ADC의 속도를 향상시키는 대신에 새로운 코드를 이용하여 DSP의 처리능력을 높이도록 하였다. 제안한 코드는 ADC의 출력으로 이진수를 세공하지 않고 2와 3진법을 동시에 사용하는 Double Base Number System(DBNS)방법이다. 전압은 기존의 이진수를 표시하는 방법과 동일하지만, 밑수로 2와 3의 두개를 동시에 사용하여 합의 형태로 표현하는 방법이다. DBNS 표현법은 곱셈기와 가산기를 이용하지 않고 연산을 좌우로 이동하여 연산을 신속히 처리할 수 있다. 디지털 신호처리에서 사용하는 DBNS는 합의 수가 적도록 Canonical 표현을 구하는 알고리즘을 사용하지만, A/D 변환기에서는 Fan-In 문제가 발생하여 균일한 분포를 이루도록 하는 새로운 알고리즘을 개발하였다. HSPICE를 이용한 ADC의 시뮬레이션 결과 0.18um 공정에서 최고 동작속도는 1.6 GSPS이며 최대 소비전력은 38.71mW이였다.

  • PDF

이진가중치 전하 재분배 디지털-아날로그 변환기의 비선형 오차 감지 및 보상 방법 (Non-Linearity Error Detection and Calibration Method for Binary-Weighted Charge Redistribution Digital-to-Analog Converter)

  • 박경한;김형원
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국정보통신학회 2015년도 추계학술대회
    • /
    • pp.420-423
    • /
    • 2015
  • 이진가중치 전하재분배 DAC는 커패시터를 기반으로 구동하고 커패시터 값에 따라서 데이터 변환을 시킨다. 전하재분배 DAC의 성능을 결정하는 가장 중요한 요소는 정확한 커패시터와 트랜지스터 소자들의 크기와 특성의 보장이다. 그러나 고해상도의 DAC에서는 회로의 레이아웃 설계시의 mismatch와 칩의 공정변화에 의해 다양한 기생소자 성분 발생과 소자특성의 변화를 피하기는 매우 어렵다. 이러한 소자 mismatch는 DAC 각 비트의 해당 아날로그 값에 비선형 오차를 발생시켜 SNDR 성능저하를 가져오게 된다. 본 논문에서는 커패시터 mismatch에 의한 DAC의 데이터 오차를 감지하고 이를 보상하는 방법을 제안한다. 제안된 방법은 2개의 동일한 DAC를 사용한다. 2개의 DAC는 고정된 차이를 가진 2개의 디지털 입력을 사용함으로써 각각 데이터가 변환된다. 비교기는 허용되는 차이 보다 큰 비선형 오차를 찾을 수 있다. 우리가 제안하는 보정 방법은 비교기가 오차를 제거 할 때 까지 DAC의 커패시터 사이즈를 바꾸면서 미세한 조정을 할 수 있다. 시뮬레이션은 12bit 이진가중치 전하재분배 디지털-아날로그 변환기의 커패시터 mismatch 보정과 비선형 오차를 효과적으로 감지하는 방법을 나타낸다.

  • PDF

A real-time sorting algorithm for in-beam PET of heavy-ion cancer therapy device

  • Ke, Lingyun;Yan, Junwei;Chen, Jinda;Wang, Changxin;Zhang, Xiuling;Du, Chengming;Hu, Minchi;Yang, Zuoqiao;Xu, Jiapeng;Qian, Yi;She, Qianshun;Yang, Haibo;Zhao, Hongyun;Pu, Tianlei;Pei, Changxu;Su, Hong;Kong, Jie
    • Nuclear Engineering and Technology
    • /
    • 제53권10호
    • /
    • pp.3406-3412
    • /
    • 2021
  • A real-time digital time-stamp sorting algorithm used in the In-Beam positron emission tomography (In-Beam PET) is presented. The algorithm is operated in the field programmable gate array (FPGA) and a small amount of registers, MUX and memory cells are used. It is developed for sorting the data of annihilation event from front-end circuits, so as to identify the coincidence events efficiently in a large amount of data. In the In-Beam PET, each annihilation event is detected by the detector array and digitized by the analog to digital converter (ADC) in Data Acquisition Unit (DAQU), with a resolution of 14 bits and sampling rate of 50 MS/s. Test and preliminary operation have been implemented, it can perform a sorting operation under the event count rate up to 1 MHz per channel, and support four channels in total, count rate up to 4 MHz. The performance of this algorithm has been verified by pulse generator and 22Na radiation source, which can sort the events with chaotic order into chronological order completely. The application of this algorithm provides not only an efficient solution for selection of coincidence events, but also a design of electronic circuit with a small-scale structure.

직렬연결 다채널 스피커의 PC 기반 제어 시스템 (PC-based Control System of Serially Connected Multi-channel Speakers)

  • 이선용;김태완;변지성;송문빈;정연모
    • 정보처리학회논문지A
    • /
    • 제15A권6호
    • /
    • pp.317-324
    • /
    • 2008
  • 본 논문에서는 최근에 연구되어 발표된 하나의 선을 사용하여 여러 채널의 음향 신호를 전송하는 기술인 다채널 직렬연결 스피커 시스템에 USB 인터페이스를 사용하여 PC 환경에서 보다 많은 채널의 음향 신호를 제어할 수 있는 시스템을 제시하였다. USB 호스트에서 음원 파일을 분석하고 처리한 후 전송 알고리즘에 맞게 패킷을 생성하여 오디오 데이터를 실시간으로 전송한다. 각 스피커에서는 해당하는 디지털 신호만을 검출하여 처리한 후 DAC를 통해 음향을 재생한다. 사용자는 PC에서 시스템을 GUI 환경을 통해서 쉽게 제어할 수 있다.

무선랜용 I/Q 채널 12bit 120MHz CMOS D/A 변환기 설계 (I/Q channel 12-Bit 120MHz CMOS D/A Converter for WLAN)

  • 하성민;남태규;서성욱;신선화;주찬양;윤광섭
    • 대한전자공학회논문지SD
    • /
    • 제43권11호
    • /
    • pp.83-89
    • /
    • 2006
  • 본 논문에서는 무선통신용 송수신기에 집적화할 수 있도록 $0.35{\mu}m$ CMOS n-well 1-poly 4-metal 공정을 이용하여 3.3V의 전원 전압으로 동작하는 I/Q 채널 12비트 120MHz 전류구동 D/A 변환기를 설계하였다. 설계된 12비트 D/A 변환기는 4비트 온도계 디코더를 3단 구성하여 글리치 에너지와 선형오차 특성을 최소화하였다. 측정된 선형오차인 INL/DNL은 각각 ${\pm}1.5LSB$, ${\pm}1.3LSB$이며, 글리치 에너지는 31pV.s 로 측정되었고, 전력소모는 105mW이다. 샘플링 및 입력주파수가 각각 120MHz, 1MHz일 때, 싱글 톤 테스트에서 유효비트수는 10.5비트로 측정되었다. 듀얼 톤 테스트에서 1MHz/1.1MHz의 기저대역신호는 0.9MHz/1.2MHz의 영상신호 차이가 -63dB 나타나는 것으로 측정되었다.

다중채널 와전류탐상검사 장치 개발(II) (Development of a Multichannel Eddy Current Testing Instrument(II))

  • 이희종;남민우;조찬희;유현주;김인철
    • 비파괴검사학회지
    • /
    • 제31권5호
    • /
    • pp.552-559
    • /
    • 2011
  • 전자기유도(electromagnetic induction) 현상을 이용한 비파괴진단기법으로서 최근까지 와전류탐상기법, 교류장측정기법, 자속누설검사기법, 그리고 원격장검사기법 등이 개발되어 활용되고 있다. 이 기법 중 와전류탐상기법은 오늘날 발전설비, 화학, 조선 및 군수설비 등의 열교환기 전열관 비파괴검사에 널리 적용되고 있다. 와전류탐상검사 시스템의 구성은 기능별로 와전류신호 합성 모듈, 아날로그 모듈, 디지털 신호처리를 위한 아날로그-디지털 변환 모듈, 전원공급장치 및 신호취득 평가 프로그램 등으로 구성되며, 선행 연구(I)에서는 다중채널방식의 와전류탐상검사 시스템의 구성 요소 중 1차로 와전류신호 합성 모듈, 아날로그 모듈을 설계 개발하였으며, 2차로 와전류 신호 취득 평가 프로그램을 개발하였다. 2차 연구에서 개발한 와전류 신호취득 평가 프로그램의 운영체제는 "Windows 7"로서 국내 사용자를 위해 최적화 하였으며, 주요 특징은 검사자가 "setup wizard"를 이용하여 검사에 필요한 검사 조건 및 변수를 용이하게 설정하고 이를 이용하여 신호취득 및 평가를 수행할 수 있다. 본 논문에서는 개발된 와전류신호 수집 및 평가 프로그램의 구성과 각 기능을 설명하고자 한다.