• 제목/요약/키워드: voltage gain

검색결과 1,019건 처리시간 0.028초

높은 정확도를 가진 집적 커페시터 기반의 10비트 250MS/s $1.8mm^2$ 85mW 0.13un CMOS A/D 변환기 (A 10b 250MS/s $1.8mm^2$ 85mW 0.13um CMOS ADC Based on High-Accuracy Integrated Capacitors)

  • 사두환;최희철;김영록;이승훈
    • 대한전자공학회논문지SD
    • /
    • 제43권11호
    • /
    • pp.58-68
    • /
    • 2006
  • 본 논문에서는 차세대 디지털 TV 및 무선 랜 등과 같이 고속에서 저전압, 저전력 및 소면적을 동시에 요구하는 고성능 집적시스템을 위한 10b 250MS/s $1.8mm^2$ 85mW 0.13um CMOS A/D 변환기 (ADC)를 제안한다. 제안하는 ADC는 요구되는 10b 해상도에서 250MS/s의 아주 빠른 속도 사양을 만족시키면서, 면적 및 전력 소모를 최소화하기 위해 3단 파이프라인 구조를 사용하였다. 입력단 SHA 회로는 게이트-부트스트래핑 (gate-bootstrapping) 기법을 적용한 샘플링 스위치 혹은 CMOS 샘플링스위치 등 어떤 형태를 사용할 경우에도 10비트 이상의 해상도를 유지하도록 하였으며, SHA 및 두개의 MDAC에 사용되는 증폭기는 트랜스컨덕턴스 비율을 적절히 조정한 2단 증폭기를 사용함으로써 10비트에서 요구되는 DC 전압 이득과 250MS/s에서 요구되는 대역폭을 얻음과 동시에 필요한 위상 여유를 갖도록 하였다. 또한, 2개의 MDAC의 커패시터 열에는 소자 부정합에 의한 영향을 최소화하기 위해서 인접신호에 덜 민감한 향상된 3차원 완전 대칭 구조의 커패시터 레이아웃 기법을 제안하였으며, 기준 전류 및 전압 발생기는 온-칩 RC 필터를 사용하여 잡음을 최소화하고, 필요시 선택적으로 다른 크기의 기준 전압을 외부에서 인가할 수 있도록 설계하였다. 제안하는 시제품 ADC는 0.13um 1P8M CMOS 공정으로 제작되었으며, 측정된 DNL 및 INL은 각각 최대 0.24LSB, 0.35LSB 수준을 보여준다. 또한, 동적 성능으로는 200MS/s와 250MS/s의 동작 속도에서 각각 최대 54dB, 48dB의 SNDR과 67dB, 61dB의 SFDR을 보여준다. 시제품 ADC의 칩 면적은 $1.8mm^2$이며 전력 소모는 1.2V 전원 전압에서 최대 동작 속도인 250MS/s일 때 85mW이다.

높은 정확도의 3차원 대칭 커패시터를 가진 보정기법을 사용하지 않는 14비트 70MS/s 0.13um CMOS 파이프라인 A/D 변환기 (A Calibration-Free 14b 70MS/s 0.13um CMOS Pipeline A/D Converter with High-Matching 3-D Symmetric Capacitors)

  • 문경준;이경훈;이승훈
    • 대한전자공학회논문지SD
    • /
    • 제43권12호
    • /
    • pp.55-64
    • /
    • 2006
  • 본 설계에서는 무선 랜 등 최첨단 무선 통신 및 고급영상 처리 시스템과 같이 고해상도와 높은 신호처리속도, 저전력 및 소면적을 동시에 요구하는 고성능 집적시스템 응용을 위해 기존의 보정기법을 사용하지 않는 14b 70MS/s 0.13um CMOS A/D 변환기(Analog-to-Digital Converts- ADC)를 제안한다. 제안하는 がU는 중요한 커패시터 열에 인접신호에 덜 민감한 3차원 완전 대칭 구조의 레이아웃 기법으로 소자 부정합에 의한 영향을 최소화하였고, 3단 파이프라인 구조로 고해상도와 높은 신호처리속도와 함께 전력 소모 및 면적을 최적화하였다. 입력 단 SHA 회로에는 Nyquist 입력에서도 14비트 이상의 정확도로 신호를 샘플링하기 위해 게이트-부트스트래핑 (gate-bootstrapping) 회로를 적용함과 동시에 트랜스컨덕턴스 비율을 적절히 조정한 2단 증폭기를 사용하여 14비트에 필요한 높은 DC전압 이득을 얻음과 동시에 충분한 위상 여유를 갖도록 하였으며, 최종 단 6b flash ADC에는 6비트 정확도 구현을 위해 2단 오픈-루프 오프셋 샘플링 기법을 적용하였으며, 기준 전류 및 전압 발생기는 온-칩으로 집적하여 잡음을 최소화하면서 필요시 선택적으로 다른 크기의 기준 전압 값을 외부에서 인가할 수 있도록 하였다. 제안하는 시제품 ADC는 0.13um CMOS 공정으로 요구되는 2.5V 전원 전압 인가를 위해 최소 채널길이는 0.35um를 사용하여 제작되었으며, 측정된 DNL 및 INL은 14비트 해상도에서 각각 0.65LSB, 1.80LSB의 수준을 보이며, 70MS/s의 샘플링 속도에서 최대 SNDR 및 SFDR은 각각 66dB, 81dB를 보여준다. 시제품 ADC의 칩 면적은 $3.3mm^2$이며 전력 소모는 2.5V 전원 전압에서 235mW이다.

Ka 대역 위성통신 하향 링크를 위한 GaN 전력증폭기 집적회로 (GaN HPA Monolithic Microwave Integrated Circuit for Ka band Satellite Down link Payload)

  • 지홍구
    • 한국산학기술학회논문지
    • /
    • 제16권12호
    • /
    • pp.8643-8648
    • /
    • 2015
  • 본 논문은 Ka대역 위성통신 탑재체의 하향링크대역인 주파수 19.5 GHz ~ 22 GHz대역에서 사용가능한 8W급 전력증폭기를 3단으로 설계 및 제작하여 특성 평가한 과정을 기술하였다. 제작된 전력증폭기 GaN MMIC는 3단으로 구성된 HEMT(High Electron Mobility Transistor)들로 이루어 졌으며 증폭기의 첫 번째단 게이트 폭은 $8{\times}50{\times}2um$, 두 번째단 게이트폭은 $8{\times}50{\times}4um$, 마지막단인 출력단의 게이트 폭은 $8{\times}50{\times}8um$의 구조로 이루어 졌다. 0.15 um GaN 공정으로 제작된 전력 증폭기 MMIC의 사이즈는 $3,400{\times}3,200um^2$ 이고 주파수 19.5 GHz ~ 22 GHz대역에서 입력 전압 20 V 일 때, 소신호 및 대신호 측정 결과 소신호 이득 29.6 dB 이상, 입력정합 최소 -8.2 dB, 출력정합 -9.7 dB, 최소 39.1 dBm의 출력전력, 최소 25.3%의 전력 부가 효율을 나타내었다. 따라서 설계 및 제작된 전력증폭기 MMIC는 Ka대역 위성통신 탑재체의 하향링크에 사용이 가능할 것으로 판단된다.

통신 항법용 다중대역 안테나 내장 스킨구조의 지상시험평가 (Ground Test & Evaluation of Conformal Load-bearing Antenna Structure for Communication and Navigation)

  • 김민성;박찬익;조창민;전승문
    • 한국항공우주학회지
    • /
    • 제41권11호
    • /
    • pp.891-899
    • /
    • 2013
  • 본 논문에서는 전투기 주구조물에 적용할 수 있는 안테나 내장 스킨구조(CLAS)의 새로운 시험평가 절차를 제시하였다. 대수 주기 패치형 안테나를 통신항법용 다중대역 안테나로 설계하였다. 탄소/유리 섬유 강화 적층 복합재(CFRP/GFRP)를 공력하중을 지지하기 위한 구조로 사용하고 안테나 성능 향상을 위해 하니컴 층을 적층하였다. 여러 재질로 구성된 다층구조의 안테나 내장 스킨구조를 고온의 오븐에서 경화하였다. 내장된 안테나의 이득, 전압 정재파비, 방사패턴을 0.15GHz~2GHz 주파수 범위에서 무반향 챔버시설을 이용하여 측정하였다. 안테나 내장 스킨구조의 구조강도를 평가하기 위하여 인장, 전단, 피로, 충격 하중을 부가하는 구조시험을 수행하였다. 각각의 구조시험 후에 안테나 성능시험을 수행하여 초기 값과 비교하므로써 구조시험이 안테나에 미치는 영향을 확인하였다. 새로 개발한 안테나 내장 스킨구조 시험평가 절차를 통신항법용 CLAS에 적용하여 설계개선이 필요한 점을 발견하였다.

1.2V 10b 500MS/s 단일채널 폴딩 CMOS A/D 변환기 (An 1.2V 10b 500MS/s Single-Channel Folding CMOS ADC)

  • 문준호;박성현;송민규
    • 대한전자공학회논문지SD
    • /
    • 제48권1호
    • /
    • pp.14-21
    • /
    • 2011
  • 본 논문에서는 LTE-Advanced, Software defined radio(SRD)등 4G 이동통신 핵심기술에 응용 가능한 10b 500MS/s $0.13{\mu}m$ CMOS A/D 변환기(ADC)를 제안한다. 제안하는 AD는 저전력 특성을 만족하기 위해 특별한 보정기법을 포함하지 않는 단일 채널 형태로 설계되었으며, 500MS/s의 고속 변환속도를 만족하기 위해 폴딩 신호처리 기법을 사용하였다. 또한 하위 7b ADC의 높은 folding rate(FR)을 극복하기 위해 cascaded 형태의 폴딩 인터폴레이팅 기법을 적용하였으며, 폴딩 버스에서 발생하는 기생 커패시턴스에 의한 주파수 제한 및 전압이득 감소를 최소화하기 위해 folded cascode 출력단을 갖는 폴딩 증폭기를 설계하였다. 제안하는 ADC는 $0.13{\mu}m$ lP6M CMOS 공정으로 설계되었으며 유효면적은 $1.5mm^2$이다. 시제품 ADC의 INL, DNL은 10b 해상도에서 각각 2.95LSB, 1.24LSB 수준으로 측정되었으며, 입력주파수 9.27MHz, 500MHz의 변환속도에서 SNDR은 54.8dB, SFDR은 63.4dBc의 특성을 보인다. 1.2V(1.5V)의 전원전압에서 주변회로를 포함한 전체 ADC의 전력소모는 150mW ($300{\mu}W/MS/s$)이다.

PIN 다이오드를 이용한 다중 편파 재구성 마이크로스트립 안테나 (A Multi-Polarization Reconfigurable Microstrip Antenna Using PIN Diodes)

  • 송태호;이영기;박대성;이석곤;김형주;최재훈
    • 한국전자파학회논문지
    • /
    • 제24권5호
    • /
    • pp.492-501
    • /
    • 2013
  • 본 논문에서는 S-밴드에서 하나의 급전 회로로 4개의 편파(수직 편파, 수평 편파, 좌선회 편파, 우선회 편파)를 선택적으로 사용할 수 있는 다중 편파 재구성 마이크로스트립 안테나를 제안하였다. 제안된 안테나는 십자 슬롯과 원형 슬롯을 포함하는 정사각형 형태의 마이크로스트립 패치와 4개의 PIN 다이오드로 구성되어 있으며, 커플링을 통한 급전 방식을 이용한다. 각각의 PIN 다이오드에는 직류 전압을 인가하기 위한 바이어스 단이 있으며, 직류 전압의 인가에 따른 다이오드 ON / OFF 동작으로 편파를 재구성할 수 있다. 제작된 안테나는 수직 편파(3.17~3.21 GHz), 수평 편파(3.16~3.20 GHz), 좌선회 편파(3.08~3.19 GHz), 우선회 편파(3.10~3.20 GHz)에서 VSWR 2:1을 만족하며, 선형 편파에서는 20 dB 이상의 교차 편파 및 5 dBi 이상의 이득 특성을 갖고, 원형편파에서는 50 MHz 이상의 3 dB 축비 특성을 나타낸다.

PR제어기를 이용한 단상 계통 연계형 태양광 인버터 설계 (PR Controller Based Current Control Scheme for Single-Phase Inter-Connected PV Inverter)

  • 부우충기엔;성세진
    • 한국산학기술학회논문지
    • /
    • 제10권12호
    • /
    • pp.3587-3593
    • /
    • 2009
  • 최근 태양광 시스템에서는 기존의 태양광 시스템을 계통과 전원으로 상호 접속하는 것에 대한 연구에 관심이 모아지고 있다. 단상, 삼상 시스템에 관계없이 태양광 시스템에서 태양광 인버터는 계통연계 동작에 중요한 역할을 하기 때문에 전체 시스템에서 핵심요소로 고려된다. 태양광 인버터를 제어하기 위해서는 부하 전류 조절이 핵심요소 중 하나이다. 일반적으로 태양광 인버터에서 이용되는 PI 제어기는 정상상태 오차와 왜란에 취약하다는 단점을 가지고 있기 때문에 실제 시스템에 완벽하게 적용하기에는 무리가 있다. 특히, 이는 고주파영역에서의 PI와 PR 제어기의 성능을 비교해보면 알 수 있다. 이 논문에서 제시된 PR 제어기는 무한 이득을 교류 기본파 성분에 넣을 수 있기 때문에 PR 제어기는 회전좌표계의 PI 제어기에서 사용되는 디커플링 기법과 복잡한 변환 없이 제로 정상상태오차에 도달할 수 있다. 그렇기 때문에 이 논문에서는 PI 제어기를 대체하는 이론적 분석을 통해 PR 제어기를 설계하였다. 논문에 제시되어 있는 이론을 바탕으로 한 PR 제어기를 고정 소수점 연산방식의 32비트 마이크로컨트롤러 DSP320F2812를 기반으로 한 3kW 프로토타입 태양광 인버터에 적용, 평가하였다. 또한 태양광 인버터의 제어 성능을 시뮬레이션과 실험결과를 통하여 보여주고 검증하였다.

단상 계통 연계형 태양광 인버터에 사용되는 PI 와 PR 전류제어기의 비교 분석 (Comparison of PI and PR Controller Based Current Control Schemes for Single-Phase Grid-Connected PV Inverter)

  • 부우충기엔;성세진
    • 한국산학기술학회논문지
    • /
    • 제11권8호
    • /
    • pp.2968-2974
    • /
    • 2010
  • 태양광 인버터는 계통과 태양광 시스템 사이의 공통 접속점에 고조파, 플리커, 고주파 노이즈가 없는 고품질 전력을 공급하는 핵심적인 역할을 한다. 일반적으로 비례-적분 (PI: Proportional Integral) 제어기는 정상상태 오차와 낮은 외란 제거 능력으로 인하여 교류 계통에서 만족할만한 성과를 얻지 못하나, 현장에서 이득 설정이 용이하므로 일반적으로 전압형 인버터 (VSI)에서 이용된다고 알려져 있다. 이 논문에서는 산업계에서 일반적으로 사용되는 비례-적분 제어기와 교류 계통의 상용주파수에서의 무한대의 이득 값을 가지며, 정상상태 에러 발생을 제거하며, 정지 좌표계에서 구현할 수 있는 비례-이득 (PR: Proportional Resonant) 제어기의 동작 원리, 설계 기법 등을 비교 분석하였다. PI와 PR 제어기의 분석 결과를 시뮬레이션과 실험을 통하여 그 타당성을 증명하였다. 두 제어기는 32-비트 고정소수점 연산을 하는 TMS320F2812 DSP 프로세서를 이용하여 구현하였고, 3kW 실험용 프로토타입 태양광 인버터를 제작하여 그 성능을 확인하였다.

0.357 ps의 해상도와 200 ps의 입력 범위를 가진 2단계 시간-디지털 변환기의 설계 (A Design of 0.357 ps Resolution and 200 ps Input Range 2-step Time-to-Digital Converter)

  • 박안수;박준성;부영건;허정;이강윤
    • 대한전자공학회논문지SD
    • /
    • 제47권5호
    • /
    • pp.87-93
    • /
    • 2010
  • 본 논문에서는 디지털 위상동기루프에서 사용하는 고해상도와 넓은 입력 범위를 가지는 2 단계 시간-디지털 변환기(TDC)구조를 제안한다. 디지털 위상동기루프에서 디지털 오실레이터의 출력 주파수와 기준 주파수와의 위상 차이를 비교하는데 사용하는 TDC는 고해상도로 구현되어야 위상고정루프의 잡음 특성을 좋게 한다. 기존의 TDC의 구조는 인버터로 구성된 지연 라인으로 이루어져 있어 그 해상도는 지연 라인을 구성하는 인버터의 지연 시간에 의해 결정되며, 이는 트랜지스터의 크기에 의해 결정된다. 따라서 특정 공정상에서 TDC의 해상도는 어느 값 이상으로 높일 수 없는 문제점이 있다. 본 논문에서는 인버터보다 작은 값의 지연 시간을 구현하기 위해 위상-인터폴레이션 기법을 사용하였으며, 시간 증폭기를 사용하여 작은 지연 시간을 큰 값으로 증폭하여 다시 TDC에 입력하는 2 단계로 구성하여 고해상도의 TDC를 설계하였다. 시간 증폭기의 이득에 영향을 주는 두 입력의 시간 차이를 작은 값으로 구현하기 위해 지연 시간이 다른 두 인버터의 차이를 이용하여 매우 작은 값의 시간 차이를 구현하여 시간증폭기의 성능을 높였다. 제안하는 TDC는 $0.13{\mu}m$ CMOS 공정으로 설계 되었으며 전체 면적은 $800{\mu}m{\times}850{\mu}m$이다. 1.2 V의 공급전압에서 12 mA의 전류를 사용하며 0.357 ps의 해상도와 200 ps의 입력 범위를 가진다.

Design of a Wide-Frequency-Range, Low-Power Transceiver with Automatic Impedance-Matching Calibration for TV-White-Space Application

  • Lee, DongSoo;Lee, Juri;Park, Hyung-Gu;Choi, JinWook;Park, SangHyeon;Kim, InSeong;Pu, YoungGun;Kim, JaeYoung;Hwang, Keum Cheol;Yang, Youngoo;Seo, Munkyo;Lee, Kang-Yoon
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제16권1호
    • /
    • pp.126-142
    • /
    • 2016
  • This paper presents a wide-frequency-range, low-power transceiver with an automatic impedance-matching calibration for TV-white-space (TVWS) application. The wide-range automatic impedance matching calibration (AIMC) is proposed for the Drive Amplifier (DA) and LNA. The optimal $S_{22}$ and $S_{11}$ matching capacitances are selected in the DA and LNA, respectively. Also, the Single Pole Double Throw (SPDT) switch is integrated to share the antenna and matching network between the transmitter and receiver, thereby minimizing the systemic cost. An N-path filter is proposed to reject the large interferers in the TVWS frequency band. The current-driven mixer with a 25% duty LO generator is designed to achieve the high-gain and low-noise figures; also, the frequency synthesizer is designed to generate the wide-range LO signals, and it is used to implement the FSK modulation with a programmable loop bandwidth for multi-rate communication. The TVWS transceiver is implemented in $0.13{\mu}m$, 1-poly, 6-metal CMOS technology. The die area of the transceiver is $4mm{\times}3mm$. The power consumption levels of the transmitter and receiver are 64.35 mW and 39.8 mW, respectively, when the output-power level of the transmitter is +10 dBm at a supply voltage of 3.3 V. The phase noise of the PLL output at Band 2 is -128.3 dBc/Hz with a 1 MHz offset.