• 제목/요약/키워드: signal converter

검색결과 944건 처리시간 0.028초

UHF RFID 태그 칩용 저전력 EEPROM설계 (A Low-power EEPROM design for UHF RFID tag chip)

  • 이원재;이재형;박경환;이정환;임규호;강형근;고봉진;박무훈;하판봉;김영희
    • 한국정보통신학회논문지
    • /
    • 제10권3호
    • /
    • pp.486-495
    • /
    • 2006
  • 본 논문에서 는 플래쉬 셀을 사용하여 수동형 UHF RFID 태그 칩에 사용되는 저전력 1Kb 동기식 EEPROM을 설계하였다. 저전력 EEPROM을 구현하기 위한 방법으로 다음과 같은 4가지 방법을 제안하였다. 첫째, VDD(=1.5V)와 VDDP(=2.5V)의 이중 전원 공급전압 방식을 사용하였고, 둘째, 동기식 회로 설계에서 클럭(clock) 신호가 계속 클럭킹(clocking)으로 인한 스위칭 전류(switching current)가 흐르는 것을 막기 위해 CKE(Clock Enable) 신호를 사용하였다. 셋째, 읽기 사이클에서 전류 센싱(current sensing) 방식 대신 저전력 소모를 갖는 clocked inverter를 사용한 센싱 방식을 사용하였으며, 넷째, 쓰기 모드시 Voltage-up 변환기(converter) 회로를 사용하여 기준전압 발생기(Reference Voltage Generator)에는 저전압인 VDD를 사용할 수 있도록 하여 전력 소모를 줄일 수가 있었다. $0.25{\mu}m$ EEPROM 공정을 이용하여 칩을 제작하였으며, 1Kb EEPROM을 설계한 결과 읽기 모드와 쓰기 모드 시에 소모되는 전력은 각각 $4.25{\mu}W$$25{\mu}W$이고, 레이아웃 면적(layout area)은 $646.3\times657.68{\mu}m^2$이다.

다중대역 GNSS 신호 동시 수신을 위한 직접 RF 표본화 수신기 설계 및 성능 (Design and Performance of a Direct RF Sampling Receiver for Simultaneous Reception of Multiband GNSS Signals)

  • 최종원;서보석
    • 방송공학회논문지
    • /
    • 제21권5호
    • /
    • pp.803-815
    • /
    • 2016
  • 이 논문에서는 GNSS(global navigation satellite system) 신호를 RF(radio frequency) 대역에서 표본화하여 디지털 영역에서 복조하는 직접 RF 표본화 수신기를 설계하고 그 성능을 살펴보고자 한다. 직접 RF 표본화 방식은 IF(intermediate frequency) 대역에서 AD(analog to digital) 변환을 하고 복조하는 기존의 IF 변환 방식과 다르게, 아날로그 믹서(mixer)를 전혀 사용하지 않고 안테나 출력인 통과대역 신호를 직접 AD 변환하여 이후의 수신기의 모든 과정을 디지털 영역에서 처리하는 기술이다. IF 변환 방식과 비교하면 하드웨어 구조가 덜 복잡하고 전송환경 변화에 따른 재구성이 가능하며 하나의 AD 변환기를 사용하여 여러 대역의 신호를 동시에 변환할 수 있다는 장점이 있다. 이와 같은 재구성 기능과 동시 수신 기능은 특정 대역의 신호가 적으로부터 전파방해를 받았을 때 후속시스템으로의 빠른 전환이 필요한 군용 시스템에서 매우 중요한 역할을 한다. 한편 여러 대역의 신호를 한 번에 AD 변환하려면 수신하고자 하는 신호의 반송파 주파수, 대역폭, 표본화 후의 중간주파수 그리고 보호 대역 등을 고려하여 표본화 주파수를 정하는 것이 중요하다. 이 논문에서는 GPS L1, GLONASS G1 및 G2 등의 GNSS 신호를 동시에 수신할 수 있는 표본화 주파수를 선택하고 이를 적용한 직접 RF 표본화 수신기를 설계한다. 또한 설계한 수신기를 상용 AD 변환기와 소프트웨어를 사용하여 구현한 후 실제 신호의 수신시험을 통해 수신 성능을 살펴본다.

동적 등가 회로를 이용한 MMC의 시뮬레이션 모델 개발 (Development of Simulation Model for Modular Multilevel Converters Using A Dynamic Equivalent Circuit)

  • 신동철;이동명
    • 한국산학기술학회논문지
    • /
    • 제21권3호
    • /
    • pp.17-23
    • /
    • 2020
  • 본 논문에서는 MMC(Modular Multilevel Converter) 시스템 개발시 필요한 등가 회로를 이용한 MMC 시뮬레이션 모델을 제안한다. MMC는 하프 브릿지 혹은 풀 브릿지 형태의 서브 모듈이 직렬로 수십 개에서 수백 개가 연결된 형태의 전력변환기로, 전압형 HVDC(High Voltage Direct Current)와 같은 고압 송전에 가장 적합한 토폴로지로 선택되어 상용화 되어 있다. MMC의 알고리즘 개발을 위해서는 전체 시스템의 시뮬레이션이 필수적이다. 그러나, 수백 혹은 수천 개의 스위칭 소자를 사용하여 MMC의 시뮬레이션 모델의 구성하거나 시뮬레이션을 수행하는 것은 사실상 불가능하다. 따라서 본 논문에서는 전압 레벨 증가 등의 확장성이 용이하고 MMC 변환기의 전압 전류의 동특성을 등가화하여 구현한 시뮬레이션 모델을 제안한다. 스위칭 신호와 암 전류의 방향으로부터 등가 회로의 전압과 전류식을 연산하고, 이를 Matlab/Simulink를 이용하여 등가 모델화한다. 개발된 모델의 타당성을 보이기 위하여 스위칭의 소자를 이용한 5 레벨의 MMC와 본 논문에서 제안하는 등가 모델 MMC의 시뮬레이션의 결과를 보인다. 두 모델의 전류 파형, 전압 파형 등이 일치함을 보임으로써 개발 모델의 타당성을 보이고자 한다.

다채널 맛 평가시스템에 의한 시판음료의 판별분석 (Discriminant Analysis of Marketed Beverages Using Multi-channel Taste Evaluation System)

  • 박경림;배영민;박인선;조용진;김남수
    • Applied Biological Chemistry
    • /
    • 제47권3호
    • /
    • pp.300-306
    • /
    • 2004
  • 양이온 및 음이온 반응성의 고분자막 8종을 casting 법에 의하여 제조한 후 이온전극에 장착하여 다채널 맛 평가시스템의 비선택성 센서 어레이를 구성하였다. 맛 센서 어레이에 의한 전기화학계측은 전위법에 의하여 행하였으며, 이 때 센서 어레이를 구성하는 각각의 맛 센서로 측정한 전위간을 막 전위 증폭기를 거쳐 증폭한 후 다채널 A/D converter를 통하여 PC에 접속하였다. 식혜, 수정과, 감귤쥬스 등 6종 24점의 시판음료를 다채널 맛 평가시스템으로 분석한 후 각 센서의 계측신호에 대한 정규화를 행하고 주성분 분석을 행하였을 때 5종 음료군의 조합에서는 제1 주성분 및 제2 주성분의 합이 전체 데이터 변이의 $70.73{\sim}85.32%$를 설명하는 것으로 나타났으며 6종 음료군의 경우에는 제1 주성분 및 제2 주성분의 합과 제1 주성분, 제2 주성분 및 제3 주성분의 합이 전체데이터 변이의 81.46%와 89.56%를 각각 설명하는 것으로 나타났다. 3차원 공간상에 6종 음료군에 대한 계측결과를 맵핑하였을 때 이들의 구분이 가능하였으며, 5종 음료군의 조합에서는 2가지 경우에 있어 2차원 평면상에서 구분되었다.

클록 보정회로를 가진 1V 1.6-GS/s 6-bit Flash ADC (1V 1.6-GS/s 6-bit Flash ADC with Clock Calibration Circuit)

  • 김상훈;홍상근;이한열;박원기;이왕용;이성철;장영찬
    • 한국정보통신학회논문지
    • /
    • 제16권9호
    • /
    • pp.1847-1855
    • /
    • 2012
  • 클록 보정회로를 가진 1V 1.6-GS/s 6-비트 flash 아날로그-디지털 변환기 (ADC: analog-to-digital converter)가 제안된다. 1V의 저전압에서 고속 동작의 입력단을 위해 bootstrapped 아날로그 스위치를 사용하는 단일 track/hold 회로가 사용되며, 아날로그 노이즈의 감소와 고속의 동작을 위해 평균화 기법이 적용된 두 단의 프리앰프와 두 단의 비교기가 이용된다. 제안하는 flash ADC는 클록 보정회로에 의해 클록 duty cycle과 phase를 최적화함으로 flash ADC의 동적특성을 개선한다. 클록 보정 회로는 비교기를 위한 클록의 duty cycle을 제어하여 evaluation과 reset 시간을 최적화한다. 제안된 1.6-GS/s 6-비트 flash ADC는 1V 90nm의 1-poly 9-metal CMOS 공정에서 제작되었다. Nyquist sampling rate인 800 MHz의 아날로그 입력신호에 대해 측정된 SNDR은 32.8 dB이며, DNL과 INL은 각각 +0.38/-0.37 LSB, +0.64/-0.64 LSB이다. 구현된 flash ADC의 면적과 전력소모는 각각 $800{\times}500{\mu}m2$와 193.02 mW 이다.

실시간 2차원 웨이블릿 영상압축기의 FPGA 구현 (FPGA Implementation of Real-time 2-D Wavelet Image Compressor)

  • 서영호;김왕현;김종현;김동욱
    • 한국통신학회논문지
    • /
    • 제27권7A호
    • /
    • pp.683-694
    • /
    • 2002
  • 본 논문에서는 2D DWT(Discrete Wavelet Transform)를 이용하여 디지털 영상압축기를 FPGA에서 실시간 동작이 가능하도록 설계하였다. 구현된 웨이블릿을 이용한 영상압축기는 필터링을 수행하는 커널부와 양자화 및 허프만 코딩을 수행하는 양자화/허프만 코더부, 외부 메모리와의 인터페이스를 위한 메모리 제어부, A/D 컨버터로부터 영상을 받아들이기 위한 입력 인터페이스부, 불규칙적인 길이의 허브만 코드값을 32비트의 일정길이로 구성하는 출력 인터페이스부, 메모리와 커널사이 데이터를 정렬하는 메모리 커널 버퍼부, PCI와의 연결을 위한 PCI 입/출력부 그리고 그 밖에 타이밍을 맞추기 위한 여러 작은 모듈들로 구성된다. 열방향 읽기 동작을 행방향 읽기 동작으로 수행하기 위한 메모리 사상방식을 사용하여 외부 메모리에 영상을 저장하고 열방향의 수직 필터링 시 효율적으로 데이터를 메모리로부터 읽을 수 있게 한다. 전체적인 동작은 A/D 컨버터의 필드 신호에 동기하여 전체 하드웨어는 필드 단위로 파이프라인 동작을 하고 필드 단위의 동작은 DWT의 웨이블릿 필터링 레벨에 따라서 동작이 구분된다. 구현된 하드웨어는 APEX2KC EP20K600CB652-7의 FPGA 디바이스에서 11119(45%)개의 LAB와 28352(9%)개의 ESB를 사용하여 하나의 FPGA내에 사상될 수 있었고 부가적인 외부 회로의 필요없이 단일 칩으로써 웨이블릿을 이용한 영상압축을 수행할 수 있었다. 또한 33MHz의 속도에서 초당 30 프레임의 영상을 압축할 수 있어 실시간 영상 압축이 가능하였다.

TM01 모드 변환을 이용한 Ka 대역 고출력 고효율 공간 결합기 설계 및 제작 (Design and fabrication of Ka-band high-power, high-efficiency spatial combiner using TM01 mode Transducer)

  • 김효철;조흥래;이주흔;이덕재;안세환;이만희;주지한;김홍락
    • 한국인터넷방송통신학회논문지
    • /
    • 제21권6호
    • /
    • pp.25-32
    • /
    • 2021
  • 본 논문에서는 비교적 구현이 쉽고, 최종 결합 포트의 전송 선로 길이를 짧게 구현할 수 있는 모드 변환기에 대해 제안하고, 8-way 공간 결합기에 적용하여 제작 및 시험을 하였다. 제안하는 모드 변환기는 그라운드와 연결되어 있는 Doorknob 형태의 원형 디스크에서 변환된 신호를 원형 도파관 내에서 개방을 시켜 TM01 모드로 변환이 이루어진다. 8-way 도파관 공간 결합기는 H-평면에서 입력된 8개의 신호를 중심의 원형 도파관에서 결합이 이루어지고, 최종 결합 모드는 TM01이 되도록 설계를 하였다. 시험 결과는 삽입손실 0.4dB 이하, 결합효율 95%이상의 우수한 성능을 확인하였다. 또한 전계 분석을 통해 새로운 모드 변환 구조의 절연 파괴 전압 및 방전 임계전력을 계산하여 고출력에 적합함을 확인하였다. 본 연구를 통해 확인된 결과는 향후 고출력 고효율 SSPA에 다방면으로 적용이 가능할 것으로 기대된다.

로컬 클록 스큐 보상을 위한 낮은 지터 성능의 지연 고정 루프 (A Low Jitter Delay-Locked Loop for Local Clock Skew Compensation)

  • 정채영;이원영
    • 한국전자통신학회논문지
    • /
    • 제14권2호
    • /
    • pp.309-316
    • /
    • 2019
  • 본 논문은 로컬 클록 왜곡을 보상하는 낮은 지터 성능의 지연 고정 루프를 제시한다. 제안된 DLL은 위상 스플리터, 위상 검출기(PD), 차지 펌프, 바이어스 생성기, 전압 제어 지연 라인(Voltage Controlled Delay Line) 및 레벨 변환기로 구성된다. VCDL(: Voltage Controlled Delay Line)은 CML(: Current Mode Logic)을 사용하는 자체 바이어스 지연 셀을 사용하여 온도에 민감하지 않고 잡음을 공급한다. 위상 스플리터는 VCDL의 차동 입력으로 사용되는 두 개의 기준 클록을 생성한다. 제안된 회로의 PD는 CML에 비해 적은 전력을 소비하는 CMOS 로직을 사용하기 때문에 PD는 위상 스플리터의 유일한 단일 클록을 사용한다. 따라서 VCDL의 출력은 로컬 클록 분배 회로뿐만 아니라 PD에 사용되므로 레벨 변환기에 의해 레일-투-레일 신호로 변환된다. 제안된 회로는 $0.13{\mu}m\;CMOS$ 공정으로 설계되었으며, 주파수가 1GHz인 클록이 외부에서 인가된다. 약 19 사이클 후에 제안된 DLL은 잠금이 되며, 클록의 지터는 1.05ps이다.

센서 노드 응용을 위한 저전력 8비트 1MS/s CMOS 비동기 축차근사형 ADC 설계 (Design of a Low-Power 8-bit 1-MS/s CMOS Asynchronous SAR ADC for Sensor Node Applications)

  • 손지훈;김민석;천지민
    • 한국정보전자통신기술학회논문지
    • /
    • 제16권6호
    • /
    • pp.454-464
    • /
    • 2023
  • 본 논문은 센서 노드 응용을 위한 1MS/s의 샘플링 속도를 가지는 저전력 8비트 비동기 축차근사형(successive approximation register, SAR) 아날로그-디지털 변환기(analog-to-digital converter, ADC)를 제안한다. 이 ADC는 선형성을 개선하기 위해 부트스트랩 스위치를 사용하며, 공통모드 전압(Common-mode voltage, VCM) 기반의 커패시터 디지털-아날로그 변환기 (capacitor digital-to-analog converter, CDAC) 스위칭 기법을 적용하여 DAC의 전력 소모와 면적을 줄인다. 외부 클럭에 동기화해서 동작하는 기존 동기 방식의 SAR ADC는 샘플링 속도보다 빠른 클럭의 사용으로 인해 전력 소비가 커지는 단점을 가지며 이는 내부 비교를 비동기 방식으로 처리하는 비동기 SAR ADC 구조를 사용하여 해결할 수 있다. 또한, 낮은 해상도의 설계에서 발생하는 큰 디지털 전력 소모를 줄이기 위해 동적 논리 회로를 사용하여 SAR 로직를 설계하였다. 제안된 회로는 180nm CMOS 공정으로 시뮬레이션을 수행하였으며, 1.8V 전원전압과 1MS/s의 샘플링 속도에서 46.06𝜇W의 전력을 소비하고, 49.76dB의 신호 대 잡음 및 왜곡 비율(signal-to-noise and distortion ratio, SNDR)과 7.9738bit의 유효 비트 수(effective number of bits, ENOB)를 달성하였으며 183.2fJ/conv-step의 성능 지수(figure-of-merit, FoM)를 얻었다. 시뮬레이션으로 측정된 차동 비선형성(differential non-linearity, DNL)과 적분 비선형성(integral non-linearity, INL)은 각각 +0.186/-0.157 LSB와 +0.111/-0.169 LSB이다.

2개의 증폭기를 이용한 가변 구조 형의 4차 델타 시그마 변조기 (A Design of a Reconfigurable 4th Order ΣΔ Modulator Using Two Op-amps)

  • 양수훈;최정훈;윤광섭
    • 전자공학회논문지
    • /
    • 제52권5호
    • /
    • pp.51-57
    • /
    • 2015
  • 본 논문에서는 생체 신호 처리를 위한 14비트 이상의 고 해상도를 갖는 A/D 변환기 설계를 위하여 공급 전압이 1.8V인 CMOS 델타-시그마 변조기를 설계하였다. 본 논문에서 제안하는 4차 델타 시그마 변환기는 타임 인터리빙 기술을 이용하여 회로를 시간에 따라 재구성해 연산증폭기를 재사용하는 구조를 통해 차수에 따라 4개의 연산증폭기가 필요한 회로를 2개의 연산증폭기 만으로 구동 시켰다. 또한 스위치드 커패시터 적분기 구조상의 특징인 샘플링 시간과 적분 시간의 동작에 따라 샘플링 커패시터의 크기를 조절함으로서 저항 성분으로부터 발생하는 열잡음인 KT/C 잡음을 감소시킬 수 있는 회로를 제안하였다. 제안한 델타-시그마 변조기는 Magna 0.18um CMOS n-well 1 폴리 6메탈 공정을 이용하여 제작되었으며 제작된 칩의 측정 결과 전력소모는 1.8V 전원 전압에서 $828{\mu}W$이고 샘플링 및 입력 주파수가 256KHz, 1KHz일 때 최대 SNDR은 75.7dB, DR은 81.3dB로 측정되었다. KT/C 잡음 저감 회로가 적용되지 않은 회로에서는 최대 SNDR이 72.1dB 로 측정되어 KT/C 잡음 저감 회로가 적용되었을 때 약 3dB정도의 성능 향상을 나타내었다. 회로의 FOM은 41pJ/step과 142dB로 계산되었다.