• 제목/요약/키워드: locked phase signal

검색결과 152건 처리시간 0.022초

UPS용 위상동기화기법의 특성개선 (Characteristic Improvement of Phase-Locked Technique for UPS)

  • 김제홍;김병진;정영석;곽주식;최재호
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 1995년도 하계학술대회 논문집 A
    • /
    • pp.397-399
    • /
    • 1995
  • An UPS must be synchronized in frequency and phase relationship with the mains power supply. This paper describes and tests a digital phase-locked loop(DPLL) circuit of the open-loop method designed by full software with TMS320c31 digital signal processor. finally, the performance of the proposed DPLL is shown and discussed through simulation and experiment.

  • PDF

디지털 위상고정루프를 이용한 ESK복조기의 설계 및 성능 분석 (Analysis and design of a FSK Demodulator with Digital Phase Locked Loop)

  • 김성철;송인근
    • 한국정보통신학회논문지
    • /
    • 제7권2호
    • /
    • pp.194-200
    • /
    • 2003
  • 본 논문에서는 주파수 도약 대역확산시스템에서 널리 적용되는 FSK복조기를 설계하고 실험 결과를 분석하였다. FSK 복조회로에 있어서 가장 중요한 부분인 ADPLL의 성능을 소프트웨어를 이용하여 분석하였다. 이 분석을 토대로 Altera사에서 제공하는 Maxplus-II 툴을 이용하여 각 구성 회로를 설계하였으며 EPM7064SLC44-10 chip으로 집적화 하였다. 시뮬레이션 결과와 구현된 회로의 특성을 비교 분석하였다. 결과에 있어서 PLL의 시상수는 약 2${\mu}\textrm{s}$의 차이가 발생하였다. 이 차이는 FSK복조회로에 있어서는 큰 영향을 주지 않는다. 실험결과를 보면 FSK 변조된 신호는 기준 신호와 위상 차가 180$^{\circ}$인 경우에도 설계된 회로에 의해 잘 복조 됨을 관찰할 수 있었다.

주파수 변동시 불평형 전압에 강인한 DSC-PLL 설계 연구 (The Design of Robust DSC-PLL under Distorted Grid Voltage Contained Unbalance on Frequency Variation)

  • 이재도;차한주
    • 전기학회논문지
    • /
    • 제67권11호
    • /
    • pp.1447-1454
    • /
    • 2018
  • In this paper, the design of robust DSC-PLL(Delayed Signal Cancellation Phase Locked Loop) is proposed for coping with frequency variation. This method shows significant performance for detection of fundamental positive sequence component voltage when the grid voltage is polluted by grid unbalance and frequency variation. The feedback frequency estimation of DSC-PLL is tracking the drift in the phase by unbalance and frequency variation. The robust DSC PLL is to present the analysis on method and performance under frequency variations. These compensation algorithms can correct for discrepancies of changing the frequency within maximum 193[ms] and improve traditional DSC-PLL. Linear interpolation method is adopted to reduce the discretized errors in the digital implementation of the PLL. For verification of robust characteristic, PLL methods are implemented on FPGA with a discrete fixed point based. The proposed method is validated by both Matlab/Simulink and experimental results based on FPGA(XC7Z030).

디지털 위상 고정 루프를 이용한 계전기용 정밀 주파수 측정 장치 (Design of the Power System Frequency Measurement Module for the Relay using the Digital Phase Locked-Loop)

  • 윤영석;최일흥;이상윤;황동환;이상정;박장수
    • 대한전기학회논문지:전력기술부문A
    • /
    • 제53권7호
    • /
    • pp.365-374
    • /
    • 2004
  • The relay measures the frequency of the power system in order to detect faults and separate them from the system. Many estimation algorithms for the relay have been proposed to accurately measure the frequency. This paper proposes a new frequency measurement method using the digital phase locked-loop(DPLL) for the relay of the power system. The proposed method is configured with a DPLL scheme and verified through computer simulations and experimental tests. In order to cope with noises in the power system, filters are included in the input signal processing part and the frequency comparator. MATLAB is used for computer simulations and an experimental setup with a CPU and an FPGA(Field Programmable Gate Array) is constructed. The loop filter of the DPLL is run in the CPU software In adjust parameters and others are in the FPGA. Experimental tests are performed lot a function generator and the power system. Results show that the proposed method is appropriate to the frequency measurement for the relay.

레이다 위상동기를 위한 COHO Unit의 구현 (Implementation of the COHO Unit for Phase-locking of Radar)

  • 조태복;신혜진;이택경
    • 한국항행학회논문지
    • /
    • 제3권1호
    • /
    • pp.1-12
    • /
    • 1999
  • 레이다에서 위상측정을 위해서는 송신신호의 위상에 동기된 안정된 신호를 발생하는 코히어런트 발진기(Coherent Oscillator, COHO)가 필요하다. 본 논문에서는 마그네트론에서 발생하는 송신 펄스 신호에 위상동기된 60 MHz의 안정된 신호를 발생하는 COHO Unit를 개발하였다. 송신 펄스의 일부분을 이용하여 ILO(Injection Locking Oscillator)에서 송신펄스에 위상동기된 신호를 발생한다. 게이트 회로, ILO, 완충증폭기, 펄스발생기 등으로 구성된 레이다 COHO를 설계, 제작하여 성능을 검증하였다.

  • PDF

나카가미-m 페이딩 채널 하에서 PLL 이득에 따른 DS/CDMA의 성능 분석 (Performance Analysis of DS/CDMA with PLL Gain under the Nakagami-m Fading Channel)

  • 강찬석;박진수
    • 대한전자공학회논문지TE
    • /
    • 제37권3호
    • /
    • pp.53-59
    • /
    • 2000
  • 이동통신환경에서 수신신호의 진폭과 위상성분은 다중경로에 의한 페이딩(Fading) 영향을 받는다. 본 논문에서는 송수신 신호의 위상 차를 위상에러로 가정하고 Tikhonov 확률밀도함수를 이용하여 PLL(Phase Locked Loop)이득의 변화에 대한 DS/CDMA(Direct Sequence/code Division Multiple Access) DPSK(Differential Phase Shift Keying)시스템의 성능을 분석하였다. 그 결과, 위상에러를 고려하지 않은 DPSK시스템과 비교하여 수신기의 PLL이득을 조정함으로써 시스템의 성능을 향상시킬 수 있음을 알 수 있었다. 시스템의 비트 포율이 10-2에서 PLL이득이 1㏈에서 4.8㏈, 7㏈에서는 0.4㏈의 성능차를 보이며 30㏈에서는 두 시스템의 성능이 일치하게되어 PLL이 요구하는 이득의 상한이 30㏈임을 입증하였다.

  • PDF

저전력과 고속 록킹 알고리즘을 갖는 DLL(Delay-Locked LooP) 설계 (A Design of DLL(Delay-Locked-Loop) with Low Power & High Speed locking Algorithm)

  • 경영자;이광희;손상희
    • 한국통신학회논문지
    • /
    • 제26권12C호
    • /
    • pp.255-260
    • /
    • 2001
  • 본 논문에서는 새로운 locking 알고리즘을 사용하여 저전력의 특정을 가지면서 locking 속도가 빠른 Register Controlled DLL(Delay-Locked Loop)을 설계하였다. Locking 속도의 향상을 위해 제안한 알고리즘은 coarse와 fine controller를 각각 동작시키는 것으로, phase detector에서 출력되는 up/down 신호를 먼저 coarse controller에 인가하여 외부 클럭과 내부 클럭의 큰 위상차를 줄이고, coarse controller를 고정시킨 상태에서 up/down 신호를 fine controller에 인가하여 미세 지연 시간을 조정하도록 하는 것이다. 또한 제안한 DLL은 dual controller를 사용하지만 locking 동작시 한 개의 controller만 동작하므로 소비 전력을 줄일 수 있었으며 lock indicator를 사용하여 좋은 지터 특성을 보였다. 제안한 DLL은 0.6 $\mu\textrm{m}$ CMOS 공정 파라메타를 이용하여 설계하였고, SPICE 모의실험결과 50 MHz에서 200MHz가지 동작하였다. 200MHz 동작시 소비되는 전류는 15mA이며 모든 주파수에서 7 주기 이내에 locking 되었다.

  • PDF

Mechanism Analysis and Stabilization of Three-Phase Grid-Inverter Systems Considering Frequency Coupling

  • Wang, Guoning;Du, Xiong;Shi, Ying;Tai, Heng-Ming;Ji, Yongliang
    • Journal of Power Electronics
    • /
    • 제18권3호
    • /
    • pp.853-862
    • /
    • 2018
  • Frequency coupling in the phase domain is a recently reported phenomenon for phase locked loop (PLL) based three-phase grid-inverter systems. This paper investigates the mechanism and stabilization method for the frequency coupling to the stability of grid-inverter systems. Self and accompanying admittance models are employed to represent the frequency coupling characteristics of the inverter, and a small signal equivalent circuit of a grid-inverter system is set up to reveal the mechanism of the frequency coupling to the system stability. The analysis reveals that the equivalent inverter admittance is changed due to the frequency coupling of the inverter, and the system stability is affected. In the end, retuning the bandwidth of the phase locked loop is presented to stabilize the three-phase grid-inverter system. Experimental results are given to verify the analysis and the stabilization scheme.

A CMOS Frequency Synthesizer for 5~6 GHz UNII-Band Sub-Harmonic Direct-Conversion Receiver

  • Jeong, Chan-Young;Yoo, Chang-Sik
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제9권3호
    • /
    • pp.153-159
    • /
    • 2009
  • A CMOS frequency synthesizer for $5{\sim}6$ GHz UNII-band sub-harmonic direct-conversion receiver has been developed. For quadrature down-conversion with sub-harmonic mixing, octa-phase local oscillator (LO) signals are generated by an integer-N type phase-locked loop (PLL) frequency synthesizer. The complex timing issue of feedback divider of the PLL with large division ratio is solved by using multimodulus prescaler. Phase noise of the local oscillator signal is improved by employing the ring-type LC-tank oscillator and switching its tail current source. Implemented in a $0.18{\mu}m$ CMOS technology, the phase noise of the LO signal is lower than -80 dBc/Hz and -113 dBc/Hz at 100 kHz and 1MHz offset, respect-tively. The measured reference spur is lower than -70 dBc and the power consumption is 40 m W from a 1.8 V supply voltage.

주기적 선회실속이 발성하는 축류홴의 3차원 유동구조 (Three Dimensional Flow Structure under Rotating Stall in an Axial Flow Fan)

  • 강창식;신유환;김광호
    • 유체기계공업학회:학술대회논문집
    • /
    • 유체기계공업학회 2002년도 유체기계 연구개발 발표회 논문집
    • /
    • pp.105-110
    • /
    • 2002
  • Experimental study was conducted to reveal the instability such as leakage flow and rotating stall in an axial flow fan. For this study, unsteady total pressure probe and multi-hole pressure probe were specially designed for measuring the flow field upstream and downstream of rotor. The measured pressure signal was analyzed by Single and Double Phase Locked Averaging Technique. From the result of total pressure fields at inlet and outlet of the rotor, the useful information on the structure of the stall cell in radial direction was provided. Also, detailed flow measurements were carried out with a specially designed high frequency multi-hole pressure probe, providing some insight to the leakage flow and their interation.

  • PDF