• Title/Summary/Keyword: Wireless data

검색결과 5,126건 처리시간 0.029초

전력 증폭기의 선형화를 위한 Canonical Piecewise-Linear 모델 기반의 디지털 사전왜곡기 (A Canonical Piecewise-Linear Model-Based Digital Predistorter for Power Amplifier Linearization)

  • 서만중;심희성;임성빈;홍승모
    • 대한전자공학회논문지TC
    • /
    • 제47권2호
    • /
    • pp.9-17
    • /
    • 2010
  • 최근 들어, 차세대 무선 광대역 통신 시스템의 전송 방식으로 큰 관심을 받고 있는 OFDM (Orthogonal Frequency Division Multiplexing) 시스템은 다수 반송파 전송의 특수한 형태로 볼 수 있으며 하나의 데이터열이 보다 낮은 데이터 전송률을 갖는 부반송파를 통해 전송된다. OFDM을 사용하는 중요한 이유 중 하나는 OFDM을 사용하면 주파수 선택적 페이딩이나 협대역 간섭에 대한 강건함이 증가하기 때문이다. 하지만 출력 신호의 크기가 Rayleigh 분포를 갖기 때문에 무선 통신 환경에서 SSPA (Solid State Power Amplifier)와 같은 고출력 증폭기 (High Power Amplifier; HPA)의 비선형 특성으로 인하여 단일 반송파 전송 방식보다 심각한 비선형 왜곡이 발생하게 된다. 본 논문에서는 OFDM 신호의 높은 PAPR (Peak-to-Average Power Ratio)과 HPA의 비선형성에 의한 신호의 왜곡과 스펙트럼의 확산을 방지하기 위해 canonical piecewise-linear (PWL) 모델 기반의 디지털 사전왜곡기를 제안한다. 제안된 사전왜곡기의 성능평가를 위해 AWGN (Additive White Gaussian Noise) 채널 하에서 QPSK, 16-QAM, 64-QAM 변조 방식을 이용하고, 1024-point FFT/IFFT로 구현된 OFDM 시스템에 대한 모의실험을 실시한 결과, 비트오율과 비선형성 개선측면에서 우수한 성능을 나타내었다.

3축 가속도센서를 이용한 자전거의 주행 상황 인식 기술 개발 (Bicycle Riding-State Recognition Using 3-Axis Accelerometer)

  • 최정환;양윤석;유문호
    • 전자공학회논문지SC
    • /
    • 제48권6호
    • /
    • pp.63-70
    • /
    • 2011
  • 자전거는 자동차와 달리 사용자인 탑승자가 외부 환경에 그대로 노출되므로, 주변 날씨, 대기, 주행 경로 등에 관한 정보를 자동차 보다 오히려 폭넓게 활용할 필요가 있다. 더욱이 자전거는 인간의 힘을 동력으로 사용하므로 도로의 경사, 굴곡, 노면 상태와 같은 주행 경로의 특성을 미리 파악할 수 있다면 최적 경로 추정 등을 통해 이동 효율을 획기적으로 높이는 데에 도움이 될 것이다. 최근의 모바일 정보 서비스와 함께 개발되는 각종 자전거용 애플리케이션들은 이러한 지능형 자전거를 위한 체계적인 연구 개발의 필요성을 일깨우고 있다. 본 연구에서는 무선 통신이 가능한 저전력 손목 시계형 임베디드 장치를 자전거에 간단히 장착하고, 여기에 내장된 가속도 센서를 이용하여 자전거의 주행 상황 (오르막, 내리막, 정지, 가 감속) 을 자동으로 인식할 수 있는 알고리듬을 개발하는 것을 목표로 하였다. 개발된 알고리듬의 신뢰성을 검사하기 위해 총 19 개의 실험 주행 데이터에 적용한 결과, 전체 실험 데이터의 83.3% 에서 95% 이상의 구간 인식 정확도를 얻을 수 있었다. 향후 임베디드 장치에 내장된 고도 센서, 온도 센서를 추가로 활용하여 탑승자의 신체 상태 및 운동 추정이 가능한 지능형 자전거를 개발할 계획이다. 개발된 주행 상황 인식 기술은 주행 중의 안전을 고려한 지능형 인터페이스 기술의 기반이 될 수 있을 것으로 기대한다.

레토르트 처리한 김치찌개 제품의 최적 살균조건 결정 (Determination of Optimum Sterilization Condition for the Production of Retorted Kimchi Soup)

  • 천희순;박은지;조원일;황금택;정명수;최준봉
    • 한국조리학회지
    • /
    • 제20권6호
    • /
    • pp.254-261
    • /
    • 2014
  • 레토르트 김치찌개의 최적 가열 살균 조건 설정을 위해 정치식 및 회전식 레토르트 방식을 이용하여 최적화 연구를 수행하였다. 연구 고찰 결과 가열 특성은 레토르트 살균 방식에 의해 영향을 많이 받아 회전식에서는 $120.7^{\circ}C$, 13분, 정치식에서는 $120.7^{\circ}C$, 20분의 가열 살균이 최적 공정 조건으로 나타났다. 두 가지 레토르트 방식에서 김치찌개 파우치 내 냉점의 $F_0$ 값은 동일한 결과를 보여 회전식이 정치식 보다 승온이 더 빠르며, 또한 빠른 온도 상승으로 시료 위치별 온도 편차도 적게 발생하였다. 이러한 전열 특성으로 냉점에서 동일 $F_0$ 값 도달에 있어 회전식 레토르트 방식이 정치식에 비해 가열 살균시간이 35~45%의 단축되는 큰 장점이 있어 전반맛, 향, 색상과 조직감이 유의차 (p<0.05) 있게 향상되었다. 이러한 장점으로 육, 해물, 야채 등의 고형물이 포함되어 있는 다양한 메뉴의 레토르트 파우치 식품의 관능품질이 크게 향상될 것으로 기대된다.

고속 블록 터보 코드 복호 알고리즘 및 하드웨어 구조 설계 (A High Speed Block Turbo Code Decoding Algorithm and Hardware Architecture Design)

  • 유경철;신형식;정윤호;김근회;김재석
    • 대한전자공학회논문지SD
    • /
    • 제41권7호
    • /
    • pp.97-103
    • /
    • 2004
  • 본 논문에서는 고속 블록 터보 코드 복호 알고리즘을 제안하고 이를 하드웨어로 검증하였다. 멀티미디어 무선 데이터 통신시스템은 높은 에러 정정 능력을 가진 채널 부호 방식을 요구한다. 블록 터보 코드는 블록 코드의 특성으로 인하여 다양한 코드율과 패킷 사이즈를 지원할 수 있으며, 터보 코드의 연판정 반복 기법으로 높은 성능을 보인다 하지만, 반복 기법과 외부정보 연산의 복잡한 구조로 때문에 복호 시간이 긴 단점을 갖고 있다. 이러한 긴 복호 시간의 문제점을 해결하기 위하여 제안된 복호 알고리즘은 외부정보 연산단계에서 이를 해결하였다. 외부정보 연산을 할 때 채널 정보를 이용하여 채널 정보 상태에 대한 임계치를 정한 후, 채널 정보가 좋은 비트에 대해서 외부 정보 연산 과정을 생략하는 대신 높은 신뢰도의 값을 할당함으로써 외부정보 연산이 감소되는 고속 복호기를 구현하였다. 채널 상태를 나타내는 임계치를 복호기의 입력인 신뢰도(Log Likelihood Ratio, LLR)가 가우시안 분포를 이루게 된다는 점에 착안하여 평균과 표준편차의 선형 조합으로써 결정하였다. 제안된 알고리즘을 Verilog-HDL을 이용하여 설계한 결과 기존 블록 터보 코드 복호 알고리즘에 비하여 약 30%의 외부정보 연산량과 복호시간이 감소되었고, 약 20K logic gate와 32Kbit의 메모리를 포함하였다.

이용 충족관점에서의 모바일게임 플레이어 유형과 특성 분석에 관한 연구 (Determining Uses and Gratifications for the Mobile Games)

  • 한광현;이한철;김태웅
    • 경영정보학연구
    • /
    • 제9권2호
    • /
    • pp.15-39
    • /
    • 2007
  • 모바일게임은 새로운 수익원의 창출과 무선 애플리케이션 및 서비스의 제공이라는 잠재적 이점을 제공하는 혁신적인 엔터테인먼트 기술로 떠오르고 있으며, 다른 형태의 컴퓨터게임과 같이 가상세계의 흥미로운 디지털 경험을 줌으로써 독특한 가치를 제공하고 있다. 본 연구에서는 모바일 게이머의 게임 이용 동기를 기반으로 게이머를 분류하고, 분류된 게이머 집단에 대해 인구통계 속성과 모바일게임 이용 형태 및 게임 이용 시간의 차이를 실증적으로 검증하였다. 통계적 검증 결과 나이, 성, 모바일 단말기, 모바일 게임 경험 및 선호하는 게임 방식에 따라 게임 이용시간에 차이가 있는 것으로 나타났다. 또한 게임 이용 동기를 설명할 수 있는 변수에 대한 설문조사 결과를 요인분석한 결과 탈출, 사회적 상호작용, 경쟁/도전감, 환상감/각성, 접근 용이성이라는 모바일게임 이용 동기를 도출했으며, 이러한 동기요인을 중심으로 군집분석을 수행하여 멀티게이머(Multi-gamers), 커뮤니케이션 중심 게이머(Communication-focused gamers), 모바일 액티브게이머(Mobile active-gamers)라는 3개의 게이머 집단을 구분하였다. 이들 집단 간의 모바일게임 이용 특성과 모바일 단말기 이용 현황 및 사회 경제적 변수에 대한 특성을 비교한 결과 통계적으로 유의한 차이를 발견하였다.

스마트 웨어러블 지뢰탐지 장치 연구 (A Study on Apparatus of Smart Wearable for Mine Detection)

  • 김치욱;구경완;차재상
    • 한국인터넷방송통신학회논문지
    • /
    • 제15권2호
    • /
    • pp.263-267
    • /
    • 2015
  • 현 지뢰탐지기는 탐지를 실시한 곳과 실시하지 않은 지역을 구분할 수 없고, 많은 인력과 시간이 낭비되는 문제점이 있으며, 사용자가 센서 헤드부를 일정한 속도로 움직이지 않거나, 너무 빨리 움직이는 경우 지뢰를 정확히 탐지하기가 곤란하다. 따라서 단방향 초음파 센싱신호를 통한 지뢰탐지 오류 문제점을 개선하고자, Human Body 안테나부, 메인마이크로프로세서 유닛부, 스마트 안경부, 바디장착형 LCD모니터부, 무선데이터 송수신부, 벨트형 전원공급부, 블랙박스형 카메라부, 보안통신 헤드셋으로 구성하여 전투복을 착용한 상태에서 신체의 머리, 몸통, 팔, 허리, 다리에 탈 부착식으로 장착, Superhigh Frequency RF Beam을 통해 지뢰를 탐지하는 Human Body 안테나부를 적용, 지뢰의 금속 비금속이 아닌, 지상(하)에 매설된 기폭제를 전방위($360^{\circ}$)로 탐지할 수 있고, 지뢰의 거리 위치 형태 재질을 2D 또는 3D 영상으로 스마트 안경 및 신체장착형 LCD모니터부에 실시간 표출시킬 수 있으며, 이로 인해 전투병이 지상(하)에 있는 지뢰를 회피, 신속하게 기동할 수 있다. 아울러 휴대용 배터리와 벨트형 전원공급부의 Twin-Self Supplements of electricity을 통해 별도의 충전 없이 3~7일간 전투를 수행할 수 있으며, 원격지의 전투상황을 원격지 전투지휘서버에서 실시간 모니터링할 수 있고, 전투병 1:1로 전투정보를 공유할 수 있어, 전투현장에 있는 것과 같은 생동감 있게 전투상황을 원격지휘할 수 있는 스마트전투시스템을 구축할 수 있는 Smart Wearable Minefield Detection System을 제안하고자 한다.

소면적 32-bit 2/3단 파이프라인 프로세서 설계 (Low-Gate-Count 32-Bit 2/3-Stage Pipelined Processor Design)

  • 이광민;박성경
    • 전자공학회논문지
    • /
    • 제53권4호
    • /
    • pp.59-67
    • /
    • 2016
  • 각종 계량기, 웨어러블 디바이스 등의 사물에 통신기능을 내장하여 인터넷에 연결하는 사물인터넷 (Internet of Things or IoT) 기술의 발전과 함께, 이에 사용 가능한 소면적 임베디드 프로세서에 대한 수요가 증가하고 있다. 본 논문에서는 이러한 사물인터넷 분야에 사용 가능한 소면적 32-bit 파이프라인 프로세서인 Juno를 소개한다. Juno는 즉치 값 확장이 편리한 EISC (extendable instruction set computer) 구조이며, 파이프라인의 데이터 의존성을 줄이기 위해 2/3단 파이프라인 구조를 택하였다. PC (program counter) 레지스터와 두 개의 파이프라인 레지스터만을 컨트롤함으로써 전체 파이프라인을 컨트롤할 수 있는 간단한 구조의 소면적 파이프라인 컨트롤러를 갖는다. 무선 통신에 필요한 암호화 등의 연산을 수행하기 위한 $32{\times}32=64$ 곱셈 연산, 64/32=32 나눗셈 연산, $32{\times}32+64=64$ MAC 연산, 32*32=64 Galois 필드 곱셈 연산을 모두 지원하지만, 모든 연산기를 선택적으로 구현하여 필요에 따라서는 면적을 줄이기 위해 일부 연산기를 제외하고도 프로세서를 재합성할 수 있다. 이 경우 정수 코어의 gate count는 12k~22k 수준이고, 0.57 DMIPS/MHz와 1.024 Coremark/MHz의 성능을 보인다.

LTE-Advanced 시스템에서 소형셀 향상을 위한 새로운 사용자 오프로딩 기법 (Novel User Offloading Scheme for Small Cell Enhancement in LTE-Advanced System)

  • 문상미;추명훈;이지혜;권순호;김한종;김철성;황인태
    • 전자공학회논문지
    • /
    • 제53권5호
    • /
    • pp.19-24
    • /
    • 2016
  • LTE-A(Long Term Evolution-Advanced)에서는 비용 효율적 방법으로 급증하는 무선 데이터 서비스를 대처하고 사용자의 QoS(Quality of Service)를 만족시키기 위해 소형셀 향상(SCE:Small Cell Enhancement)에 대한 연구가 활발히 진행되고 있다. 하지만 수많은 소형셀이 밀집하여 불규칙하게 배치되기 때문에 오프로딩 기법이 적용되어야 한다. 본 논문에서는 LTE-Advanced 시스템에서 SCE 위한 새로운 사용자 오프로딩 기법을 제안한다. 제안 기법은 UE(User Equipment)로부터 받은 RSRP(Reference Signal Received Power)를 비교하여 소형셀의 클러스터를 구성한다. 클러스터 내에서 셀의 사용자 수와 간섭 상황을 고려하여 사용자 오프로딩을 적용한다. 모의실험 결과, 제안한 기법에서 소형셀 사용자의 전송률 및 스펙트럼 효율이 향상되어 전체적인 셀 성능이 향상 되는 것을 볼 수 있다.

밀집한 소형셀 네트워크에서 클러스터링 기반 새로운 간섭 관리 기법 (Clustering based Novel Interference Management Scheme in Dense Small Cell Network)

  • 문상미;추명훈;이지혜;권순호;김한종;김대진;황인태
    • 전자공학회논문지
    • /
    • 제53권5호
    • /
    • pp.13-18
    • /
    • 2016
  • LTE-A(Long Term Evolution-Advanced)에서는 비용 효율적 방법으로 급증하는 무선 데이터 서비스를 대처하고 사용자의 QoS(Quality of Service)를 만족시키기 위해 SCE(Small Cell Enhancement)에 대한 연구가 활발히 진행되고 있다. 하지만 수많은 소형셀이 밀집하여 불규칙하게 배치되기 때문에 전송품질 저하 등 많은 문제가 발생하게 된다. 본 논문에서는 밀집한 소형셀 네트워크에서 클러스터링 기반 간섭 관리 기법을 제안한다. 제안 기법은 UE(User Equipment)로부터 받은 RSRP(Reference Signal Received Power)를 비교하여 소형셀의 클러스터를 구성한다. 클러스터 내에서 ABS를 적용하여 소형셀 간 간섭을 완화시킨다. 또한, 전력제어를 적용하여 클러스터 간 간섭을 줄인다. 모의실험 결과, 제안한 기법에서 소형셀 사용자의 SINR(Signal to Interference plus Noise Ratio), 전송률 및 스펙트럼 효율이 향상되어 전체적인 셀 성능이 향상 되는 것을 볼 수 있다.

광통신 시스템을 위한 40Gb/s Forward Error Correction 구조 설계 (40Gb/s Foward Error Correction Architecture for Optical Communication System)

  • 이승범;이한호
    • 대한전자공학회논문지SD
    • /
    • 제45권2호
    • /
    • pp.101-111
    • /
    • 2008
  • 본 논문은 40Gb/s급 광통신 시스템에서 사용되는 고속 리드-솔로몬(RS) 복호기의 하드웨어 면적을 줄인 새로운 구조를 소개하고 RS 복호기 기반의 고속 FEC구조를 제안한다. 특히 높은 데이터처리율과 적은 하드웨어 복잡도를 가지고 있는 차수 연산 블록이 제거된 pDCME 알고리즘 구조를 소개한다. 제안된 16채널 RS FEC구조는 8개의 신드롬 계산 블록이 1개의 KES 블록을 공유하는 8 채널 RS FEC구조 2개로 구성되어 있다. 따라서 4개의 신드롬 계산 블록에 1개의 KES블록을 공유하는 기존의 16채널 3-병렬 FEC 구조와 비교하여 하드웨어 복잡도를 약 30%정도 줄일 수 있다. 제안된 FEC 구조는 1.8V의 공급전압과 $0.18-{\mu}m$ CMOS 기술을 사용하여 구현하였고 총 250K개의 게이트수와 5.1Gbit/s의 데이터 처리율을 가지고 400MHz의 클럭 주파수에서 동작함을 보여준다. 제안된 면적 효율적인 FEC 구조는 초고속 광통신뿐만 아니라 무선통신을 위한 차세대 FEC 구조 등에 바로 적용될 수 있을 것이다.