• 제목/요약/키워드: USB receiver

검색결과 21건 처리시간 0.078초

영구자석과 홀소자를 이용한 무선 집게형 맥진기 특성 연구 (Property of Wireless Clip-type Pulsimeter by Using a Hall Device and a Permanent Magnet)

  • 윤우성;지종옥;이상석
    • 한국자기학회지
    • /
    • 제24권6호
    • /
    • pp.179-185
    • /
    • 2014
  • 영구자석과 홀소자가 구비된 집게형 맥진기의 USB 연결방식은 맥파의 측정과 분석함에 있어서 어떤 오작동이 없이 우수한 재현성을 갖고 있었다. 맥파 데이터를 송수신하는 USB 연결 방식 대신 이더넷(Ethernet) 무선 랜(LAN) 방식을 이용한 맥파 데이터의 무선 네트워킹 시스템의 특성을 집게형 맥진기에 적용하였다. 영구자석과 홀센서를 이용한 집게형 맥진기의 기존 USB 연결방식을 이더넷과 무선 LAN(Wi-Fi) 방식을 접목시켜, 맥파 데이터를 무선 통신으로 송수신하는 네트워킹 시스템을 구현하였다. 무선송수신 모니터링 시스템은 근거리에서도 안정된 자세로 맥진을 하게 되어 환자의 정확한 맥파 데이터를 전달받는데 많은 도움이 될 것으로 기대된다.

UTMI 표준에 부합하는 USB2.0 송수신기 칩 설계 (A UTMI-Compatible USB2.0 Transceiver Chip Design)

  • 남장진;김봉진;박홍준
    • 대한전자공학회논문지SD
    • /
    • 제42권5호
    • /
    • pp.31-38
    • /
    • 2005
  • 본 논문에서는, UTMI호환 USB2.0 PHY 칩의 구조와 세부 설계 내용 전반에 대하여 기술하였다. 노이즈 채널 환경에서, 수신데이터의 유효성을 판단하기 위한 방법으로 squelch 상태 검출 회로 및 전류모드 슈미트-트리거 회로를 설계하였으며, 레플리카 바이어스 회로를 사용한 온칩 종단(ODT) 회로와, 480Mbps 데이터 송신을 위한 전류모드 차동 출력 구동회로를 설계하였다. 또한, 플레시오크로너스 클럭킹 방식을 사용하는 USB 시스템에서, 송수신단 사이의 주파수 차이를 보상하기 위하여, 클럭데이터 복원회로와 FIFO를 사용한 동기화 회로를 설계하였다. 네트웍 분석기를 이용한 손실전송선(W-model) 모델 파라미터를 측정을 통해 추출하였으며, 설계를 위한 시뮬레이션 과정에 활용하였다. 설계된 칩은 0.25um CMOS 공정으로 제작하였으며, 이에 대한 측정 결과를 제시하였다. IO패드를 제외한 칩의 코어 면적은 $0.91{\times}1.82mm^2$ 이었고, 2.5V 전원전압에서 전체 전력소모량은, 480MHz 동작 시 245mW, 12MHz 동작 시 150mW로 시뮬레이션 되었다.

정신지체 학생의 직업교육을 위한 e-러닝 시스템 개발 (Development of E-learning System for Vocational Rehabilitation of Students with Mental Retardation)

  • 김창걸;류근재;송병섭
    • 재활복지공학회논문지
    • /
    • 제6권2호
    • /
    • pp.49-54
    • /
    • 2012
  • 본 연구에서는 정신지체 아동들의 직업재활 훈련을 위한 e-러닝 시스템을 개발하였다. 개발된 시스템은 단계별 학습을 통하여 지식을 1차적으로 습득하고 문제 풀이와 시범 영상을 통하여 복습하도록 구성되어 있다. 또한, 리허설 기능을 통하여 습득된 정보가 올바르게 습득되었는지 점검할 수 있도록 구성하였다. 리허설을 위한 기기는 수신부와 송신부로 나누어 제작되었다. 송신부는 대상자의 작업을 감지하기 위한 적외선 센서와 압력센서 그리고 무선통신을 위한 블루투스 모듈로 구성하였다. 수신부는 무선통신을 위한 블루투스 모듈과 컴퓨터와의 통신을 위한 USB 입력 부분으로 제작되었다.

  • PDF

Verilog Modeling of Transmission Line for USB 2.0 High-Speed PHY Interface

  • Seong, Ki-Hwan;Lim, Ji-Hoon;Kim, Byungsub;Sim, Jae-Yoon;Park, Hong-June
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제14권4호
    • /
    • pp.463-470
    • /
    • 2014
  • A Verilog model is proposed for transmission lines to perform the all-Verilog simulation of high-speed chip-to-chip interface system, which reduces the simulation time by around 770 times compared to the mixed-mode simulation. The single-pulse response of transmission line in SPICE model is converted into that in Verilog model by converting the full-scale analog signal into an 11-bit digital code after uniform time sampling. The receiver waveform of transmission line is calculated by adding or subtracting the single-pulse response in Verilog model depending on the transmitting digital code values with appropriate time delay. The application of this work to a USB 2.0 high-speed PHY interface reduces the simulation time to less than three minutes with error less than 5% while the mixed-mode simulation takes more than two days for the same circuit.

정진폭 다중 부호 이진 직교 변복조기의 FPGA 설계 및 SoC 구현 (FPGA Design and SoC Implementation of Constant-Amplitude Multicode Bi-Orthogonal Modulation)

  • 홍대기;김용성;김선희;조진웅;강성진
    • 한국통신학회논문지
    • /
    • 제32권11C호
    • /
    • pp.1102-1110
    • /
    • 2007
  • 본 논문에서는 기존의 정진폭 다중 부호 이진 직교 (CAMB: Constant-Amplitude Multi-code Biorthogonal) 변조 이론을 적용한 변복조기를 프로그래밍 가능한 게이트 배열 (FPGA: Field-Programmable Gate Array)을 사용하여 설계하고 시스템 온 칩 (SoC: System on Chip)으로 구현하였다. 이 변복조기는 FPGA을 이용하여 타겟팅 한 후 보드실험을 통해 설계에 대한 충분한 검증을 거쳐 주문형 반도체 (ASIC: Application Specific Integrated Circuit) 칩으로 제작되었다. 이러한 12Mbps급 모뎀의 SoC를 위하여 ARM (Advanced RISC Machine)7TDMI를 사용하였으며 64K바이트 정적 램 (SRAM: Static Random Access Memory)을 내장하였다. 16-비트 PCMCIA (Personal Computer Memory Card International Association), USB (Universal Serial Bus) 1.1, 16C550 Compatible UART (Universal Asynchronous Receiver/Transmitter) 등 다양한 통신 인터페이스를 지원할 뿐 아니라 ADC (Analog to Digital Converter)/DAC (Digital to Analog Converter)를 포함하고 있어 실제 현장에서 쉽게 활용될 수 있을 것으로 기대된다.

자이로센서를 이용한 손 동작 인식형 보조 입력장치 구현 (Implementation of the Hand-motion Recognition based Auxiliary Input Device using Gyro Sensor)

  • 박기홍;이현직;김윤호
    • 한국항행학회논문지
    • /
    • 제13권4호
    • /
    • pp.503-508
    • /
    • 2009
  • 본 논문에서는 특정인(장애인, 재활치료자, 고령자 등)들이 수월하게 컴퓨터를 사용 할 수 있도록 하기 위한 손동작 인식형 보조 입력장치를 설계하였다. 입력장치는 3차원 공간에서 손 동작 인식을 위해 자이로 센서를 사용하였고, 통신 대역은 무선 RF 2.4GHz 대역에서 신호를 송 수신 하도록 하였다. 제작된 보드는 자이로 모듈, RF 통신 모듈, MCU, USB 단자 등으로 구성되었다. 동작인식 실험결과, 마우스 기반의 커서 이동 및 프로그램 제어 등이 설계 규격대로 수행됨을 확인 하였다.

  • PDF

수중구조를 위한 ICT 기반 수중통신 모니터링 장치 구현 (Implementation of ICT-based Underwater Communication Monitoring Device for Underwater Lifting)

  • 윤종화;강상일;윤달환
    • 전기전자학회논문지
    • /
    • 제26권3호
    • /
    • pp.396-400
    • /
    • 2022
  • 본 연구에서는 해저에서 발견한 인체를 해수면까지 운반하는 인양백을 기반으로 수중구조를 위한 ICT 기반 수중통신 모니터링 장치를 구현한다. 인양백은 에어를 주입하는 리프트백, 사이드백, CO2 카트리지 등으로 패키지화 되어 있다. 모니터링 시스템은 휴대하기 용이한 구조로 모바일 방식으로 개발한다. 수중 초음파 센서 신호는 USB 포트를 사용하여 공급되며, O/S는 리눅스로 구성한다. 수중통신동시험은 동해안에서 수심 6m~40m까지 실시간으로 측정 시험을 진행한다. 초음파 음향센서는 2,400bps로 변환되어 2원화에 따라 전송오차를 검증한다. 센서에서 모니터링까지 통신속도는 115,200bps, 제어기에서 수신부까지 통신속도는 2,400bps를 사용한다. 리프팅 장치의 상용화 단계에서 로우엔드 타입 개발이 용이하고 호환성이 넓도록 한다.

2.4 GHz AES 무선 키보드 공격 시스템 구축에 관한 연구 (A Study on Development of Attack System on the 2.4 GHz AES Wireless Keyboard)

  • 이지우;심보연;박애선;한동국
    • 한국통신학회논문지
    • /
    • 제42권1호
    • /
    • pp.233-240
    • /
    • 2017
  • 최근 무선 키보드, 무선 마우스의 사용이 증가하는 추세에 따라 무선 통신 과정에서의 물리적 취약성을 이용하여 사용자의 입력 정보를 탈취하거나 원격으로 컴퓨터를 제어하는 공격들이 보고되고 있다. 특히 바스틸 네트워크에서 발표한 MouseJack 공격은 각 제조사별 수신기의 취약성을 이용하여 2.4 GHz 무선 키보드 및 마우스를 공격하였다. MouseJack 공격은 기존에 공개된 공격들과는 달리 AES 암호화가 적용된 무선 키보드를 대상으로 공격이 가능하다는 특징이 있다. 하지만 공격에 대한 개요만 설명할 뿐 공격 방법에 대한 구체적인 정보를 제공하지 않는다. 따라서 본 논문에서는 마이크로소프트 2.4 GHz 무선 마우스 패킷 구조를 분석하고 무선 마우스로 가장한 글쇠 주입 공격이 가능한 마우스 패킷 설정 방법을 제안한다. 또한 제안된 패킷을 이용하여 2.4 GHz AES 무선 키보드 글쇠 주입 공격 시스템을 구성하고, 실제 이를 통해 키보드 글쇠 주입이 가능함을 실험을 통해 보인다.

A Fully Synthesizable Bluetooth Baseband Module for a System-on-a-Chip

  • Chun, Ik-Jae;Kim, Bo-Gwan;Park, In-Cheol
    • ETRI Journal
    • /
    • 제25권5호
    • /
    • pp.328-336
    • /
    • 2003
  • Bluetooth is a specification for short-range wireless communication using the 2.4 GHz ISM band. It emphasizes low complexity, low power, and low cost. This paper describes an area-efficient digital baseband module for wireless technology. For area-efficiency, we carefully consider hardware and software partitioning. We implement complex control tasks of the Bluetooth baseband layer protocols in software running on an embedded microcontroller. Hardware-efficient functions, such as low-level bitstream link control; host controller interfaces (HCIs), such as universal asynchronous receiver transmitter (UART) and universal serial bus (USB)interfaces; and audio Codec are performed by dedicated hardware blocks. Furthermore, we eliminate FIFOs for data buffering between hardware functional units. The design is done using fully synthesizable Verilog HDL to enhance the portability between process technologies so that our module can be easily integrated as an intellectual property core no system-on-a-chip (SoC) ASICs. A field programmable gate array (FPGA) prototype of this module was tested for functional verification and realtime operation of file and bitstream transfers between PCs. The module was fabricated in a $0.25-{\mu}m$ CMOS technology, the core size of which was only 2.79 $mm{\times}2.80mm$.

  • PDF

T-DMB 프레임 분석 시뮬레이터 개발 및 교육활용에 관한 연구 (A Study on the Development of T-DMB Frame Analysis Simulator and its Utilization in Education)

  • 황인태;김한종
    • 실천공학교육논문지
    • /
    • 제7권1호
    • /
    • pp.31-37
    • /
    • 2015
  • T-DMB는 유럽의 Eureka-147 DAB (Digital Audio Broadcasting) 표준을 바탕으로 멀티미디어 방송이 가능하도록 표준을 추가하여 만든 서비스로 이동 중에 동영상 시청, 고품질오디오 청취, 교통정보서비스(TPEG) 등의 서비스를 제공하고 있다. T-DMB 전송 프레임은 SC 채널, FIC 채널, MSC 채널로 구성된다. 비디오, 오디오, 데이터와 같은 서비스는 MSC 채널에서 서브채널 형태로 전송되며 FIC 채널은 각 서비스와 서브채널에 관련된 정보를 전달한다. 본 연구에서는 학부, 대학원 및 교육원들에서 교육되고 있는 지상파 DMB (T-DMB) 시스템과 관련하여 T-DMB 수신기에서 수신한 T-DMB 전송 프레임을 PC로 전달하여 PC 상에서 수신된 T-DMB 전송 프레임을 분석하고 비쥬얼하게 나타내어 줌으로 T-DMB 시스템의 이해를 돕고 학습동기를 유발할 수 있도록 T-DMB 전송 프레임 분석 시뮬레이터를 C++를 이용하여 개발하고 이를 실험하였다.