• Title/Summary/Keyword: The Digital PRML

Search Result 17, Processing Time 0.024 seconds

디지탈 고밀도 기록 채널의 트랙간 간섭 감소를 위한 다채널 적응 PRML (A Multi-Channel Adaptive PRML for Reduction of Inter-Track Interference in Digital High-Density Recording Channels)

  • 강현우;전원기;조용수;윤대희
    • 전자공학회논문지B
    • /
    • 제32B권12호
    • /
    • pp.1565-1571
    • /
    • 1995
  • Misalignment of recording head position results in inter-track interference (ITI), which is a primary factor limiting radial(track) density in current digital magnetic channels. This paper proposes a multi- channel adaptive PRML for digital high-density recording channels, and compares it with the conventional single-channel PRML in the presence of ITI for the per- formance evaluation. Simulation results show that the proposed method removes ITI effectively when heal-misalignment occurs, then improving its performance significantly as compared with the single- channel PRML. As a result, it is confirmed that multi-channel adaptive PRML is well suited for high-density recording in digital magnetic channels.

  • PDF

디지탈 고밀도 기록 채널의 비선형 왜곡 감소를 고려한 PRML (A Modified PRML for Reduction of Nonlinear Distortion in Digital High-Density Recording Channels)

  • 손주신;서광락;조용수;임용훈;윤대희
    • 전자공학회논문지B
    • /
    • 제31B권11호
    • /
    • pp.27-35
    • /
    • 1994
  • 본 논문에서는 디지털 고밀도 저장 장치의 비선형성 감소를 위한 변형된 형태의 PRML에 대하여 논한다. 기록 채널에서 자속간의 비선형 상호 작용을 감소시킬 수 있는 비선형 보상기를 갖는 PRML을 제안하고, 세 종류의 다른 밀도를 갖는 기록 채널에 제안된 방식을 적용한다. 모의 실험을 통해 기존의 PRML과 성능을 비교함으로서 기록의 고밀도화에 따라 증가하는 비선형 심볼간 간섭이 본 논문에서 제안된 비선형 보상기를 갖는 PRML에 의해 효율적으로 감소될 수 있음을 확인한다.

  • PDF

고배속 DVD 시스템을 위한 PRML 기법에 관한 연구 (A Study on PRML Method for the High Speed DVD System)

  • 이재욱;정병국
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 1999년도 추계종합학술대회 논문집
    • /
    • pp.336-339
    • /
    • 1999
  • In this paper, we describe the accommodation of the PRML technique for the high speed and high density optical disk systems, which has been very effective in the high density HDD systems. To make the PRML technique adequate for the optical disk systems, the channel modeling and the simulation are performed. Finally, the architecture has been designed and realized into an ASIC. We have focused on the differences of PRML architecture between the HDD system and the optical disk system, and the digital realization of the PLL which has been realized with analog circuits.

  • PDF

PRML신호용 고성능 Viterbi Decoder의 병렬구조 (Parallel Structure of Viterbi Decoder for High Performance of PRML Signal)

  • 서범수;김종만;김형석
    • 전기학회논문지P
    • /
    • 제58권4호
    • /
    • pp.623-626
    • /
    • 2009
  • In this paper, we applied new analog viterbi decoder to decode PR(1,2,2,1) signal for DVD and analyze the specific and signal characteristics. We implemented the parallel analog viterbi decoder and the convolution digital viterbi decoder(the digital PRML) utilizing the technology of analog parallel processing circuits. The proposed analog viterbi decoder can replace the conventional digital viterbi decoder by a new one. Our circuits design the low distortion and the high accuracy over the previous implementation. Through the parallel structure of the proposed viterbi decoder, we got the achievement of the decoding speed by the multiple times.

아날로그 PRML 디코더를 위한 아날로그 병렬처리 회로의 전향 차동 구조 (Feed forward Differential Architecture of Analog Parallel Processing Circuits for Analog PRML Decoder)

  • 마헤스워 샤퍄라;양창주;김형석
    • 전기학회논문지
    • /
    • 제59권8호
    • /
    • pp.1489-1496
    • /
    • 2010
  • A feed forward differential architecture of analog PRML decoder is investigated to implement on analog parallel processing circuits. The conventional PRML decoder performs the trellis processing with the implementation of single stage in digital and its repeated use. The analog parallel processing-based PRML comes from the idea that the decoding of PRML is done mainly with the information of the first several number of stages. Shortening the trellis processing stages but implementing it with analog parallel circuits, several benefits including higher speed, no memory requirement and no A/D converter requirement are obtained. Most of the conventional analog parallel processing-based PRML decoders are differential architecture with the feedback of the previous decoded data. The architecture used in this paper is without feedback, where error metric accumulation is allowed to start from all the states of the decoding stage, which enables to be decoded without feedback. The circuit of the proposed architecture is simpler than that of the conventional analog parallel processing structure with the similar decoding performance. Characteristics of the feed forward differential architecture are investigated through various simulation studies.

PRML 신호용 저 전력 아날로그 병렬처리 비터비 디코더 개발 (Fabrication of a Low Power Parallel Analog Processing Viterbi Decoder for PRML Signal)

  • 김현정;손홍락;김형석
    • 대한전자공학회논문지SD
    • /
    • 제43권6호
    • /
    • pp.38-46
    • /
    • 2006
  • DVD용 PRML신호를 디코딩할 수 있는 병렬 아날로그 비터비 디코더를 칩으로 제작하고 테스트 결과를 기술하였다. 병렬 아날로그 비터비 디코더는 기존의 디지털 비터비 디코더를 아날로그 병렬처리 회로를 이용하여 구현한 것으로, 전력 소모가 매우 적다는 장점이 있다. 본 연구에서는 제안한 순환형 아날로그 비터비 디코더 회로를 DVD의 PRML 신호 디코딩용으로 설계 제작하였고, 그 상세 설계 내용과 각 회로의 신호 특성을 분석하였으며, 이를 기반으로 향후 개선 사항을 기술하였다. 또한, 칩으로 제작된 회로가 동작하여 PRML용 신호가 잘 디코딩됨을 보였다.

PRML Read Channel용 고속 디지털 신호 처리부의 설계 (design of High speed Digital Signal Processor for PRML Read Channels)

  • 기훈재;이천수
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 1998년도 추계종합학술대회 논문집
    • /
    • pp.775-778
    • /
    • 1998
  • 근래에 들어 컴퓨터 기술은 멀티미디어 기수의 발달과 더불어 그에 따른 데이터량의 증가로 인해 데이터를 처리, 전송, 저장하는 모든 부문에서의 고속, 대용량화를 요구하고 있다. 이 중에서 특히 저장장치 부문은 응용 프로그램이 대형화되고 멀티미디어화에 따른 데이터량이 크게 증가하는 추세에 있기 때문에 지속적인 용량 증가가 요구되고 있다. 이런 상황에서 주목을 받고 있는 것이 신호처리 방식을 개선하여 저장장치의 기록 밀도를 향상시키는 기술의 하나인 partial response maximum likelihood (PRML) 기술이다. PRML 방식은 HDD 나 광 디스크로부터 데이터를 읽어낼때의 신호처리 기술 중의 ㅎ나로 신호간 간섭을 허용하여 데이터 속도를 증가시키고, 신호를 재생할 때 신호간 간섭을 보상하여 원래 신호를 복원해 내는 기술이다. 이를 이용하면 기존의 기록방식에 비해 기록밀도를 20-50% 정도 높일 수 있다.〔1〕〔2〕

  • PDF

고밀도 광기록 채널을 위한 PRML 시스템의 설계 및 성능 분석 (A PRML System for High Density Optical Recording)

  • 조한규;안성근;김진용;강창언;홍대식
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2000년도 하계종합학술대회 논문집(1)
    • /
    • pp.244-247
    • /
    • 2000
  • This paper deals with methods for partial response maximum-likelihood (PRML) detection and crosstalk cancellation. In accrodance with the demand for increased recording density, 20 gigabyte (Gbyte) digital versatile disk (DVD) ROM channel is considered. Channel is modelled to be close to real optical channel using DIFFRACT$\^$TM/. After comparing the spectral characteristics of various PR polynomials, P(D)=1+D+D$^2$+D$^3$is proposed as a target PR. The performance of the system is illustrated under the condition that the readout signal is degraded by crosstalk, radial tilt and nonlinear distortions in optics. The experimental results show that crosstalk and nonlinear distortions degrade performance by about 2dB, respectively. We also show that when radial tilt is added to the crosstalk, the performance degradation assumes quite significant proprotions.

  • PDF

순환형 아날로그 병렬 회로망 구조를 이용한 DVD용 PR (1 2 2 1) 신호의 디코딩 (PR (1 2 2 1) Signal Decoding for DVD using the Circular Analog Parallel Circuits)

  • 손홍락;김현정;김형석;이정원
    • 대한전자공학회논문지SD
    • /
    • 제43권1호
    • /
    • pp.17-26
    • /
    • 2006
  • DVD용 아날로그 read channel에 사용되는 PR (1 2 2 1) 신호용 아날로그 비터비 디코더를 순환형 아날로그 병렬회로망 구조를 이용하여 설계하였다. 고 밀도의 마그네틱 기록매체나 DVD등은 인접 신호들의 영향을 많이 받게 되므로, 상호 간섭된 심볼 코드를 일정한 규칙에 따라 생성시켜 코딩하며, 재생 시에는 코딩 규칙의 부합도에 따라 디코딩하여 재생오류를 최소화 시키는 기술이 PRML이다. 이 PRML기술은 주로 디지털 기술로 구현하여 사용되고 있으나, 보다 고속 저 전력화 필요가 증대하여 최근 아날로그 기술로 구현하는 방법이 활발하게 연구되고 있다. 본 연구는 DVD read channel의 아날로그 PRML 구현에 관한 연구로서 PRML의 고속화에 가장 어려운 부분인 비터비 디코더 부분을 순환형 아날로그 병렬 회로망 구조를 이용하여 설계하였다. 설계한 PRML용 비터비 디코더는 PR (1 2 2 1) type으로 기존의 디지털 비터비 디코더 속도의 3배, 전력소모의 1/3인 성능을 보였다.

고용량 광 디스크의 고속 재생을 위한 병렬 데이터 추출구조 (Parallel Data Extraction Architecture for High-speed Playback of High-density Optical Disc)

  • 최광석
    • 한국멀티미디어학회논문지
    • /
    • 제12권3호
    • /
    • pp.329-334
    • /
    • 2009
  • 광 디스크를 재생하려면 광 신호를 아날로그 전기신호로 변환하는 광 픽업을 거치고 난 뒤 신호 간 간섭을 없애기 위해 아날로그적으로 등화를 하고, 등화된 아날로그 신호를 AD 변환하여 디지털적으로 동기화된 데이터와 클록을 추출해야 한다. BD와 같은 고용량의 광 디스크를 저속으로 재생하여 동기화된 데이터와 클록을 추출하는데 었어서 추출 데이터 BER을 최소화하는 알고리즘은 다양하게 개발되어 적용되고 있다. 그러나 고용량의 광 디스크를 고속으로 재생 할 때 저속에서 적용된 알고리즘을 동일한 혼성 데이터 PLL과 PRML 하드웨어 구조에 적용하려면 800MHz 이상의 신호 처리가 이루어져야 한다. 일반적으로 사용되는 0.13-${\mu}m$ CMOS 공정에서 기존 방식의 구조를 가지고 800MHz의 이상의 신호처리를 위해서는 고속으로 동작해야하는 아날로그 코어 등이 필요하고 많은 시간과 노력의 레이아웃이 수반되어야 하는 등의 문제점이 제기된다. 본 논문에서는 고용량 광 디스크의 최고 배속인 BD 8x까지 동작 가능한 데이터 및 클록 추출 회로로서 병렬 데이터 PLL 및 PRML 구조를 제안하였다. 제안한 구조를 가지고 실험한 결과 BD 8x 에 해당하는 속도에서 오류 없이 동작함을 확인하였다.

  • PDF