• 제목/요약/키워드: Signal Folding

검색결과 31건 처리시간 0.02초

500MSamples/s 6-비트 CMOS 폴딩-인터폴레이팅 아날로그-디지털 변환기 (A 500MSamples/s 6-Bit CMOS Folding and Interpolating AD Converter)

  • 이돈섭;곽계달
    • 한국정보통신학회논문지
    • /
    • 제8권7호
    • /
    • pp.1442-1447
    • /
    • 2004
  • 본 논문에서는 HDD나 LAN 둥에 응용하기 위하여 아날로그 신호와 디지털 신호를 동시에 처리하는 VLSI의 내장용 회로로 사용하기에 적합한 CMOS 6-비트 폴딩-인터폴레이팅 AD 변환기를 설계하였다. 고속 데이터 통신에 사용하기 위하여 VLSI에 내장되는 아날로그 회로는 작은 칩의 크기와 적은 소비전력, 빠른 데이터 처리속도를 필요로 한다. 제안한 폴딩-인터폴레이팅 AD 변환기는 서로 다른 원리로 동작하는 2 개의 폴더를 캐스케이드로 결합하여 전압비교기와 인터폴레이션 저항의 개수를 현저히 줄일 수 있으므로 내장형 AD 변환기의 설계에 많은 장점을 제공한다 설계 공정은 0.25${\mu}m$ double-poly 2 metal n-well CMOS 공정을 사용하였다. 모의실험결과 2.5V 전원전압을 인가하고 500MHz의 샘플링 주파수에서 27mW의 전력을 소비하였으며 INL과 DNL은 각각 $\pm$0.lLSB, $\pm$0.15LSB이고 SNDR은 10MHz 입력신호에서 42dB로 측정되었다.

저전력 영상 특징 추출 하드웨어 설계를 위한 하드웨어 폴딩 기법 기반 그라디언트 매그니튜드 연산기 구조 (Gradient Magnitude Hardware Architecture based on Hardware Folding Design Method for Low Power Image Feature Extraction Hardware Design)

  • 김우석;이주성;안호명
    • 한국정보전자통신기술학회논문지
    • /
    • 제10권2호
    • /
    • pp.141-146
    • /
    • 2017
  • 본 논문에서는 저전력 영상 특징 추출 하드웨어 설계를 위한 하드웨어 폴딩 기법 기반 저면적 Gradient magnitude 연산기 구조를 제안한다. 하드웨어 복잡도를 줄이기 위해 Gradient magnitude 벡터의 특징을 분석하여 기존 알고리즘을 하드웨어를 공유하여 사용할 수 있는 알고리즘으로 변경하여 Folding 구조가 적용될 수 있도록 했다. 제안된 하드웨어 구조는 기존 알고리즘의 특징을 최대한 이용했기 때문에 데이터 품질의 열화가 거의 없이 구현될 수 있다. 제안된 하드웨어 구조는 Altera Quartus II v16.0 환경에서 Altera Cyclone VI (EP4CE115F29C7N) FPGA를 이용하여 구현되었다. 구현 결과, 기존 하드웨어 구조를 이용하여 구현한 연산기와의 비교에서 41%의 logic elements, 62%의 embedded multiplier 절감 효과가 있음을 확인했다.

Baculovirus Expression and Biochemical Characterization of the Bombyx mori Protein Disulfide Isomerase (bPDI)

  • Goo, Tae-Won;Yun, Eun-Young;Kim, Sung-Wan;Park, Kwang-Ho;Hwang, Jae-Sam;Kwon, O-Yu;Kang, Seok-Woo
    • International Journal of Industrial Entomology and Biomaterials
    • /
    • 제7권2호
    • /
    • pp.127-131
    • /
    • 2003
  • Protein disulfide isomerase (PDI) found in the endoplasmic reticulum (ER) catalyzes disulfide bond exchange and assists in protein folding of newly synthesized proteins. PDI also functions as a molecular chaperone and has been found to be associated with proteins in the ER. In addition, PDI functions as a subunit of two more complex enzyme systems: the prolyl-4-hydroxylase and the triacylglycerol transfer proteins. A cDNA that encodes protein disulfide isomerase was previously isolated from Bombyx mori (bPDI), in which open reading frame of 494 amino acids contained two PDI-typical thioredoxin active site of WCGHCK and an ER retention signal of the KDEL motif at its C-terminal, and we report its functional characterization here. This putative bPDI cDNA is expressed in insect Sf9 cells as a recombinant proteins using baculovirus expression vector system. The bPDI recombinant proteins are successfully recognized by antirat PDI antibody, and shown to be biologically active in vitro by mediating the oxidative refolding of reduced and scrambled RNase. This suggests that bPDI may play an important role in protein folding mechanism of insects.

Proteomic Identification of Proteins Interacting with a Dual Specificity Protein Phosphatase, VHZ

  • Kim, Jae-Hoon;Jeong, Dae-Gwin
    • Journal of Applied Biological Chemistry
    • /
    • 제50권2호
    • /
    • pp.58-62
    • /
    • 2007
  • Identification of Dual-specificity protein phosphatase (DSP) substrates is essential in revealing physiological roles of DSPs. We isolated VHZ-interacting proteins from extracts of 293T cells overexpressing a VHZ (C95S, D65A) mutant known to be substrate- trapping mutant. Analysis of specific proteins bound to VHZ by 2D gel electrophoresis and mass spectroscopy revealed that these proteins contained Chaperonin containing TCP1, Type II phosphatidylinositol phosphate kinase ${\gamma}$, Intraflagellar transport 80 homolog, and Kinesin superfamily protein 1B. VHZ-interacting proteins showed that VHZ is involved in many important cellular signal pathways such as protein folding, molecular transportation, and tumor suppression.

Automated Wireless Recharging for Small UAVs

  • Jung, Sunghun;Ariyur, Kartik B.
    • International Journal of Aeronautical and Space Sciences
    • /
    • 제18권3호
    • /
    • pp.588-600
    • /
    • 2017
  • We develop a wireless, contact free power transfer mechanism that is safer than the direct metallic contact and robust to imperfect alignment on landing at the base station. A magnetic field is created using inductors on both the transmitting and receiving sides. We use the inductive wireless recharging to increase autonomy and decrease the sensor interference by reducing the inductor loop size. By locating four independent small receiver loops and corresponding four circuits around the quadrotor UAV, we can increase safety from circuit malfunctions in comparison to the use of just one loop. On the base station, four folding robotic bars are used to realign the receiver loops over the transmitter loops. After adequate recharging as measured by battery voltages or power consumption at the bae station, the UAV sends a signal to the base station to open the robotic bars and takes off once freed from the robotic bars.

비트 시리얼 이산 웨이블렛 변환 필터 설계 (Bit-serial Discrete Wavelet Transform Filter Design)

  • 박태근;김주영;노준례
    • 한국통신학회논문지
    • /
    • 제30권4A호
    • /
    • pp.336-344
    • /
    • 2005
  • 이산 웨이블렛 변환(Discrete Wavelet Transform)은 블록효과가 없고 특정시간의 주파수 특징을 잘 표현하여 MPEG4나 JPEG2000의 표준안으로 채택되는 등 많은 응용분야에서 이용되는 변환 방법이다. 본 논문에서는 저 전력, 저 비용 DWT 필터 설계를 위한 두 채널 QMF(Quadracture Mirror Filter) PR(Perfect Reconstruction) 래티스 필터에 대한 비트 시리얼 구조를 제안하였다. 제안된 필터(필터 길이 = 8)는 4개의 래티스로 구성되었으며, 각 단 고정계수의 양자화 비트를 PSNR(peak-signal-to-noise ratio) 분석을 통하여 결정하였고 그에 따른 효율적인 비트 시리얼 곱셈기 구조를 제안하였다. 각 계수는 CSD(Canonic Signed Digit) 인코딩 방법을 이용하여 `0'이 아닌 비트의 수를 최소화함으로써 복잡도를 개선하였다. 제안된 DWT구조는 휴면기간 동안 하위레벨을 처리하는 폴딩(folding) 구조이고 이에 대한 효율적인 스케줄링 방법이 제안되었으며 최소의 하드웨어(플립 플롭, 전가산기)만으로 구현이 가능하다. 제안된 구조는 VerilogHDL로 설계되어 검증되었으며 Hynix 0.35$\mu$m표준셀 라이브러리를 사용하여 합성한 결과, 최대 동작주파수는 200 MHz이며 16클록의 레이턴시(Latency)와 약 175Mbps의 성능을 보였다.

휘어짐센서와 관성센서를 이용한 손가락을 포함한 상지 운동 검출 (Upper Limb Motion Detection Including Fingers Using Flex Sensors and Inertial Sensors)

  • 김연준;유재하;김동연;김수찬
    • 융합신호처리학회논문지
    • /
    • 제21권3호
    • /
    • pp.101-106
    • /
    • 2020
  • 가상현실의 활용도는 게임뿐만 아니라 재활 치료와 같은 의료에서도 높아지고 있다. 편리성으로 인하여 비디오를 활용한 비접촉 방식과 핸드 헬드 타입의 마우스 등을 사용하여 상지 움직임을 감지한다. 본 논문에서는 접힌 정도에 따라 저항값이 변화되는 휘어짐센서와 공간에서의 방향 정보를 얻을 수 있는 관성센서를 사용하여 손가락 움직임과 함께 상지 동작도 획득할 수 있는 장갑을 구현하였다. 구현된 장갑에서 얻은 신호로 오픈 소스 플랫폼인 Processing을 사용하여 손가락 움직임을 포함한 상지 동작을 실시간으로 표현하였다. 각 손가락 움직임의 감도는 0.5deg, 상지 동작 감도는 0.6deg였다.

Hierarchical Flow-Based Anomaly Detection Model for Motor Gearbox Defect Detection

  • Younghwa Lee;Il-Sik Chang;Suseong Oh;Youngjin Nam;Youngteuk Chae;Geonyoung Choi;Gooman Park
    • KSII Transactions on Internet and Information Systems (TIIS)
    • /
    • 제17권6호
    • /
    • pp.1516-1529
    • /
    • 2023
  • In this paper, a motor gearbox fault-detection system based on a hierarchical flow-based model is proposed. The proposed system is used for the anomaly detection of a motion sound-based actuator module. The proposed flow-based model, which is a generative model, learns by directly modeling a data distribution function. As the objective function is the maximum likelihood value of the input data, the training is stable and simple to use for anomaly detection. The operation sound of a car's side-view mirror motor is converted into a Mel-spectrogram image, consisting of a folding signal and an unfolding signal, and used as training data in this experiment. The proposed system is composed of an encoder and a decoder. The data extracted from the layer of the pretrained feature extractor are used as the decoder input data in the encoder. This information is used in the decoder by performing an interlayer cross-scale convolution operation. The experimental results indicate that the context information of various dimensions extracted from the interlayer hierarchical data improves the defect detection accuracy. This paper is notable because it uses acoustic data and a normalizing flow model to detect outliers based on the features of experimental data.

Functional Diversity of Cysteine Residues in Proteins and Unique Features of Catalytic Redox-active Cysteines in Thiol Oxidoreductases

  • Fomenko, Dmitri E.;Marino, Stefano M.;Gladyshev, Vadim N.
    • Molecules and Cells
    • /
    • 제26권3호
    • /
    • pp.228-235
    • /
    • 2008
  • Thiol-dependent redox systems are involved in regulation of diverse biological processes, such as response to stress, signal transduction, and protein folding. The thiol-based redox control is provided by mechanistically similar, but structurally distinct families of enzymes known as thiol oxidoreductases. Many such enzymes have been characterized, but identities and functions of the entire sets of thiol oxidoreductases in organisms are not known. Extreme sequence and structural divergence makes identification of these proteins difficult. Thiol oxidoreductases contain a redox-active cysteine residue, or its functional analog selenocysteine, in their active sites. Here, we describe computational methods for in silico prediction of thiol oxidoreductases in nucleotide and protein sequence databases and identification of their redox-active cysteines. We discuss different functional categories of cysteine residues, describe methods for discrimination between catalytic and noncatalytic and between redox and non-redox cysteine residues and highlight unique properties of the redox-active cysteines based on evolutionary conservation, secondary and three-dimensional structures, and sporadic replacement of cysteines with catalytically superior selenocysteine residues.

Unsigned와 signed 겸용 병렬 제곱기의 설계 (Design of combined unsigned and signed parallel squarer)

  • 조경주
    • 스마트미디어저널
    • /
    • 제3권1호
    • /
    • pp.39-45
    • /
    • 2014
  • 제곱연산은 승수와 피승수가 동일한 곱셈의 특수한 경우로 병렬 제곱기의 부분곱 행렬에서 부분곱 비트들은 대칭을 이룬다. 이런 특성을 이용하여 부분곱을 폴딩(folding), 쉬프트, 재배열하여 부분곱 비트의 수와 부분곱 행렬의 최대높이들 감소시킨다. 본 논문에서는 제어신호에 따라 unsigned와 signed 제곱기로 동작하는 겸용 제곱기의 효율적인 설계 방법을 제안한다. 기존 겸용 제곱기와 달리 자리수(weight)가 다른 특정 부분곱 비트들의 덧셈에 대해 덧셈기를 사용하지 않고 계산하는 방법을 제안한다. 시뮬레이션을 통해 제안한 겸용 제곱기는 기존 겸용 제곱기와 비교하여 면적은 약 18%, 지연시간(propagated delay time)은 약 11%, 전력소모는 약 9% 감소시킬 수 있음을 보인다.