• 제목/요약/키워드: PLL

검색결과 951건 처리시간 0.023초

스텝모터의 PLL 타입 위치제어 (PLL-type Position Control of Step Motors)

  • 김창환
    • 전자공학회논문지SC
    • /
    • 제49권4호
    • /
    • pp.69-77
    • /
    • 2012
  • 본 논문에서는 스텝모터(step motor)에 대한 PLL(phase locked loop) 타입의 위치제어 방법을 제안한다. 제안된 제어 방법은 기존의 개루프(open loop) 위치제어 방법의 주요 문제점인 급 가, 감속 시의 탈조 현상을 발생시키지 않으며 정지마찰력 때문에 발생되는 정상상태 위치오차를 완전히 없애준다. 또한 고속에서 더 큰 토크를 발생하여 구동 가능한 속도제어 범위가 더 크며 진동과 소음도 줄여준다. 제안된 제어기의 성능을 확인하기 위해 시뮬링크(Simulink)를 이용하여 스텝모터에 대해 시뮬레이션 한 결과를 제시한다.

An In-Band Noise Filtering 32-tap FIR-Embedded ΔΣ Digital Fractional-N PLL

  • Lee, Jong Mi;Jee, Dong-Woo;Kim, Byungsub;Park, Hong-June;Sim, Jae-Yoon
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제15권3호
    • /
    • pp.342-348
    • /
    • 2015
  • This paper presents a 1.9-GHz digital ${{\Delta}{\Sigma}}$ fractional-N PLL with a finite impulse response (FIR) filter embedded for noise suppression. The proposed digital implementation of FIR provides a simple method of increasing the number of taps without complicated calculation for gain matching. This work demonstrates 32 tap FIR filtering for the first time and successfully filtered the in-band phase noise generated from delta-sigma modulator (DSM). Design considerations are also addressed to find the optimum number of taps when the resolution of time-to-digital converter (TDC) is given. The PLL, fabricated in $0.11-{\mu}m$ CMOS, achieves a well-regulated in-band phase noise of less than -100 dBc/Hz for the entire range inside the bandwidth of 3 MHz. Compared with the conventional dual-modulus division, the proposed PLL shows an overall noise suppression of about 15dB both at in-band and out-of-band region.

두 개의 이득 값을 가지는 전압제어발진기를 이용하여 유효 커패시턴스를 크게 하는 위상고정루프 (An Available Capacitance Increasing PLL with Two Voltage Controlled Oscillator Gains)

  • 장희승;최영식
    • 전자공학회논문지
    • /
    • 제51권7호
    • /
    • pp.82-88
    • /
    • 2014
  • 본 논문에서는 두 개의 이득 값을 가지는 전압제어발진기를 이용하여 루프필터 커패시턴스 유효 용량을 배가 시켜 칩 크기를 줄일 수 있는 위상고정루프를 제안하였다. 제안된 위상고정루프에서는 양/음의 두 개의 이득 값을 가지는 전압제어발진기로 루프 필터의 커패시턴스 유효 용량을 배가 시켜 루프필터 커패시터 크기를 1/10로 줄였다. 제안된 위상고정루프는 1.8V $0.18{\mu}m$ CMOS 공정을 이용하여 설계되었다. 시뮬레이션 결과는 기존 구조와 같은 잡음 특성과 위상고정 시간을 보여주었다.

텔레메트리 시스템을 위한 PLL 기반의 시각동기 알고리즘 (Phase Locked Loop based Time Synchronization Algorithm for Telemetry System)

  • 김건희;진미현;김복기
    • 한국항행학회논문지
    • /
    • 제24권4호
    • /
    • pp.285-290
    • /
    • 2020
  • 본 논문에서는 텔레메트리 시스템에 적용하기 위한 PLL 기반의 시각동기 알고리즘을 제시하고 FPGA 로직을 구현하였다. 텔레메트리 시스템에서 대형 비행체의 경우 각각의 분산 획득 장치들을 통해 상태정보를 계측하여 실시간으로 비행 상태를 분석해야하므로 정밀도 향상을 위한 장치 및 시스템 간의 시각 동기의 중요성이 커지고 있다. 이 때문에 시각동기 기법으로 타 시각동기 방법보다 복잡도가 적고, 동기를 위한 추가적인 메시지 전송을 최소화하여 데이터 처리에 적은 시간이 소요되는 PLL 기반의 시각동기 알고리즘을 제안하였다. 타당성을 확인하기 위해 python 시뮬레이션을 수행하였으며 최종적으로 FPGA 내에 VHDL 로직을 구현하여 시각 동기 성능을 확인하였다.

PLL 속도 제어 시스템에서 LEAD 보상기 설계에 관한 연구 (A Study on the Design of Lead Compensator in PLL Speed Control System)

  • 서인용;박한웅;황영문
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 1988년도 추계학술대회 논문집 학회본부
    • /
    • pp.290-293
    • /
    • 1988
  • This paper presents a lead compansator in the loop of PLL speed control system. The compansato improves dynamic response. Digital computer simulation shows its superiority to the conventional method.

  • PDF

디지털 PLL을 위한 높은 해상도를 갖는 시간-디지털 변환기의 연구 (A Study on High Resolution Time to Digital Converter for All Digital PLL)

  • 김용우;안태원;문용
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2008년도 하계종합학술대회
    • /
    • pp.587-588
    • /
    • 2008
  • Digital PLL을 위한 높은 해상도를 갖는 TDC(Time to Digital Converter)를 $0.18{\mu}m$ CMOS 공정으로 설계하였다. 2단 구조를 갖는 TDC를 제안하였고 이를 Cadence Spectre를 이용하여 검증하였다. TDC는 Difference pulse generator, coarse 변환기와 fine 변환기로 구성된다. 그리고, 2단 변환기와 Thermometer decoder를 이용하여 delay cell의 수를 적게 유지하면서도 높은 해상도를 얻을 수 있었다.

  • PDF

이중루프 PLL을 이용한 IMT-2000용 저위상잡음 주파수합성기의 설계 및 제작 (Design and Fabrication of Low Phase-Noise Frequency Synthesizer using Dual Loop PLL for IMT-2000)

  • 김광선;최현철
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 1999년도 추계종합학술대회 논문집
    • /
    • pp.163-166
    • /
    • 1999
  • In this paper, frequency synthesizer that can be used in IMT-2000 was designed and fabricated using dual loop PLL(Phase Locked Loop). For improving phase noise characteristic Voltage Controlled Oscillator was fabricated using coaxial resonator and eliminated frequency divider using SPD as phase detector and increased open loop gain. Fabricated frequency synthesizer had 1.82㎓ center frequency, 160MHz tuning range and -119.73㏈c/Hz low phase noise characteristic.

  • PDF

PLL 주파수 합성기를 위한 dual-modulus 프리스케일러와 차동 전압제어발진기 설계 (Design of CMOS Dual-Modulus Prescaler and Differential Voltage-Controlled Oscillator for PLL Frequency Synthesizer)

  • 강형원;김도균;최영완
    • 한국정보통신설비학회:학술대회논문집
    • /
    • 한국정보통신설비학회 2006년도 하계학술대회
    • /
    • pp.179-182
    • /
    • 2006
  • This paper introduce a different-type voltage-controlled oscillator (VCO) for PLL frequency synthesizer, And also the architecture of a high speed low-power-consumption CMOS dual-modulus frequency divider is presented. It provides a new approach to high speed operation and low power consumption. The proposed circuits simulate in 0.35 um CMOS standard technology.

  • PDF

디지털 PLL 제어의 특성 분석 (The Analysis of Characteristics for Digital PLL Control)

  • 김용균;최종우;김흥근
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2003년도 춘계전력전자학술대회 논문집(2)
    • /
    • pp.548-553
    • /
    • 2003
  • The frequency and phase angle of the utility voltage are important in many industrial systems. this paper present a detailed analysis of single-phase digital PLL control for utility connected systems. and its performance under utility conditions with noise is discussed. The experimental results demonstrate phase tracking capability in the single-phase grid-connected operation.

  • PDF

계통 연계형 태양광 발전 시스템을 위한 디지털 PLL 제어 (Digital PLL Control for Grid-Connected Photovoltaic System)

  • 김용균;최종우;김흥근;이동춘;최영태;김진규
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2003년도 춘계학술대회 논문집 전기기기 및 에너지변환시스템부문
    • /
    • pp.327-330
    • /
    • 2003
  • The frequency and Phase angle of the utility voltage are important in many industrial systems. In this paper, the analysis and generalized approach of single-phase PLL control have been presented. The experimental results have been presented and demonstrated the feasibility of proposed methods.

  • PDF