• 제목/요약/키워드: Matching circuit

검색결과 469건 처리시간 0.025초

GIS 스페이서 내장형 저전력 측정용 변압기의 설계 및 제작 (Design and Fabrication of an LPVT Embedded in a GIS Spacer)

  • 박성관;이경렬;김남훈;김철환;길경석
    • 한국전기전자재료학회논문지
    • /
    • 제37권2호
    • /
    • pp.175-181
    • /
    • 2024
  • In electrical power substations, bulky iron-core potential transformers (PTs) are installed in a tank of gas-insulated switchgear (GIS) to measure system voltages. This paper proposed a low-power voltage transformer (LPVT) that can replace the conventional iron-core PTs in response to the demand for the digitalization of substations. The prototype LPVT consists of a capacitive voltage divider (CVD) which is embedded in a spacer and an impedance matching circuit using passive components. The CVD was fabricated with a flexible PCB to acquire enough insulation performance and withstand vibration and shock during operation. The performance of the LPVT was evaluated at 80%, 100%, and 120% of the rated voltage (38.1 kV) according to IEC 61869-11. An accuracy correction algorithm based on LabVIEW was applied to correct the voltage ratio and phase error. The corrected voltage ratio and phase error were +0.134% and +0.079 min., respectively, which satisfies the accuracy CL 0.2. In addition, the voltage ratio of LPVT was analyzed in ranges of -40~+40℃, and a temperature correction coefficient was applied to maintain the accuracy CL 0.2. By applying the LPVT proposed in this paper to the same rating GIS, it can be reduced the length per GIS bay by 11%, and the amount of SF6 by 5~7%.

내부 고조파 조정 회로로 구성되는 고효율 370 W GaN HEMT 소형 전력 증폭기 (A Compact 370 W High Efficiency GaN HEMT Power Amplifier with Internal Harmonic Manipulation Circuits)

  • 최명석;윤태산;강부기;조삼열
    • 한국전자파학회논문지
    • /
    • 제24권11호
    • /
    • pp.1064-1073
    • /
    • 2013
  • 본 논문에서는 내부 고조파 조정 회로로 구성되는 셀룰러와 L-대역용 소형의 고효율 370 W GaN(Gallium Nitride) HEMT(High Electron Mobility Transistor) 소형 전력 증폭기(PA)를 구현하였다. 원천 및 2차 고조파 주파수에서 동시에 높은 효율을 내기 위해 새로운 회로 정합 형태를 적용했다. 소형화를 위하여 새로운 41.8 mm GaN HEMT와 2개의 MOS(Metal Oxide Semiconductor) 캐패시터를 구성 물질의 변화를 이용하여 열 저항을 개선한 $10.16{\times}10.16{\times}1.5Tmm^3$ 크기의 새로운 패키지에 와이어 본딩으로 결합하였다. 드레인 바이어스 48 V 인가 시, 개발된 GaN HEMT 전력 증폭기는 370 W 포화 출력 전력(Psat.)과 770~870 MHz에서 80 % 이상, 1,805~1,880 MHz에서 75 % 이상의 드레인 효율(DE)을 나타내었다. 이는 지금까지 보고된 셀룰러와 L대역에서 GaN HEMT 전력 증폭기 중 최고의 효율과 출력 전력 특성이다.

Inductive Shunt 피드백을 이용한 고선형성 광대역 저잡음 증폭기 (Highly Linear Wideband LNA Design Using Inductive Shunt Feedback)

  • 정남휘;조춘식
    • 한국전자파학회논문지
    • /
    • 제24권11호
    • /
    • pp.1055-1063
    • /
    • 2013
  • 저 잡음 증폭기는 RF 수신단의 필수적인 요소이며, 다양한 무선시스템에서 사용하기 위하여 넓은 주파수 범위에서 동작하도록 요구된다. 전압 이득, 반사 손실, 잡음 지수, 선형성과 같은 중요한 성능지표들을 신중히 다루어서, 제안하는 LNA의 주요한 성능으로 역할을 하게끔 한다. Buffer 단에서 peaking 인덕터를 사용하며 전체적으로 cascade 구조로써 inductive shunt feedback을 LNA 입력 단에 성공적으로 적용하였다. 광대역 정합 주파수를 얻기 위한 설계식은 상대적으로 간단한 회로구성을 통해 도출된다. 입력 임피던스의 주파수 응답 분석을 위하여 pole과 zero를 광대역 응답을 실현하기 위한 특성으로 기술하였다. 입력 단에 게이트와 드레인 사이의 인덕터는 출력의 3차 고조파를 감소시킴으로 선형성을 크게 향상시킬 수 있다. 제안하는 회로를 $0.18{\mu}m$의 CMOS 공정으로 제작하였고, Pad를 포함한 광대역 LNA의 칩 면적은 $0.202mm^2$이다. 측정 결과는 1.5~13 GHz에서 입력손실은 -7 dB 이하이고, 전압 이득은 8 dB 이상이며, 잡음 지수는 6~9 dB 정도이다. 그리고 IIP3는 8 GHz에서 2.5 dBm이며, 1.8 V 전압에서 14 mA 전류를 소모한다.

알루미늄 판상에 글라스 세라믹 후막이 코팅된 절연금속기판의 제조 및 절연특성 (Fabrication and Electrical Insulation Property of Thick Film Glass Ceramic Layers on Aluminum Plate for Insulated Metal Substrate)

  • 이성환;김효태
    • 마이크로전자및패키징학회지
    • /
    • 제24권4호
    • /
    • pp.39-46
    • /
    • 2017
  • 본 연구는 평판형 히터용 금속방열판상의 세라믹 절연층 제조, 즉 절연성 금속기판에 관한 것이다. 반도체나 디스플레이의 열처리 공정 등에 사용되는 평판형 히터를 제조함에 있어서, 온도 균일도를 높이기 위해 금속 방열판으로서 열전도율이 높고, 비교적 가벼우며, 가공성 좋은 알루미늄 합금 기판이 선호된다. 이 알루미늄 기판에 발열 회로 패턴을 형성하기 위해서는 금속 기판에 절연층으로서 고온 안정성이 우수한 세라믹 유전체막을 코팅하여야 한다. 금속 기판상에 세라믹 절연층을 형성함에 있어서 가장 빈번히 발생하는 첫 번째 문제는 금속과 세라믹의 이종재료 간의 큰 열팽창계수 차이와 약한 결합력에 의한 층간박리 및 균열발생이다. 두 번째 문제는 절연층의 소재 및 구조적 결함에 따른 절연파괴이다. 본 연구에서는 이러한 문제점 해소를 위해 금속소재 기판과 세라믹 절연층 사이에 완충층을 도입하여 이들 간의 기계적 매칭과 접합력 개선을 도모하였고, 다중코팅 방법을 적용하여 절연막의 품질과 내전압 특성을 개선하고자 하였다.

고집적 송수신기를 위한 밀리미터파 LTCC Front-end 모듈 (Millimeter-wave LTCC Front-end Module for Highly Integrated Transceiver)

  • 김봉수;변우진;김광선;은기찬;송명선
    • 한국전자파학회논문지
    • /
    • 제17권10호
    • /
    • pp.967-975
    • /
    • 2006
  • 본 논문에서는 40 GHz 대역에서 동작하는 IEEE 802.16 고정 무선 통신을 위한 천이, 소형 TDD 송수신 모듈의 front-end 모듈을 설계하고 구현하는 방법을 제안한다. 제안된 모듈은 저손실과 소형화를 동시에 달성하기 위하여 캐비티 공정을 가지는 다층 LTCC 기술을 이용하여 제작되었다. 스위치의 입출력단에 와이어본드 정합회로의 설계 및 안테나와의 연결을 위한 도파관 천이 구조를 통해 저손실의 천이를 얻었으며, 기존 금속 도파관 필터를 대체한 유전체 도파관 필터를 사용함으로써 소형화를 달성하였다. 이를 구현하기 위해 유전율 7.1, 두께 100 um인 총 6층의 LTCC 기판을 사용하였으며 제작된 소형 front-end 모듈의 크기는 $30{\times}7{\times}0.8mm^3$이다. 그리고 송수신 삽입 손실 < 5.3 dB, 이미지 신호 제거 > 49 dB의 우수한 천이를 얻을 수 있었다.

이동통신 기지국용 광대역 quasi-Yagi 안테나에 관한 연구 (Study on a broadband quasi-Yagi antenna for mobile base station)

  • 이종익;여준호
    • 한국산학기술학회논문지
    • /
    • 제13권9호
    • /
    • pp.4165-4170
    • /
    • 2012
  • 본 논문에서는 마이크로 스트립으로 급전되는 quasi-Yagi 안테나(QYA)의 이득과 대역폭 개선방법에 대해 연구하였다. QYA의 광대역 특성은 평면 기판 상에 코플래너 스트립으로 급전되는 평면 다이폴 투사기와 그에 근접하는 기생 도파기로부터 얻을 수 있다. 도파기와 접지면 반사기를 추가하여 대역 내 안정된 이득분포를 갖도록 한다. 단락 종단된 마이크로 스트립 선로와 슬롯 선로로 구성된 안테나 내장형 밸런에 의해 QYA를 급전하며, 급전위치를 조절하여 광대역 임피던스 정합을 얻는다. 1.75-2.7 GHz 대역을 포함하고 이득이 4.5 dBi 이상인 QYA를 설계하고 FR4 기판(비유전율 4.4, 두께 1.6mm)상에 제작하였다. 실험결과 제작된 안테나는 대역폭 59.7%(1.55-2.87 GHz), 안정된 이득(4.7-6.5 dBi), 10 dB 이상의 전후방비 등의 우수한 특성을 보였다. 실험결과와 컴퓨터 시뮬레이션 결과가 잘 일치하여 본 연구의 타당성을 검증하였다.

디지털 임피던스 영상 시스템의 설계 및 구현 (Design and Implementation of Digital Electrical Impedance Tomography System)

  • 오동인;백상민;이재상;우응제
    • 대한의용생체공학회:의공학회지
    • /
    • 제25권4호
    • /
    • pp.269-275
    • /
    • 2004
  • 인체내부의 각 조직은 서로 다른 저항률(resistivity)분포를 가지며, 조직의 생리학적, 기능적 변화에 따라 임피던스가 변화한다. 본 논문에서는 주로 기능적 영상을 위한 임피던스 단층촬영 (EIT, electrical impedance tomography) 시스템의 설계와 구현 결과를 기술한다. EIT 시스템은 인체의 표면에 부착한 전극을 통해 전류를 주입하고 이로 인해 유기되는 전압을 측정하여, 내부 임피던스의 단층영상을 복원하는 기술이다. EIT 시스템의 개발에 있어서는 영상복원의 난해함과 아울러 측정시스템의 낮은 정확도가 기술적인 문제가 되고 있다. 본 논문은 기존 EIT 시스템의 문제점을 파악하고 디지털 기술을 이용하여 보다 정확도가 높고 안정된 시스템을 설계 및 제작하였다. 크기와 주파수 및 파형의 변화 가능한 50KHz의 정현파 전류를 인체에 주입하기 위해 필요한 정밀 정전류원을 설계하여 제작한 결과, 출력 파형의 고조파 왜곡(THD, total harmonic distortion)이 0.0029%이고 진폭 안정도가 0.022%인 전류를 출력 할 수 있었다. 또한, 여러개의 정전류원을 사용함으로써 채 널간 오차를 유발하던 기존의 시스템을 변경하여, 하나의 전류원에서 만들어진 전류를 각 채널로 스위칭하여 공급함으로써 이로 인한 오차를 줄였다. 주입전류에 의해 유기된 전압의 정밀한 측정을 위해 높은 정밀도를 갖는 전압측정기가 필요하므로 차동증폭기, 고속 ADC및 FPGA(field programmable gate array)를 사용한 디지털 위상감응복조기 (phase-sensitive demodulator )를 제작하였다. 이때 병렬 처리를 가능하게 하여 모든 전극 채널에서 동시에 측정을 수행 할 수 있도록 하였으며, 제작된 전압측정기의 SNR(signal-to-noise ratio)은 90dB 이다. 이러한 EIT 시스템을 사용하여 배경의 전해질 용액에 비해 두 배의 저항률을 가지는 물체(바나나)에 대한 기초적인 영상복원 실험을 수행하였다. 본 시스템은 16채널로 제작되었으나 전체를 모듈형으로 설계하여 쉽게 채널의 수를 늘릴 수 있는 장점을 가지고 있어서 향후 64채널 이상의 디지털 EIT시스템을 제작할 계획이며, 인체 내부의 임피던스 분포를 3차원적 으로 영상화하는 연구를 수행 할 예정이다.

차동 저 잡음 증폭기의 입력 발룬 설계 최적화 기법 (Input Balun Design Method for CMOS Differential LNA)

  • 윤재혁
    • 한국전자파학회논문지
    • /
    • 제28권5호
    • /
    • pp.366-372
    • /
    • 2017
  • 본 논문에서 제시하는 내용은 수신단의 관문 역할을 담당하는 차동 저 잡음 증폭기를 구현 시, 필연적으로 설계가 필요한 발룬에 대한 분석 내용이다. 발룬은 안테나로부터 입력된 단일 신호를 차동 신호로 변환시켜줌으로써 차동 증폭기의 입력으로 사용될 수 있도록 하는 역할을 담당한다. 이 뿐만 아니라, 안테나를 통해서 들어오는 ESD(Electrostatic Discharge)로부터 회로를 보호하고, 입력 정합에 도움을 준다. 하지만, 일반적으로 사용되는 수동형 발룬의 경우, 두 금속선 사이에 형성되는 전자기적 결합을 통해 교류 신호를 전달하는 방식이므로 이득없이 손실을 가지게 될 뿐 아니라 결론적으로 수신단 전체 잡음 지수 저하에 가장 큰 영향을 미치게 된다. 그러므로, 저 잡음 증폭기에서 발룬의 설계는 매우 중요하며, 선로의 폭, 선로 간격, 권선수, 반경, 그리고 레이아웃의 대칭 구조 등을 고려하여 높은 양호도(quality factor)와 차동 신호의 역위상을 만들어내야만 한다. 본문에서 발룬의 양호도를 높이기 위해 고려해야할 요소들을 정리하고, 설계 요소변경에 따른 발룬의 저항, 인덕턴스, 그리고 캐패시턴스의 변화 경향성을 분석하였다. 분석 결과를 바탕으로 입력 발룬을 설계함으로써 이득 24 dB, 잡음 지수 2.51 dB의 저잡음, 고 이득 차동 증폭기 설계가 가능함을 증명하였다.

사전-정합 로드-풀 측정을 통한 X-대역 40 W급 펄스 구동 GaN HEMT 전력증폭기 설계 (Design of X-band 40 W Pulse-Driven GaN HEMT Power Amplifier Using Load-Pull Measurement with Pre-matched Fixture)

  • 정해창;오현석;염경환;진형석;박종설;장호기;김보균
    • 한국전자파학회논문지
    • /
    • 제22권11호
    • /
    • pp.1034-1046
    • /
    • 2011
  • 본 논문에서는 X-대역에서 GaN HEMT 소자의 로드-풀 측정을 통한 40 W급 전력증폭기 모듈의 설계, 제작을 보였다. 전력증폭기의 설계에 적용하기 위한 능동 소자로, 최근 발표된 TriQuint사의 GaN HEMT 소자를 선정하였다. 로드-풀 측정 시스템의 임피던스 튜너의 임피던스 범위 제한으로 인하여, 시험치구 내에 사전-정합 회로를 구성하였다. 사전-정합 회로가 포함된 로드-풀 측정을 통해 최적 입 출력 임피던스를 도출하기 위하여, 사전-정합 회로의 2-포트 S-파라미터가 필요하며, 이의 새로운 추출 방법을 제안하였다. 이와 같이 결정된 사전-정합 회로의 S-파라미터를 반영한 로드-풀 측정을 통해 도출된 최적 입 출력 임피던스는 데이터 시트와 근접한 결과를 주며, 이를 통해 측정의 타당성을 확인하였다. 전력증폭기의 정합 회로는 도출된 최적 임피던스로부터 EM co-simulation을 이용하여 설계하였다. 제작된 전력증폭기는 15${\times}$17.8 $mm^2$으로 소형의 크기를 가지며, 10 usec의 펄스 폭, 10 % duty의 펄스 입력 및 드레인 스위칭 상태에서, 9~9.5 GHz 대역 내 출력은 46.7~46.3 dBm, 전력 이득은 8.7~8.3 dB, 효율은 약 35 %의 특성을 보인다.

전류-컨베이어(CCII)를 사용한 새로운 계측 증폭기 설계 (Design of a Novel Instrumentation Amplifier using Current-conveyor(CCII))

  • 차형우;정태윤
    • 전자공학회논문지
    • /
    • 제50권12호
    • /
    • pp.80-87
    • /
    • 2013
  • 저가, 광대역, 그리고 넓은 이득 제어 범위를 갖는 전자 계측 시스템을 실현하기 위한 정극성 전류 컨베이어(positive polarity current-conveyor : CCII+)를 사용한 새로운 계측 증폭기(instrumentation amplifier : IA)를 설계하였다. 이 IA는 두 개의 CCII+, 세 개의 저항 그리고 한 개의 연산 증폭기(operational amplifier : op-amp)로 구성된다. 동작 원리는 두 입력 전압의 차가 전압 및 전류 폴로워(follower) 사용되는 두 개의 CCII+에 의해 각각 동일한 전류로 변환되고 이 전류는 op-amp의 (+)단자의 저항기와 귀환 저항기를 통과시켜 출력 전압을 구하는 것이다. IA의 동작 원리를 확인하기 위해 AB급 CCII+를 설계하였고 상용 op-amp LF356을 사용하여 IA를 구현하였다. 시뮬레이션 결과 CCII+를 사용한 전압 폴로워는 ${\pm}$4V의 선형범위에서 0.21mV의 오프셋 전압을 갖고 있었다. IA는 1개의 저항기의 저항값 변화로 -20dB~+60dB의 이득을 갖고 있으며, 60dB에 대한 -3dB 주파수는 400kHz이였다. 제안한 IA의 외부의 저항기의 정합이 필요 없고 다른 저항기로 오프셋을 조절할 수 있는 장점을 갖고 있다. 소비전력은 ${\pm}$5V 공급전압에서 130mW이였다.