• 제목/요약/키워드: Flip chip bonding

검색결과 147건 처리시간 0.04초

수치해석을 이용한 구리기둥 범프 플립칩 패키지의 열압착 접합 공정 시 발생하는 휨 연구 (Numerical Analysis of Warpage Induced by Thermo-Compression Bonding Process of Cu Pillar Bump Flip Chip Package)

  • 권오영;정훈선;이정훈;좌성훈
    • 대한기계학회논문집A
    • /
    • 제41권6호
    • /
    • pp.443-453
    • /
    • 2017
  • 반도체 플립칩 패키지에서 구리기둥 범프 기술은 미세 피치 및 높은 I/O 밀도로 인해 기존의 솔더 범프 접합 기술을 대체하는 중이다. 그러나 구리기둥 범프는 리플로우 접합 공정 사용 시, 구리 범프의 높은 강성으로 인해 패키지에 높은 응력을 초래한다. 따라서 최근에 플립칩 공정에서 발생하는 패키지의 높은 응력 및 휨을 감소시키기 위해 열압착 공정 기술이 시도되고 있다. 본 연구에서는 플립칩 패키지의 열압착 공정과 리플로우 공정에서 발생하는 휨에 대해 수치해석을 이용하여 분석하였다. 패키지의 휨 최소화를 위한 본딩 공정 조건 최적화를 위해 본딩 툴 및 스테이지의 온도, 본딩 압력에 대한 휨 영향을 검토하였다. 또한 칩과 기판의 면적 및 두께가 패키지의 휨에 주는 영향을 분석하였다. 이를 통해, 향후 미세피치 접합부 형성 시 휨 및 응력을 최소화하기 위한 가이드라인을 제시하고자 하였다.

광전회로 PCB에서 반사특성 개선을 위한 덤벨 형태의 CPW 전송선 설계 (Design of Dumbbell-type CPW Transmission Lines in Optoelectric Circuit PCBs for Improving Return Loss)

  • 이종혁;김회경;임영민;장승호;김창우
    • 한국통신학회논문지
    • /
    • 제35권4A호
    • /
    • pp.408-416
    • /
    • 2010
  • 플립 칩(Flip-Chip) 본딩을 적용하는 광 송신용 모듈에서 구동 IC(Driver IC)와 VCSEL(Vertical Cavity Surface Emitting Laser) 사이의 전송선에서 반사특성을 개선시키기 위한 덤벨 형태의 CPW 전송선 구조를 제안하였다. 제안된 구조는 반사특성을 개선시키기 위하여 기판 측면의 플립 칩 본딩 구조에 그라운드 더미 솔더 볼을 이용하여 CPW 전송선 구조를 유지하였고, 덤벨 형태의 CPW 전송선으로 설계하여 반사특성을 개선시켰다. 시뮬레이션 결과, 덤벨형태의 CPW 전송선의 반사 특성이 일반적인 CPW 전송선보다 13 dB 정도 우수한 것으로 나타났으며, CPW 전송선의 형태를 유지시키는 더미 그라운드 솔더 볼이 있을 때 4 dB 정도 반사특성이 개선되었다. 구동 IC 와 VCSEL의 임피던스 변화에 기인하는 전송선의 입출력 임피던스의 변화에 따른 반사특성의 변화율은 ${\pm}2.5\;dB$ 정도로 나타났다.

Roadmap toward 2010 for high density/low cost semiconductor packaging

  • Tsukada, Yutaka
    • 한국마이크로전자및패키징학회:학술대회논문집
    • /
    • 한국마이크로전자및패키징학회 1999년도 1st Korea-Japan Advanced Semiconductor Packaging Technology Seminar
    • /
    • pp.155-162
    • /
    • 1999
  • A bare chip packaging technology by an encapsulated flip chip bonding on a build-up printed circuit board has emerged in 1991. Since then, it enabled a high density and low cost semiconductor packaging such as a direct chip bonding on mother board and high density surface mount components, such as BGA and CSP. This technology can respond to various requirements from applications and is considered to take over a main role of semiconductor packaging in the next decade.

  • PDF

Joule열이 Sn-3.5Ag 플립칩 솔더범프의 Electromigration 거동에 미치는 영향 (Effect of Joule Heating on Electromigration Characteristics of Sn-3.5Ag Flip Chip Solder Bump)

  • 이장희;양승택;서민석;정관호;변광유;박영배
    • 한국재료학회지
    • /
    • 제17권2호
    • /
    • pp.91-95
    • /
    • 2007
  • Electromigration characteristics of Sn-3.5Ag flip chip solder bump were analyzed using flip chip packages which consisted of Si chip substrate and electroplated Cu under bump metallurgy. Electromigration test temperatures and current densities peformed were $140{\sim}175^{\circ}C\;and\;6{\sim}9{\times}10^4A/cm^2$ respectively. Mean time to failure of solder bump decreased as the temperature and current density increased. The activation energy and current density exponent were found to be 1.63 eV and 4.6, respectively. The activation energy and current density exponent have very high value because of high Joule heating. Evolution of Cu-Sn intermetallic compound was also investigated with respect to current density conditions.

플립칩 공정시 반응생성물이 계면반응 및 접합특성에 미치는 영향 (Effects of Intermetallic Compounds Formed during Flip Chip Process on the Interfacial Reactions and Bonding Characteristics)

  • 하준석;정재필;오태성
    • 마이크로전자및패키징학회지
    • /
    • 제19권2호
    • /
    • pp.35-39
    • /
    • 2012
  • 플립칩 접합시 발생하는 계면반응 거동과 접합특성을 계면에 생성되는 금속간화합물의 관점에서 접근하였다. 이를 위하여 Al/Cu와 Al/Ni의 under bump metallization(UBM) 층과 Sn-Cu계 솔더(Sn-3Cu, Sn-0.7Cu)와의 반응에 의한 금속간화합물의 형성거동 및 계면접합성을 분석하였다. Al/Cu UBM 상에서 Sn-0.7Cu 솔더를 리플로우한 경우에는 솔더/UBM 계면에서 금속간화합물이 형성되지 않았으며, Sn-3Cu를 리플로우한 경우에는 계면에서 생성된 $Cu_6Sn_5$ 금속간화합물이 spalling 되어 접합면이 분리되었다. 반면에 Al/Ni UBM 상에서 Sn-Cu계 솔더를 리플로우한 경우에는 0.7 wt% 및 3 wt%의 Cu 함량에 관계없이 $(Cu,Ni)_6Sn_5$ 금속간화합물이 계면에 형성되어 있었으며, 계면접합이 안정적으로 유지되었다.

Si웨이퍼의 이방성 식각 특성 및 Si carrier를 이용한 플립칩 솔더 범프제작에 관한 연구 (The characterization of anisotropic Si wafer etching and fabrication of flip chip solder bump using transferred Si carrier)

  • 문원철;김대곤;서창재;신영의;정승부
    • 대한용접접합학회:학술대회논문집
    • /
    • 대한용접접합학회 2006년도 춘계 학술대회 개요집
    • /
    • pp.16-17
    • /
    • 2006
  • We researched by the characteristic of a anisotropic etching of Si wafer and the Si career concerning the flip chip solder bump. Connectors and Anisotropic Conductive Film (ACF) method was already applied to board-to-board interconnection. In place of them, we have focused on board to board interconnection with solder bump by Si carrier, which has been used as Flip chip bonding technology. A major advantage of this technology is that the Flexible Printed Circuit (FPC) is connected in the same solder reflow process with other surface mount devices. This technology can be applied to semiconductors and electronic devices for higher functionality, integration and reliability.

  • PDF

진공 증발법에 의해 제조된 플립 칩 본딩용 솔더의 미세 구조분석 (Microstructure Characterization of the Solders Deposited by Thermal Evaporation for Flip Chip Bonding)

  • 이충식;김영호;권오경;한학수;주관종;김동구
    • 한국표면공학회지
    • /
    • 제28권2호
    • /
    • pp.67-76
    • /
    • 1995
  • The microstructure of 95wt.%Pb/5wt.%Sn and 63wt.%Sn/37wt.%Pb solders for flip chip bonding process has been characterized. Solders were deposited by thermal evaporation and reflowed in the conventional furnace or by rapid thermal annealing(RTA) process. As-deposited films show columnar structure. The microstructure of furnace cooled 63Sn/37Pb solder shows typical lamellar form, but that of RTA treated solder has the structure showing an uniform dispersion of Pb-rich phase in Sn matrix. The grain size of 95Pb/5Sn solder reflowed in the furnace is about $5\mu\textrm{m}$, but the grain size of RTA treated solder is too small to be observed. The microstructure in 63Sn/37Pb solder bump shows the segregation of Pb phase in the Sn rich matrix regardless of reflowing method. The 63Sn/37Pb solder bump formed by RTA process shows more uniform microstructure. These result are related to the heat dissipation in the solder bump.

  • PDF