• 제목/요약/키워드: Circuit Complexity

검색결과 241건 처리시간 0.028초

전력전달 및 분배 향상을 위한 Interconnect 공정 기술 (Interconnect Process Technology for High Power Delivery and Distribution)

  • 오경환;마준성;김성동;김사라은경
    • 마이크로전자및패키징학회지
    • /
    • 제19권3호
    • /
    • pp.9-14
    • /
    • 2012
  • 전자 소자의 기술이 발달함에 따라 전력은 증가하고, 전압은 낮아지고, 입출력 범프 수가 증가하는 반면, 범프 피치는 크게 줄어들지 못하기 때문에 전력전달과 분배 문제는 점점 심각해지고 있다. 그동안 전력전달 문제를 해결하기 위해선 대부분 회로나 아키텍처 차원에서 에너지를 적게 소모하는 방법을 주로 연구해 왔으나, 최근 회로분야와 동시에 새로운 공정설계를 통해서 전력전달 및 분배를 높이고 발열 문제도 처리하는 interconnect 공정 기술이 중요시 되고 있다.

An Advanced Coding for Video Streaming System: Hardware and Software Video Coding

  • Le, Tuan Thanh;Ryu, Eun-Seok
    • 인터넷정보학회논문지
    • /
    • 제21권4호
    • /
    • pp.51-57
    • /
    • 2020
  • Currently, High-efficient video coding (HEVC) has become the most promising video coding technology. However, the implementation of HEVC in video streaming systems is restricted by factors such as cost, design complexity, and compatibility with existing systems. While HEVC is considering deploying to various systems with different reached methods, H264/AVC can be one of the best choices for current video streaming systems. This paper presents an adaptive method for manipulating video streams using video coding on an integrated circuit (IC) designed with a private network processor. The proposed system allows to transfer multimedia data from cameras or other video sources to client. For this work, a series of video or audio packages from the video source are forwarded to the designed IC via HDMI cable, called Tx transmitter. The Tx processes input data into a real-time stream using its own protocol according to the Real-Time Transmission Protocol for both video and audio, then Tx transmits output packages to the video client though internet. The client includes hardware or software video/audio decoders to decode the received packages. Tx uses H264/AVC or HEVC video coding to encode video data, and its audio coding is PCM format. By handling the message exchanges between Tx and the client, the transmitted session can be set up quickly. Output results show that transmission's throughput can be achieved about 50 Mbps with approximately 80 msec latency.

Wire Optimization and Delay Reduction for High-Performance on-Chip Interconnection in GALS Systems

  • Oh, Myeong-Hoon;Kim, Young Woo;Kim, Hag Young;Kim, Young-Kyun;Kim, Jin-Sung
    • ETRI Journal
    • /
    • 제39권4호
    • /
    • pp.582-591
    • /
    • 2017
  • To address the wire complexity problem in large-scale globally asynchronous, locally synchronous systems, a current-mode ternary encoding scheme was devised for a two-phase asynchronous protocol. However, for data transmission through a very long wire, few studies have been conducted on reducing the long propagation delay in current-mode circuits. Hence, this paper proposes a current steering logic (CSL) that is able to minimize the long delay for the devised current-mode ternary encoding scheme. The CSL creates pulse signals that charge or discharge the output signal in advance for a short period of time, and as a result, helps prevent a slack in the current signals. The encoder and decoder circuits employing the CSL are implemented using $0.25-{\mu}m$ CMOS technology. The results of an HSPICE simulation show that the normal and optimal mode operations of the CSL achieve a delay reduction of 11.8% and 28.1%, respectively, when compared to the original scheme for a 10-mm wire. They also reduce the power-delay product by 9.6% and 22.5%, respectively, at a data rate of 100 Mb/s for the same wire length.

내장된 전송게이트를 가지는 Gate/Body-Tied PMOSFET 광 검출기의 모델링 (Modeling of Gate/Body-Tied PMOSFET Photodetector with Built-in Transfer Gate)

  • 이민호;조성현;배명한;최병수;최평;신장규
    • 센서학회지
    • /
    • 제23권4호
    • /
    • pp.284-289
    • /
    • 2014
  • In this paper, modeling of a gate/body-tied (GBT) PMOSFET photodetector with built-in transfer gate is performed. It can control the photocurrent with a high-sensitivity. The GBT photodetector is a hybrid device consisted of a MOSFET, a lateral BJT, and a vertical BJT. This device allows for amplifying the photocurrent gain by $10^3$ due to the GBT structure. However, the operating parameters of this photodetector, including its photocurrent and transfer characteristics, were not known because modeling has not yet been performed. The sophisticated model of GBT photodetector using a process simulator is not compatible with circuit simulator. For this reason, we have performed SPICE modeling of the photodetector with reduced complexity using Cadence's Spectre program. The proposed modeling has been demonstrated by measuring fabricated chip by using 0.35 im 2-poly 4-metal standard CMOS technology.

Unscented Kalman Filter를 이용한 원격 RF 센서 시스템 구현 (Implementation of Passive Telemetry RF Sensor System Using Unscented Kalman Filter Algorithm)

  • 김경엽;이준탁
    • 전기학회논문지
    • /
    • 제57권10호
    • /
    • pp.1861-1868
    • /
    • 2008
  • In this paper, Passive Telemerty RF Sensor System using Unscented Kalman Filter algorithm(UKF) is proposed. General Passive Telemerty RF Sensor System means that it should be "wireless", "implantable" and "batterless". Conventional Passive Telemerty RF Sensor System adopts Integrated Circuit type, but there are defects like complexity of structure and limit of large power consumption in some cases. In order to overcome these kinds of faults, Passive Telemetry RF Sensor System based on inductive coupling principle is proposed in this paper. Because passive components R, L, C have stray parameters in the range of high frequency such as about 200[KHz] used in this paper, Passive Telemetry RF Sensor System considering stray parameters has to be derived for accurate model identification. Proposed Passive Telemetry RF Sensor System is simple because it consists of R, L and C and measures the change of environment like pressure and humidity in the type of capacitive value. This system adopted UKF algorithm for estimation of this capacitive parameter included in nonlinear system like Passive Telemetry RF Sensor System. For the purpose of obtaining learning data pairs for UKF Algorithm, Phase Difference Detector and Amplitude Detector are proposed respectively which make it possible to get amplitude and phase between input and output voltage. Finally, it is verified that capacitive parameter of proposed Passive Telemetry RF Sensor System using UKF algorithm can be estimated in noisy environment efficiently.

C-모델 시뮬레이터 기반 H.264/SVC 복호기 시스템 구현 (Implementation of H.264/SVC Decoder System based on C-Model Simulator)

  • 정차근;길대남
    • 한국콘텐츠학회논문지
    • /
    • 제9권2호
    • /
    • pp.27-35
    • /
    • 2009
  • 본 논문에서는 SoC 칩 개발을 위한 하드웨어 구조와 회로개발을 지원하기 위한 C-모델 시뮬레이터를 사용해서 임베디드 시스템 기반의 H.264/SVC 복호기 회로를 설계하고 시스템을 구현한다. 제시된 SVC 복호기 시스템은 H.264/SVC 표준규격의 기능들을 처리하기 위한 하드웨어 엔진의 설계와 ARM 프로세서를 이용한 소프트웨어 등으로 구성되어 있다. 본 논문에서 구현한 복호기는 SVC의 스케일러블 베이스 라인 프로파일을 기반으로 설계의 용이함을 위하여 B-픽처 구조를 사용하지 않는 IPPP 구조에 의한 스케일러블 만을 고려해 실용성을 증가시켰다. 설계한 H.264/SVC 복호기 시스템의 영상복호 결과를 제시한다.

풀 브리지 인버터에 적합한 메탈 핼라이드 램프용 점화기의 해석 및 설계 (Analysis and Design of the ignitor for Metal Halide Lamp driven by Full-Bridge Inverter)

  • 박종연;이봉진
    • 조명전기설비학회논문지
    • /
    • 제21권8호
    • /
    • pp.20-26
    • /
    • 2007
  • 본 논문은 반도체 소자의 사용없이 구성된 LC 공진 타입의 점화기를 분석하고 설계하였다. 일반적으로 사용되고 있는 점화기는 다이악, 아크갭, SCR과 같은 반도체 소자가 사용된다. 이러한 반도체 소자의 사용으로 인해 회로의 구성이 복잡해지며 신뢰성이 저하된다. 따라서 본 논문에서는 수동 소자로만 구성된 점화기 회로를 분석 및 설계하였으며 제안한 점화기는 램프의 정상 상태에서는 영향을 미치지 않는다. 수학적 분석, 컴퓨터 시뮬레이션과 1[kW] 메탈 핼라이드 램프용 전자식 안정기를 제작하여 실제 적용해 봄으로서 제안한 점화기의 유용함을 증명하였다.

Multi-Electrode Array를 이용한 뇌 해마의 Total Activity 추산 (Total Activity Estimation of Hippocampal Slice Using Multi-Electrode Array)

  • 이정찬;김지은;조정연;손민숙;박경모;박지호
    • 대한의용생체공학회:의공학회지
    • /
    • 제27권6호
    • /
    • pp.409-417
    • /
    • 2006
  • Research on neural circuit is a difficult area due to complexity and inaccessibility. Due to recent developments, the research using multi-electrode array of cells or tissues has become an important research area. However, there are some difficulties to decode the submerged meaning from huge and complex neural data. Moreover, it needs a harmonic collaboration between informatics and bioscience. In this paper, we have developed a custom-designed signal processing technique for multi-electrode array measured neural responses induced by electrical stimuli to the hippocampal tissue slices of the rat brain. The raw data from hippocampal slice using the multi-electrode array system were saved in a computer. Then we estimated characteristic points in each channel and calculated the total activity. To estimate the points, we used the Polynomial Fitting Approximation Method. Using the calculated total activity, we could provide the histogram or pseudo-image matrix to help interpretation of results.

고집적 메모리의 고장 및 결함 위치검출 가능한 BIST/BICS 회로의 설계 (A design of BIST/BICS circuits for detection of fault and defect and their locations in VLSI memories)

  • 김대익;배성환;전병실
    • 한국통신학회논문지
    • /
    • 제22권10호
    • /
    • pp.2123-2135
    • /
    • 1997
  • 고집적 SRAM을 구성하고 있는 일반적인 메모리 셀을 이용하여 저항성 단락을 MOSFET의 게이트-소오스, 게이트-드레인, 소오스-드레인에 적용시키고, 각 단자에서 발생 가능한 개방 결함을 고려하여 그 영향에 따른 메모리의 자장노드의 전압과 VDD에서의 정전류를 PSPICE 프로그램으로 분석하였다. 해석 결과를 고려하여 메모리의 기능성과 신뢰성을 향상시키기 위해 기능 테스트와 IDDQ 테스트에 동시에 적용할 수 있는 O(N)의 복잡도를 갖는 테스트 알고리즘을 제안하였다. 테스트의 질과 효율을 좀 더 향상시키기 위해 메모리에서 발생되는 고장을 검출하는 BIST 회로와 정전류의 비정상적인 전류의 흐름을 발생시키는 결함을 검출하는 BICS를 설계하였다. 또한 구현한 BIST/BICS 회로는 고장 메모리의 수리를 위해 고장 및 결함의 위치를 검출할 수 있다.

  • PDF

회로 분할을 사용한 저비용 Repair 기술 연구 (Low-Cost Design for Repair by Using Circuit Partitioning)

  • 이성철;여동훈;신주용;김경호;신현철
    • 대한전자공학회논문지SD
    • /
    • 제47권5호
    • /
    • pp.48-55
    • /
    • 2010
  • 반도체 설계기술의 발달로 구현 회로가 복잡해지고, 동작속도가 크게 증가함에 따라, 반도체 이후 (post-silicon) 설계 단계에서 repair를 위한 기간 및 비용이 크게 증가하고 있다. 본 논문에서는 예비 셀을 이용한 repair 방법을 통해 설계 오류로 인한 repair시 혹은 설계 변경 시에 전체 재설계를 최소화하는 방법을 제안하였다. 또한 예비 셀을 이용한 설계 변경 과정에서 repair layer에 설계 변경을 국한하여 mask 비용과 time-to-market을 줄이는 방법을 개발하였다. 또한 회로 분할을 통해 repair 과정에서 사용하는 예비회로의 비용을 줄일 수 있도록 한다.