A design of BIST/BICS circuits for detection of fault and defect and their locations in VLSI memories

고집적 메모리의 고장 및 결함 위치검출 가능한 BIST/BICS 회로의 설계

  • 김대익 (전북대학교 전기전자회로합성연구소) ;
  • 배성환 (전북대학교 공과대학 전자공학과) ;
  • 전병실 (전북대학교 공과대학 전기전자제어공학부)
  • Published : 1997.10.01

Abstract

In this paepr, we consider resistive shorts on drain-source, drain-gate, and gate-source as well as opens in MOSFETs included in typical memory cell of VLSI SRAM. Behavior of memeory is observed by analyzing voltage at storage nodes of memeory and IDDQ(quiescent power supply current) through PSPICE simulation. Using this behavioral analysis, an effective testing algorithm of complexity O(N) which can be applied to both functional testing and IDDQ testing simultaeously is proposed. Built-In Self Test(BIST) circuit which detects faults in memories and Built-In Current Sensor(BICS) which monitors the power supply bus for abnormalities in quescent current are developed and imprlemented to improve the quality and efficiency of testing. Implemented BIST and BICS circuits can detect locations of faults and defects in order to repair faulty memories.

고집적 SRAM을 구성하고 있는 일반적인 메모리 셀을 이용하여 저항성 단락을 MOSFET의 게이트-소오스, 게이트-드레인, 소오스-드레인에 적용시키고, 각 단자에서 발생 가능한 개방 결함을 고려하여 그 영향에 따른 메모리의 자장노드의 전압과 VDD에서의 정전류를 PSPICE 프로그램으로 분석하였다. 해석 결과를 고려하여 메모리의 기능성과 신뢰성을 향상시키기 위해 기능 테스트와 IDDQ 테스트에 동시에 적용할 수 있는 O(N)의 복잡도를 갖는 테스트 알고리즘을 제안하였다. 테스트의 질과 효율을 좀 더 향상시키기 위해 메모리에서 발생되는 고장을 검출하는 BIST 회로와 정전류의 비정상적인 전류의 흐름을 발생시키는 결함을 검출하는 BICS를 설계하였다. 또한 구현한 BIST/BICS 회로는 고장 메모리의 수리를 위해 고장 및 결함의 위치를 검출할 수 있다.

Keywords

References

  1. IEEE Trans. Comput. v.C-27 Efficient Algorithms for Testing Semiconductor Random-Access Memory R. Nair(et al.)
  2. IEEE Trans. Comput. v.C-26 An Optimal Algorithm for Testing Stuck-at Faults in Random Access Memories J. Knaizuk, Jr.;C.R.P.Hartmann
  3. IEEE Trans. Comput. v.10 API tests for RAM chips V.P. Srini
  4. Int'l Test Conf. Resistive Shorts within CMOS Gate H. Hao;E.J. McCluskey
  5. Iddq Testing for CMOS VLSI R. Rajsuman
  6. IEEE Journal of Solid-State Circuit v.SC-20 no.1 A self-testing dynamic RAM chip Y. You;J.P.Hayes
  7. Int'l Test Conf. A New Parallel Test Approach for Large Memories T. Shridhar
  8. IEEE Design & Test of Comput. v.4 Built-In Self Testing RAM : A Practical Alternative K.K. Saluja(et al.)
  9. Int'l Test Conference Power Supply Current Signature (PSCS) Analysis :A New Approach to System Testing James F.;Frenzel;Peter N. Marinos
  10. Int'l Test Conference Measurements of Quiescent Power Supply Current for CMOS ICs in Production Testing Luther K. Horning(et al.)
  11. IEEE Journal of Solid-State Circuits v.27 Built-in Current Testing Wojciech Maly;Marek Patyra
  12. IEEE Journal of Solid-State Circuits v.28 A 2-ns Detecting Time, 2-㎛ CMOS Built-in Current Sensing Circuit Tung-Li Shen(et al.)
  13. Int'l Test Conf. Functional and IDDQ Testing on a Static RAM R. Meershoek(et al.)
  14. Int'l Test Conf. Fault Modeling and Test Algorithm Development of SRAM R. Dekker(et al.)
  15. 전자공학회지 v.33 no.7 저항성 단락과 개방 결함을 갖는 메모리에 대한 동작분석과 효율적인 테스트 알고리즘에 관한 연구 전병실(외)
  16. Int'l Conf. on Elect., Info. and Comm. A Design of BIST circuit for Testing ULSI DRAM D. Kim(et al.)