• 제목/요약/키워드: CMOS mixer

검색결과 100건 처리시간 0.019초

High-Gain Double-Bulk Mixer in 65 nm CMOS with 830 ${\mu}W$ Power Consumption

  • Schweiger, Kurt;Zimmermann, Horst
    • ETRI Journal
    • /
    • 제32권3호
    • /
    • pp.457-459
    • /
    • 2010
  • A low-power down-sampling mixer in a low-power digital 65 nm CMOS technology is presented. The mixer consumes only 830 ${\mu}W$ at 1.2 V supply voltage by combining an NMOS and a PMOS mixer with cascade transistors at the output. The measured gain is (19 ${\pm}$1 dB) at frequencies between 100 MHz and 3 GHz. An IIP3 of -5.9 dBm is achieved.

A CMOS Downconversion Mixer for 2.4GHz ISM band Applications

  • Lee, Seong-Woo;Chae, Yong-Doo;Woong Jung
    • 한국전자파학회:학술대회논문집
    • /
    • 한국전자파학회 2002년도 종합학술발표회 논문집 Vol.12 No.1
    • /
    • pp.77-81
    • /
    • 2002
  • This paper demonstrates a CMOS downconversion mixer for 2.4GHz ISM band applications. The mixer, implemented in a 0.18um CMOS process, is based on the CMOS Gilbert Cell mixer, With a 2.5GHz local oscillator and a 2.45GHz RF input, the measurement results exhibit power conversion gam of -6dB, IIP3 of -6dBm, input $P_{-1dB}$ of -15 dBm, and power dissipation in mixer core of 2.7 mW with 0㏈m LO power and 1.8V supply voltage.

  • PDF

CMOS 0.18um 공정을 이용한 2.45GHz Low-IF 직접 변환 방식 혼합기 설계 (A Design of Direct conversion method 2.45GHz Low-IF Mixer Using CMOS 0.18um Process)

  • 최진규;김형석
    • 한국정보통신설비학회:학술대회논문집
    • /
    • 한국정보통신설비학회 2008년도 정보통신설비 학술대회
    • /
    • pp.414-417
    • /
    • 2008
  • This paper presents the design and analysis of 2.45GHz Low-IF Mixer using CMOS 0.18um. The Mixer is implemented by using the Gilbert-type configuration, current bleeding technique, and the resonating technique for the tail capacitance. And the design of this Double Balance Mixer is based on its lineaity since it is important in the interference cancellation system. The low flicker noise mixer is implemented by incorporating a double balanced Gilber-type configuration, the RF leakage-less current bleeding technique, and Cp resonating technique. The proposed mixer has a simulated conversion gain of 16dB a simulated IIP3 of -3.3dBm and P1dB is -19dBm. A simulated noise figure of 6.9dB at l0MHz and a flicker corner frequency of 510kHz while consuming only 10.65mW od DC power. The layout of Mixer for one-chip design in a 0.18-um TSMC process has 0.474mm$\times$0.39 mm size.

  • PDF

1.8GHz 대역의 저전압용 CMOS RF하향변환 믹서 설계 (A 1.8GHz Low Voltage CMOS RF Down-Conversion Mixer)

  • 김희진;이순섭;김수원
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2000년도 하계종합학술대회 논문집(5)
    • /
    • pp.61-64
    • /
    • 2000
  • This paper describes a RF Down-Conversion Mixer for mobile communication systems. This circuit achieves low voltage operation and low power consumption by reducing stacked devices of conventional gilbert cell mixer. In order to reduce stacked devices, we use source-follower structure. The proposed RF Down-Conversion mixer operates up to 1.85GHz at 1.5V power supply with 0.25um CMOS technology and consumes 2.2mA.

  • PDF

발룬 내장형 이중대역 하향 변환 믹서 설계 및 제작 (Design of Double Bond Down Converting Mixer Using Embeded Balun Type)

  • 이병선;노희정;서춘원
    • 조명전기설비학회논문지
    • /
    • 제22권6호
    • /
    • pp.141-147
    • /
    • 2008
  • 본 논문에서는 화합물 반도체 및 CMOS 공정을 이용하여 수신기에서 주파수를 하향 변환하는 수신믹서를 설계하였다. 주파수 하향변환 믹서의 기본적인 이론과 구조에 대해 살펴보고 이중평형 믹서 구조와 광대역 특성을 얻기위해 매칭회로 대신 고주파와 국부발진기의 입력단에 싱글엔드 신호를 차분신호로 변환하기 위한 능동발룬을 결합한 믹서회로를 화합물과 CMOS 공정으로 설계한다. CMOS 공정을 이용하여 제작한 능동발룬 내장 믹서는 $2{\sim}6[GHz]$ 대역에서 1[dB] 이하의 이득오차와 $3[^{\circ}]$ 이하의 위상오차를 가지며 $2{\sim}6[GHz]$ 대역에서 변환이득 $-1{\sim}-6[dB]$ 특성을 얻었다. 모의실험 결과 화합물 공정을 이용하여 능동 발룬을 결합한 믹서는 $2{\sim}6[GHz]$ 주파수대역에서 $-2[dBm]$의 국부발진기 입력에 대해 약 7[dB]의 변환이득과 5.8[GHz]에서 -10[dBm]의 입력 P1[dB]특성을 나타낸다.

CMOS를 이용한 MB-OFDM UWB용 LNA/Down-Mixer 설계 (A Design on LNA/Down-Mixer for MB-OFDM m Using 0.18 μm CMOS)

  • 박봉혁;이승식;김재영;최상성
    • 한국전자파학회논문지
    • /
    • 제16권2호
    • /
    • pp.139-143
    • /
    • 2005
  • 본 논문에서는 $CMOS\;0.18\;{\mu}m $ 공정을 이용하여 MB-OFDM UWB용 RF 수신기의 광대역 LNA와 Down-mixer를 설계하였다. 광대역 LNA는 $3\~5\;GHz$의 대역에서 전력이득은 $12.8\~15dB$, 잡음지수는 2.6 dB 이하, 그리고 입력 IP3는 4 GHz에서 -8 dBm의 특성을 나타내고, 입출력 반사손실은 10 dB 이하의 특성을 보인다. Down-mixer는 3개의 채널에서 2 dB 이하의 gain flatness를 나타내고, 변환이득은 $-2.9\~0.4dB$의 특성을 나타낸다. 또한 LO의 leakage와 feedthrough는 각각 30 dB 이상의 특성을 나타내도록 설계하였다.

Neutralization을 이용한 주파수 변환기 설계 (Design of Mixer using Neutralization Technique)

  • 최문호;최원호;김영석
    • 한국전기전자재료학회논문지
    • /
    • 제21권4호
    • /
    • pp.311-320
    • /
    • 2008
  • In this paper, a 2.4 GHz low-voltage CMOS double-balanced down-conversion mixer using neutralization technique has been proposed and verified by circuit simulations and measurements. The grounded source structure was used for low-voltage operation. The neutralization technique was used to improve a conversion gain. The proposed mixer is fabricated in $0.25{\mu}m$ CMOS process for a 2.4 GHz wireless receiver. The mixer consumes 1.94 mW and gives conversion gain of 5.66 dB, input IP3 of 0.7 dBm and P1dB of -11.2 dBm at 1.5 V power supply. Measured results for the designed mixer show improved conversion gain of 2.86 dB over conventional mixer of grounded source structure.

A 3~5 GHz UWB Up-Mixer Block Using 0.18-μm CMOS Technology

  • Kim, Chang-Wan
    • Journal of electromagnetic engineering and science
    • /
    • 제8권3호
    • /
    • pp.91-95
    • /
    • 2008
  • This paper presents a direct-conversion I/Q up-mixer block, which supports $3{\sim}5$ GHz ultra-wideband(UWB) applications. It consists of a VI converter, a double-balanced mixer, a RF amplifier, and a differential-to-single signal converter. To achieve wideband characteristics over $3{\sim}5$ GHz frequency range, the double-balanced mixer adopts a shunt-peaking load. The proposed RF amplifier can suppress unwanted common-mode input signals with high linearity. The proposed direct-conversion I/Q up-mixer block is implemented using $0.18-{\mu}m$ CMOS technology. The measured results for three channels show a power gain of $-2{\sim}-9$ dB with a gain flatness of 1dB, a maximum output power level of $-7{\sim}-14.5$ dBm, and a output return loss of more than - 8.8 dB. The current consumption of the fabricated chip is 25.2 mA from a 1.8 V power supply.

직접 변환 방식을 이용한 주파수 혼합기 (Mixer using the direct-conversion method)

  • 임채성;김성우;최혁환;이명교;권태하
    • 한국정보통신학회논문지
    • /
    • 제9권6호
    • /
    • pp.1269-1276
    • /
    • 2005
  • 본 연구에서는 RF 수신단에 적용할 수 있는 직접 변환 방식의 주파수 혼합기를 설계하였다. 직접 변환 방식의 주파수 혼합기는 기존의 헤테로다인 방식에 비해 고집적화가 가능하고 저전력 및 저가의 설계가 가능한 구조이다. 제안된 주파수 혼합기는 $0.35{\mu}m$ CMOS 공정을 이용한 2.4GHz대에서 동작하는 RF CMOS 주파수 혼합기로써, HSPICE를 이용하여 시뮬레이션 하였고, 레이아웃은 멘토사의 IC Station을 이용하여 수행하였다. 기본 single-balanced Gilbert Cell의 출력단에 추가 변환을 수행하였고, 각 변환단의 전달 컨덕턴스 값을 조절하여 결과적으로 출력단에 나타나는 2차 혼변조 성분이 differential 출력에 의해 충분히 개선되도록 하였다. 3.3V의 공급전압으로 29dB의 높은 전압이득을 얻었고 3.5mA의 전류소모가 발생하였다. 2차 혼변조 성분을 줄이기 위한 구조적인 변화를 통해 63dBm의 IIP2 값을 얻었다.