• 제목/요약/키워드: 전압분포

검색결과 540건 처리시간 0.027초

비대칭 DGMOSFET의 상·하단 게이트전압에 대한 문턱전압이하 스윙 (Subthreshold Swing for Top and Bottom Gate Voltage of Asymmetric Double Gate MOSFET)

  • 정학기
    • 한국정보통신학회논문지
    • /
    • 제18권3호
    • /
    • pp.657-662
    • /
    • 2014
  • 본 연구에서는 비대칭 이중게이트(double gate; DG) MOSFET의 상 하단 게이트전압에 대한 문턱전압이하 스윙을 분석하였다. 비대칭 DGMOSFET는 4단자소자로서 상단과 하단의 게이트단자에 별도의 전압을 인가할 수 있는 구조이다. 그러므로 문턱전압이하 영역에서 전송특성을 분석하기 위해선 상단게이트전압에 대한 문턱전압이하 스윙뿐만이 아니라 하단게이트전압에 대한 문턱전압이하 스윙의 변화도 분석하여야 한다. 이를 위하여 가우시안 분포함수를 이용한 포아송방정식의 해석학적 전위분포를 구하여 문턱전압이하 스윙에 대한 해석학적 모델을 제시하였다. 이 문턱전압이하 모델을 이용하여 문턱전압이하 스윙을 상 하단 게이트 전압에 따라 관찰한 결과, 문턱전압이 하 스윙은 게이트전압에 따라 크게 변화하는 것을 알 수 있었다. 특히 상 하단 게이트 전압에 따라 전도중심이 변화하며 이로 인하여 문턱전압이하 스윙에 영향을 미치고 있다는 것을 알 수 있었다.

비대칭 이중게이트 MOSFET에 대한 상·하단 문턱전압이하 스윙 분석 (Analysis for Top and Bottom Subthreshold Swing of Asymmetric Double Gate MOSFET)

  • 정학기;권오신
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국정보통신학회 2013년도 추계학술대회
    • /
    • pp.704-707
    • /
    • 2013
  • 본 연구에서는 비대칭 이중게이트(double gate; DG) MOSFET의 상 하단 게이트전압에 대한 문턱전압이하 스윙을 분석하였다. 비대칭 DGMOSFET는 4단자소자로서 상단과 하단의 게이트단자에 별도의 전압을 인가할 수 있는 구조이다. 그러므로 문턱전압이하 영역에서 전송특성을 분석하기 위해선 상단게이트전압에 대한 문턱전압이하 스윙뿐만이 아니라 하단게이트전압에 대한 문턱전압이하 스윙의 변화도 분석하여야 한다. 이를 위하여 가우시안 분포함수를 이용한 포아송방정식의 해석학적 전위분포를 구하여 문턱전압이하 스윙에 대한 해석학적 모델을 제시하였다. 이 문턱전압이하 모델을 이용하여 문턱전압이하 스윙을 상 하단 게이트 전압에 따라 관찰한 결과, 문턱전압이하 스윙은 게이트전압에 따라 크게 변화하는 것을 알 수 있었다. 특히 상 하단 게이트 전압에 따라 전도중심이 변화하며 이로 인하여 문턱전압이하 스윙에 영향을 미치고 있다는 것을 알 수 있었다.

  • PDF

축소형 모델 접지전극의 매설깊이에 따른 위험전압의 분석 (Analyses of Hazard Voltages According to the Buried Depth of Small-sized Model Grounding Electrode)

  • 백영환;이복희
    • 조명전기설비학회논문지
    • /
    • 제23권4호
    • /
    • pp.56-61
    • /
    • 2009
  • 본 논문은 축소형 모델 접지전극이 접속된 금속제 구조물 주변의 대지표면전위분포와 위험전압에 대하여 기술하였다. 접지에 관련된 문제를 실제 현장데이터로부터 적정한 결론을 도출하기는 매우 어려우므로 접지전극 주변의 전위분포와 접촉전압, 보폭전압의 산정에 축소형 모델시험을 사용한다. 본 연구에서는 균질토양을 모의하기 위해 직경이 1,100[mm] 반구형 용기를 사용하였다. 실험결과, 접지전극 주변의 대지표면전위는 매우 높게 나타났으며, 특히 접지전극의 직상부의 대지표면전위는 다른 위치에 비해 높게 나타났다. 접지전극의 매설깊이가 증가함에 따라 대지표면전위와 보폭전압은 낮아지지만 접촉전압은 높아지는 것으로 나타났다.

Twin-tub CMOS공정으로 제작된 서브마이크로미터 n채널 및 p채널 MOSFET의 특성 (Characteristics of submicrometer n-and p-channel MOSFET's fabricated with twin-tub CMOS process)

  • 서용진;최현식;김상용;김태형;김창일;장의구
    • E2M - 전기 전자와 첨단 소재
    • /
    • 제5권3호
    • /
    • pp.320-327
    • /
    • 1992
  • Twin-tub CMOS 공정에 의해 제작된 서브마이크로미터 채널길이를 갖는 n채널 및 p채널 MOSFET의 특성을 고찰하였다. n채널 및 p채널 영역에서의 불순물 프로파일과 채널 이온주입 조건에 따른 문턱전압의 의존성 및 퍼텐셜 분포를 SUPREM-II와 MINIMOS 4.0을 사용하여 시뮬레이션하였다. 문턱전압 조정을 위한 counter-doped 보론 이온주입에 의해 p채널 MOSFET는 표면에서 대략 0.15.mu.m의 깊이에서 매몰채널이 형성되었다. 각 소자의 측정 결과, 3.3[V] 구동을 위한 충분한 여유를 갖는 양호한 드레인 포화 특성과 0.2[V]이하의 문턱전압 shift를 갖는 최소화된 짧은 채널 효과, 10[V]이상의 높은 펀치쓰루 전압과 브레이크다운 전압, 낮은 subthreshold 값을 얻었다.

  • PDF

Short-Channel Intrinsic-Body SDG SOI MOSFET의 문턱전압 도출을 위한 해석적 모델 (An Analytical Model for Deriving The Threshold Voltage of A Short-channel Intrinsic-body SDG SOI MOSFET)

  • 장은성;오영해;서정하
    • 대한전자공학회논문지SD
    • /
    • 제46권11호
    • /
    • pp.1-7
    • /
    • 2009
  • 본 논문에서는 short-channel intrinsic-body SDG SOI MOSFET의 문턱전압 도출을 위한 간단한 해석적 모델을 제시하였다. Intrinsic silicon 채널 영역 및 gate oxide 내에서의 2차원 Laplace 방정식을 반복법(iteration method)으로 풀어 각 영역 내에서의 전위 분포를 채널에 수직한 방향의 좌표에 대해 4차 및 5차 다항식으로 표현하였으며 이로부터 표면전위를 도출하였다. 표면전위의 최소치가 0이 되는 게이트 전압을 문턱전압으로 제안하여 closed-form의 문턱전압 식을 도출하였다. 도출된 문턱전압 표현식을 모의 실험한 결과, 소자의 parameter와 가해진 bias 전압에 대한 정확한 의존성을 확인할 수 있었다.

Short-gate SOI MESFET의 문턱 전압 표현 식 도출을 위한 해석적 모델 (An Analytical Model for Deriving The Threshold Voltage Expression of A Short-gate Length SOI MESFET)

  • 갈진하;서정하
    • 대한전자공학회논문지SD
    • /
    • 제45권7호
    • /
    • pp.9-16
    • /
    • 2008
  • 본 논문에서는 short-gate SOI MESFET의 문턱전압 도출을 위한 간단한 해석적 모델을 제시하였다. 완전 공핍된 실리콘 채널 영역에서는 2차원 Poisson 방정식을, buried oxide 영역에서는 2차원 Laplace 방정식을 반복법(iteration method)을 이용해 풀어 각 영역 내에서의 전위 분포를 채널에 수직한 방향의 좌표에 대해 5차 다항식으로 표현하였으며 채널 바닥 전위를 구하였다. 채널 바닥 전위의 최소치가 0이 되는 게이트 전압을 문턱 전압으로 제안하여 closed-form의 문턱 전압 식을 도출하였다. 도출된 문턱 전압 표현 식을 모의 실험한 결과, 소자의 구조 parameter와 가해진 bias 전압에 대한 정확한 의존성을 확인할 수 있었다.

무접합 원통형 게이트 MOSFET에서 문턱전압이동 분석을 위한 문턱전압이하 전류 모델 (Subthreshold Current Model for Threshold Voltage Shift Analysis in Junctionless Cylindrical Surrounding Gate(CSG) MOSFET)

  • 정학기
    • 한국정보통신학회논문지
    • /
    • 제21권4호
    • /
    • pp.789-794
    • /
    • 2017
  • 본 논문에서는 무접합 원통형 MOSFET의 해석학적 전위분포를 이용하여 문턱전압이하 전류모델을 제시하고 이를 이용하여 문턱전압이동을 해석하였다. 무접합 원통형 MOSFET는 채널을 게이트 단자가 감싸고 있기 때문에 캐리어 흐름을 제어하는 게이트 단자의 능력이 매우 우수하다. 본 연구에서는 쌍곡선 전위분포모델을 이용하여 포아송방정식을 풀고 이 때 얻어진 중심 전위분포를 이용하여 문턱전압이하 전류 모델을 제시하였다. 제시된 전류모델을 이용하여 $0.1{\mu}A$의 전류가 흐를 때 게이트 전압을 문턱전압으로 정의하고 2차원 시뮬레이션 값과 비교하였다. 비교결과 잘 일치하였으므로 이 전류모델을 이용하여 채널크기 및 도핑농도에 따라 문턱전압이동을 고찰하였다. 결과적으로 채널 반지름이 증가할수록 문턱전압이동은 매우 크게 나타났으며 산화막 두께가 증가할 경우도 문턱전압이동은 증가하였다. 채널 도핑농도에 따라 문턱전압을 관찰한 결과, 소스/드레인과 채널 간 도핑농도의 차이가 클수록 문턱전압은 크게 증가하는 것을 관찰하였다.

축소모델을 이용한 접지전극 주변의 위험전압 평가 (Evaluations of Dangerous Voltages around Grounding Electrode using Small-sized Model)

  • 백영환;이복희
    • 조명전기설비학회논문지
    • /
    • 제24권6호
    • /
    • pp.83-88
    • /
    • 2010
  • 본 논문에서는 접지에 관련된 문제를 실제 현장데이터로부터 해결할 수 있는 유용한 방법을 제안하기 위하여 실규모와 축소모델 접지전극 주변에서 측정된 접촉전압, 보폭전압과 표면전위분포에 대한 실험결과를 기술하였다. 사례연구로서 가로등, 교통신호등과 제어기와 같은 도로시설물의 설치에 사용되는 콘크리트 기초좌대 주변의 대지표면전위분포와 위험전압을 측정하고 검토하였다. 균질의 토양을 모의하기 위하여 직경이 1,160[mm]인 반구형 용기를 사용하였다. 그 결과, 축소모델을 이용하여 측정한 결과는 실규모설비에서 얻은 결과와 잘 일치하였으며, 축소모델 실험은 산악, 지하, 수중 등과 같이 접근할 수 없는 장소에 설치된 접지전극 주변의 위험전압을 평가하는 유용한 수단으로 이용될 수 있음이 확인되었다.

분포형 촉각센서를 위한 압전성 폴리(비닐리덴 플루오라이드) 필름의 극화 특성 (Poly(vinylidene fluoride) Piezoelectric Film Characteristics by Poling Conditions for Distributed Tactile Sensor)

  • 이경섭;김동욱;김형태;정광목;최혁렬;남재도
    • 폴리머
    • /
    • 제28권5호
    • /
    • pp.361-366
    • /
    • 2004
  • 가해준 하중에 따라 폴리(비닐리덴 플루오라이드) (PVDF) 필름에서 발생하는 전압을 측정하며 분포형 촉각센서로서의 특성을 연구하였다. PVDF 필름에 전기장과 온도를 달리하면서 극화 (poling)의 변화를 주었고 이에 따른 필름의 압전성을 나타내는 $\beta$-결정상의 피크를 FT-IR. DSC와 XRD를 사용하여 확인하였다. 본 연구에서 사용된 온도와 전압의 영역에서는 극화 온도가 증가함에 따라 그리고 극화 전압이 증가함에 따라 $\beta$-결정상은 증가하였으며, 이에 따라 유전상수가 역시 증가하였다. 8$\times$8어레이 (array)로 제작된 촉각센서에 힘을 가하여 극화에 따른 전압 발생량을 측정한 결과, 극화가 많이 된 시편의 경우 높은 전압이 발생하는 것을 확인하였다.

이중게이트 MOSFET에서 채널내 도핑분포에 대한 드레인유기장벽감소 의존성 (Dependence of Drain Induced Barrier Lowering for Doping Profile of Channel in Double Gate MOSFET)

  • 정학기
    • 한국정보통신학회논문지
    • /
    • 제15권9호
    • /
    • pp.2000-2006
    • /
    • 2011
  • 본 연구에서는 이중게이트(Double Gate; DG) MOSFET의 채널내 도핑분포 형태에 따른 드레인유기장벽감소(drain induced barrier lowering; DIBL) 현상을 분석하였다. DGMOSFET는 기존 MOSFET에서 발생하는 단채널효과를 감소시킬 수 있다는 장점 때문에 많은 연구가 진행 중에 있다. DIBL은 높은 드레인 전압에 의하여 발생하는 에너지밴드의 변화가 문턱전압의 감소로 니타나는 단채널효과이다. 이러한 DIBL을 DGMOSFET의 구조적 파라미터 및 채널 내 도핑분포함수의 변화에 따라 분석하고자 한다. 이를 위하여 가우시안 분포함수를 이용하여 포아송방정식의 해석학적 모델을 유도하였다. 본 논문에서 사용한 해석학적 포아송방정식의 전위분포모델 및 DIBL 모델의 타당성을 입증하기 위하여 수치해석학적 결과값과 비교하였으며 이 모델을 이용하여 DGMOSFET의 DIBL을 분석하였다.