• 제목/요약/키워드: 잡음 여유

검색결과 24건 처리시간 0.026초

회절을 고려한 수도권 서북부 지역에서 GPS L1 C/A 신호의 재밍영향분석 (Jamming Effects of GPS L1 C/A Signal by Knife-Edge Diffraction Loss at Seoul Metropolitan Northwestern Region)

  • 유승수;김선용
    • 한국통신학회논문지
    • /
    • 제38C권9호
    • /
    • pp.757-763
    • /
    • 2013
  • 본 논문에서는 수도권 서북부 지역의 3차원 지리정보를 바탕으로 다중예봉모형을 (multiple knife-edge model) 적용해 전파교란기와 수신기의 지리적 위치에 따른 회절손실을 (diffraction loss) 계산하고, 이를 바탕으로 광대역 잡음재밍 (wideband Gaussian null-to-null noise jamming), 스펙트럼일치형재밍 (matched spectrum jamming), 연속파재밍에 (continuous wave jamming) 의한 GPS (global positioning system) L1 C/A (coarse/acquisition) 신호의 여유재밍전력을 (marginal jamming power) 보인다.

멀티레이트 이산시간 슬라이딩 모드 제어기 설계 (Design of a Multirate Discrete-time Sliding Mode Controller)

  • 최재모;채수경;정동실;정정주
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2003년도 하계학술대회 논문집 D
    • /
    • pp.2179-2181
    • /
    • 2003
  • 기존의 이산시간 슬라이딩 모드 제어기에서는 주어진 슬라이딩 평면으로부터 등가 제어기를 설계하고 그로부터 폐루프 시스템의 고유값이 결정 되어 폐루프 시스템의 극점을 임의로 배치시키는 것이 어려웠다. 최근 슬라이딩 모드제어에 극점 배치기법을 도입하여 폐루프 시스템의 고유값을 임의로 배치시킬 수 있는 방법이 소개되었다. 그러나 극점 배치 기법은 루프 전달함수의 이득과 위상에 대한 여유도 관점에서 설계된 제어기가 아니므로 직접적으로 이득과 위상에 대한 여유도를 보장하기가 힘들다. 따라서 본 논문에서는 루프 전달함수의 이득과 위상에 대한 여유도를 확보할 수 있고 측정 잡음에 대한 민감성을 줄이기 위해 LTR과 멀티레이트 출력 제어기법을 적용해 해결하는 방법을 제안한다.

  • PDF

다중전원 SoC용 저전력 단일전원 Level-Up/Down Shifter (Low Power Level-Up/Down Shifter with Single Supply for the SoC with Multiple Supply)

  • 우영미;김두환;조경록
    • 한국콘텐츠학회논문지
    • /
    • 제8권3호
    • /
    • pp.25-31
    • /
    • 2008
  • 본 논문은 다중전원공급 SoC(System-on-Chip)에 사용될 저전력 단일전원 level-up/down shifter를 제안한다. 제안된 회로는 다양한 전원을 사용하는 IP간의 신호의 인터페이스 회로로 사용할 수 있으며, 단일전원을 사용함으로써 저전력으로 동작하고 시스템의 전원배선과 레이아웃의 복잡도 및 지연시간이 감소하는 장점을 가지고 있다. 제안된 level-up/down shifter는 각각 IP간에 신호들이 level-up 일 때는 500MHz 입력 주파수에서 동작하고 level-down일 때는 1GHz에서 동작하도록 설계했다. I/O 회로에 level-up/down shifter를 사용하면 시스템간의 신호를 연결할 때 잡음에 강하다는 사실도 검증했다. 시뮬레이션 결과는 0.18um CMOS 공정에서 각각 1.8V, 2.5V, 3.3V의 전원을 사용하여 검증했다.

추가적인 부궤환 루프를 가지는 연속 미세 조절 위상 고정루프 (A Continuous Fine-Tuning Phase Locked Loop with Additional Negative Feedback Loop)

  • 최영식
    • 한국정보통신학회논문지
    • /
    • 제20권4호
    • /
    • pp.811-818
    • /
    • 2016
  • 추가적인 부궤환 루프를 가지는 연속 미세 조절 위상 고정루프를 소개하였다. 위상고정루프가 위상이 고정되지 않았을 때 위상고정루프는 연속적인 밴드 선택 루프를 통하여 빠르게 위상을 고정시키는 특성을 가지고 있다. 위상고정루프가 고정 상태에 다다랐을 때 밴드 폭은 미세한 루프를 통해서 좁아진다. 추가적인 부궤환 루프는 안정성과 위상여유 성능을 향상시킨다. 0.18um CMOS 공정으로 제작한 위상고정루프의 결과 측정은 위상 잡음이 742.8MHz 캐리어 주파수로부터 2MHz 오프셋 주파수에서 -109.6dBc/Hz을 보여준다.

IEEE 802.11a 규격을 만족하는 5GHz 대역 무선 랜용 RF 모듈의 설계, 제작과 성능 평가 (Design, fabrication, and evaluation of RF module in compliance with the IEEE 802.11a standard for 5GHz-band Wireless-LAN applications)

  • 권도훈;김영일;이성수;박현철
    • 한국통신학회논문지
    • /
    • 제27권3C호
    • /
    • pp.248-255
    • /
    • 2002
  • IEEE 802.11a 무선 랜 규격을 만족하는 RF 송수신기를 모듈의 형태로 제작하고 성능을 평가하였다. 주파수 변환 방식은 520MHz의 중간 주파수를 갖는 헤테로다인 구조를 채택하였다. 측정 결과 수신기는 잡음지수 5dB, 최대 이득 70dB, 그리고 61dB의 넓은 입력 동작 범위를 얻었다. 또한 중간 주파수 대역의 채널 선정 필터는 SAW 필터를 채용하여 채널간의 간섭 잡음을 최소화하였다. 송신기는 규격에 정의된 정격 출력을 만족하는 동시에 34dBm의 출력 P1dB를 가져 낮은 대역, 중간 대역에 대해 각각 18dB, 11dB의 출력 여유분을 보유함으로써 직교 주파수 분할 다중(OFDM) 변조방식의 큰 평균대비 최고 출력 비율에 대응하였다.

제조 환경에서 MAP 네트워크 체제의 FDDI 효율과 적용 해석 (FDDI Throughput and Application Analysis of MAP Network Construction in Manufactruing Environment)

  • 김정호;이민남;이상범
    • 한국정보처리학회논문지
    • /
    • 제2권1호
    • /
    • pp.95-105
    • /
    • 1995
  • 광전송에 의한 광통신 기술의 사용이 보편화 되면서 MAP 3.0규격은 광 파이버의 전송시 잡음 여유, 열악한 환경에서의 정상 동작, 안정성, 고속 전송의 장점 등으로 전송 매체로서 선택 사양에 규정하고 있다. 이러한 특성들은 제조 환경에서 광 네트워 크를 구축하는 것에 유용하다. 본 논문에서는 버스와 스타 구조의 사용을 포함한 광 패버 802.4의 MAP 네트워크 시스템 구축에 대하여 해석하고 광 패시브스타 네트워크와 FDDI 네트워크 모델을 제안 하였다. 그리고, MAP 규격의 물리 및 데이타 링크 계층 구 조에서 100 Mbps의 이중 링 구조의 FDDI 프로토콜을 제조 환경에서의 특성을 해석 하 였다. 또한 제조 환경에서 제안된 두 모델에 대하여 응용 서비스, 실시간 처리성, 토 폴로지면에서 비교하고 평가하였다.

  • PDF

높은 정확도의 3차원 대칭 커패시터를 가진 보정기법을 사용하지 않는 14비트 70MS/s 0.13um CMOS 파이프라인 A/D 변환기 (A Calibration-Free 14b 70MS/s 0.13um CMOS Pipeline A/D Converter with High-Matching 3-D Symmetric Capacitors)

  • 문경준;이경훈;이승훈
    • 대한전자공학회논문지SD
    • /
    • 제43권12호
    • /
    • pp.55-64
    • /
    • 2006
  • 본 설계에서는 무선 랜 등 최첨단 무선 통신 및 고급영상 처리 시스템과 같이 고해상도와 높은 신호처리속도, 저전력 및 소면적을 동시에 요구하는 고성능 집적시스템 응용을 위해 기존의 보정기법을 사용하지 않는 14b 70MS/s 0.13um CMOS A/D 변환기(Analog-to-Digital Converts- ADC)를 제안한다. 제안하는 がU는 중요한 커패시터 열에 인접신호에 덜 민감한 3차원 완전 대칭 구조의 레이아웃 기법으로 소자 부정합에 의한 영향을 최소화하였고, 3단 파이프라인 구조로 고해상도와 높은 신호처리속도와 함께 전력 소모 및 면적을 최적화하였다. 입력 단 SHA 회로에는 Nyquist 입력에서도 14비트 이상의 정확도로 신호를 샘플링하기 위해 게이트-부트스트래핑 (gate-bootstrapping) 회로를 적용함과 동시에 트랜스컨덕턴스 비율을 적절히 조정한 2단 증폭기를 사용하여 14비트에 필요한 높은 DC전압 이득을 얻음과 동시에 충분한 위상 여유를 갖도록 하였으며, 최종 단 6b flash ADC에는 6비트 정확도 구현을 위해 2단 오픈-루프 오프셋 샘플링 기법을 적용하였으며, 기준 전류 및 전압 발생기는 온-칩으로 집적하여 잡음을 최소화하면서 필요시 선택적으로 다른 크기의 기준 전압 값을 외부에서 인가할 수 있도록 하였다. 제안하는 시제품 ADC는 0.13um CMOS 공정으로 요구되는 2.5V 전원 전압 인가를 위해 최소 채널길이는 0.35um를 사용하여 제작되었으며, 측정된 DNL 및 INL은 14비트 해상도에서 각각 0.65LSB, 1.80LSB의 수준을 보이며, 70MS/s의 샘플링 속도에서 최대 SNDR 및 SFDR은 각각 66dB, 81dB를 보여준다. 시제품 ADC의 칩 면적은 $3.3mm^2$이며 전력 소모는 2.5V 전원 전압에서 235mW이다.

HDTV 응용을 위한 3V 10b 33MHz 저전력 CMOS A/D 변환기 (A3V 10b 33 MHz Low Power CMOS A/D Converter for HDTV Applications)

  • 이강진;이승훈
    • 전기전자학회논문지
    • /
    • 제2권2호
    • /
    • pp.278-284
    • /
    • 1998
  • 본 논문에서는 HDTV 응용을 위한 10b 저전력 CMOS A/D 변환기 (analog-to-digital converter : ADC) 회로를 제안한다. 제안된 ADC의 전체 구조는 응용되는 시스템의 속도와 해상도 등의 사양을 고려하여 다단 파이프라인 구조가 적용되었다. 본 시스템이 갖는 회로적 특성은 다음과 같이 요약할 수 있다. 첫째, 전원전압의 변화에도 일정한 시스템 성능을 얻을 수 있는 바이어스 회로의 선택적 채널길이 조정기법을 제안한다. 둘째, 고속 2단 증폭기의 전력소모를 줄이기 위하여 증폭기가 사용되지 않는 동안 동작 전류 공급을 줄이는 전력소모 최적화 기법을 사용한다. 넷째, 다단 파이프라인 구조에서 최종단으로 갈수록 정확도 및 잡음 특성 등에서 여유를 얻을 수 있는 점을 고려한 캐패시터 스케일링 기법의 적용으로 면적 및 전력소모를 감소시킨다. 제안된 ADC는 0.8 um double-poly double-metal n-well CMOS 공정 변수를 사용하여 설계 및 제작되었고, 시제품 ADC의 성능 측정 결과는 Differential Nonlinearity (DNL) ${\pm}0.6LSB$, Integral Nonlinearity (INL) ${\pm}2.0LSB$ 수준이며, 전력소모는 3 V 및 40 MHz 동작시에는 119 mW, 5 V 및 50 MHz 동작시에는 320 mW로 측정되었다.

  • PDF

재구성가능 연산증폭기를 사용한 저전력 4차 델타-시그마 변조기 설계 (Design of Low Power 4th order ΣΔ Modulator with Single Reconfigurable Amplifier)

  • 성재현;이동현;윤광섭
    • 전자공학회논문지
    • /
    • 제54권5호
    • /
    • pp.24-32
    • /
    • 2017
  • 본 논문에서는 생체 신호 처리를 위한 12비트 이상의 고 해상도를 갖는 저 전력 CMOS 4차 델타-시그마 변조기를 설계하였다. 제안하는 4차 델타-시그마 변조기는 시간 분할 기법을 이용하여 회로를 시간에 따라 재구성해 4개의 연산증폭기가 필요한 회로를 1개의 연산증폭기만으로 구동 시켰다. 이를 통하여 일반적인 구조보다 전력소모를 75% 감소시킬 수 있다. 또한 kT/C 잡음과 칩 면적을 고려하여 변조기의 입력단과 출력 단의 커패시터들을 안정적으로 구동하기 위하여 적분기내 가변되는 증폭기를 설계하였다. 첫 번째와 두 번째 클럭 위상에서는 2단 연산 증폭기가 동작하고, 세 번째와 네 번째 위상에서는 1단 연산 증폭기가 동작한다. 이로 인하여 두 가지 위상 조건에서 연산증폭기의 위상여유가 60~90도 이내에 존재하게 하므로서 변조기의 안정성을 크게 향상시켰다. 제안한 변조기는 $0.18{\mu}m$ CMOS N-well 1 poly 6 metal 공정을 이용하여 제작되었으며, 1.8V의 공급전압에서 $354{\mu}W$의 전력소모가 측정되었다. 256kHz의 동작주파수, 128배의 오버샘플링 비율 조건에서 250Hz의 입력 신호를 인가하였을 때, 최대 SNDR은 72.8dB, ENOB은 11.8 비트로 측정되었다. 또한 종합 성능 평가지수인 FOM(Walden)은 49.6pJ/step, FOM(Schreier)는 154.5dB로 측정되었다.

CPL을 이용한 저전력 격자 웨이브 디지털 필터의 설계 (Low-power Lattice Wave Digital Filter Design Using CPL)

  • 김대연;이영중;정진균;정항근
    • 전자공학회논문지D
    • /
    • 제35D권10호
    • /
    • pp.39-50
    • /
    • 1998
  • 넓은 통과대역과 좁은 천이대역폭을 갖는 디지털 필터는 이동통신 장비의 CODEC이나 의료장비등에 사용된다. 이러한 주파수 특성을 갖는 디지털 필터는 다른 주파수 특성의 디지털 필터에 비해 계수 및 내부신호의 양자화 영향을 크게 받기 때문에 긴 워드 길이가 요구되며 이로 인해 칩의 면적 및 소모 전력이 증가한다. 본 논문에서는 이러한 주파수 특성을 갖는 디지털 필터의 저전력 구현을 위하여 CPL (Complementary Pass-Transistor Logic), 격자 웨이브 디지털 필터와 수정된 DIFIR (Decomposed & Interpolated FIR) 알고리듬을 이용한 설계 방법을 제시한다. CPL에서의 단락전류 성분을 줄이기 위하여 PMOS 몸체효과, PMOS latch 및 weak PMOS를 이용하는 3가지 방법에 대해 시뮬레이션을 통하여 비교한 결과 전파지연, 에너지 소모 및 잡음여유 면에서 PMOS latch를 사용하는 방법이 가장 유리하였다. 통찰력을 가지고 CPL 회로를 최적화하기 위해 CPL 기본구조에 대해 시뮬레이션 결과로부터 전파지연과 에너지 소모에 대한 경험식을 유도하여 트랜지스터의 크기를 정하는데 적용하였다. 또한 필터계수를 CSD (Canonic Signed Digit)로 변환하고 계수 양자화 프로그램을 이용하여 필터계수의 non-zero 비트수를 최소화시켜 곱셈기를 효율적으로 구현하였다. 알고리듬 측면에서 하드웨어 비용을 최소화하기 위해 수정된 DIFIR 알고리듬을 사용하였다. 시뮬레이션 결과 제안된 방법의 전력 소모가 기존 방법보다 38% 정도 감소되었다.

  • PDF