• 제목/요약/키워드: 웨이퍼 측정

검색결과 366건 처리시간 0.028초

실리콘 웨이퍼 표면에서 X-선 산만산란에 의한 기계적 손상층의 상대 정량 평가 (Relative quantitative evaluation of mechanical damage layer by X-ray diffuse scattering in silicon wafer surface)

  • 최치영;조상희
    • 한국결정성장학회지
    • /
    • 제8권4호
    • /
    • pp.581-586
    • /
    • 1998
  • 초크랄스키 실리콘 기판의 뒷면에 형성된 기계적 손상이 미치는 효과에 대하여 고찰하였다. 기계적 손상의 정도는 레이저 여기/극초단파 반사 광전도 감쇠법에 의한 소수반송자 재결합 수명, X-선 단면 측정 및 습식 산화/선택적 식긱 방법으로 평가하였다. 그 결과, 웨이퍼 뒷면에 가해지는 기계적 손상의 세기가 강할수록 소수반송자 재결합 수명은 짧아지고, 산만 산란 정도와 X-선 과잉 강도의 적분값은 비례적으로 증가하였으며, 그 값을 Grade 1의 손상된 웨이퍼에서의 과잉 강도로 정규화하면 과잉 강도의 상대 정량비는 Geade 1:Grade 2:Grade 3 = 1:7:18.4이다.

  • PDF

인장하중을 받을 때 PZT 웨이퍼의 크립 거동: 실험과 모델링 (Creep Behavior of a PZT Wafer Under Tensile Stress: Experiments and Modeling)

  • 김상주;이창환
    • 대한기계학회논문집A
    • /
    • 제34권1호
    • /
    • pp.61-65
    • /
    • 2010
  • 두께방향으로 분극처리되어 있는 상업용 PZT 웨이퍼가 폐쇄회로와 개방회로의 두 가지 전기적 경계조건에서 길이 방향으로 일정한 크기의 인장하중을 받는다. 하중과정 동안 두께 방향으로의 전기밀도와 평면내 변형률의 시간에 따른 변화를 측정한다. 두 가지 전기적 경계조건에서의 서로 다른 거동 특성을 시편 내부에서 발생하는 전기장과 분극역전 현상으로 설명한다. 마지막으로 관측된 크립 거동을 예측하기 위한 정규분포 형식을 가지는 자유 에너지 함수를 도입하고 모델의 예측과 실험결과를 비교한다.

8-포트회로망을 이용한 온-웨이퍼형 DUT의 잡음파라미터 측정 (Measurement of the Noise Parameters of On-Wafer Type DUTs Using 8-Port Network)

  • 이동현;압둘-라흐만;이성우;염경환
    • 한국전자파학회논문지
    • /
    • 제25권8호
    • /
    • pp.808-820
    • /
    • 2014
  • 본 논문에서는 10-dB 감쇠기 및 상용 패키지 된 MMIC 능동소자를 이용하여 구성된 증폭기, 2가지의 온-웨이퍼(on-wafer)형 DUT(Device-Under Test)를 구성하고, 이들의 잡음파라미터를 8-port 회로망을 이용하여 추출하는 방법을 제시하였다. 제작된 10-dB 감쇠기의 경우 수동소자이기 때문에, 이것의 S-파라미터를 측정하여 얻을 경우, 이것의 잡음파라미터를 알 수 있고, 또한 증폭기의 경우 이것의 잡음파라미터가 datasheet에 있다. 따라서 제안한 방법을 이용한 잡음파라미터 측정 결과에 대한 평가를 용이하게 할 수 있다. 기존 저자들에 의하여 발표된 6-포트회로망을 확장한 8-포트회로망을 이용한 잡음파라미터 측정은 사용된 8-포트회로망의 S-파라미터를 필요로 하는데, 동축형 DUT에 국한된다. 온-웨이퍼 프로브가 8-포트회로망에 삽입될 경우, 8-포트회로망의 S-파라미터 측정은 이종 형태의 커넥터를 갖는 8-포트회로망이 된다. 본 논문에서는 회로망 분석기(Network analyzer)의 Smart-cal 기능을 이용하여 8-포트회로망의 S-파라미터를 추출하였다. 측정된 잡음파라미터는 최소잡음지수, $NF_{min}$ 경우, 예상된 결과에 대하여 약 ${\pm}0.2dB$의 오차를 보인다. 다른 잡음파라미터는 주파수에 따라 예상된 결과와 근접하게 일치하는 결과를 보여주고 있다.

레이저 유기 형광법을 이용한 자기장이 인가된 유도결합플라즈마의 전기장 특성 연구

  • 송재현;김혁;정재철;황기웅
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2009년도 제38회 동계학술대회 초록집
    • /
    • pp.474-474
    • /
    • 2010
  • 현재 반도체시장의 확장으로 인해서 기존의 300mm 웨이퍼에서 450mm의 웨이퍼를 사용하는 공정으로 변화하는 추세이다. 450mm 웨이퍼로 대면적 화되면서 기존 300mm 공정 때보다 훨씬 효율적인 플라즈마 소스 즉, 고밀도이고, 고균등화(high uniformity) 플라즈마 소스를 필요로 한다. 본 논문에서는 고밀도 플라즈마 소스인 유도 결합형 플라즈마(Inductively Coupled Plasma ; ICP)에 축 방향의 약한 자기장을 인가시킨 자화된 유도결합형 플라즈마(Magnetized Inductively Coupled Plasma : MICP)[1]를 제안하여 기존 ICP와의 차이점을 살펴보았다. 실험 방법으로 레이저 유기 형광법(Laser Induced Fluorescence : LIF)[2]을 이용하여 플라즈마 쉬스(Sheath) 내의 전기장을 외부 자기장의 변화에 따라 높이별로 측정하고 그 결과로부터 쉬스의 전기적 특성을 살펴보았다. 플라즈마의 특성상 탐침이나 전극에 전압을 인가하면 그 주위로 디바이 차폐(Debye Shielding)현상이 일어나서 플라즈마 왜곡이 일어난다. 그렇기에 플라즈마, 특히 플라즈마 쉬스의 특성을 파악하기 위해서 레이저라는 기술을 사용하였다. 레이저는 고가의 장비이고 그 사용에 많은 경험지식(know-how)를 필요로 하지만 플라즈마를 왜곡시키지 않고, 플라즈마의 밀도, 온도, 전기장 등 많은 상수(parameter)들을 얻어 낼 수 있다. 또한 3차원적으로 높은 분해능을 가지고 있는 장점이 있다. 강한 전기장이 있는 곳에서 입자들의 고에너지 준위가 전기장의 세기에 비례하여 분리되는 Stark effect[3] 이론을 이용하여 플라즈마 쉬스내의 전기장을 측정하였다. 실험은 헬륨가스 700mTorr 압력에서 이루어졌다. 기판의 파워를 50W에서 300W까지 변화시키면서 기판에 생기는 쉬스의 전기장의 변화를 살펴보았고, 자기장을 인가한 후 동일한 실험을 하여 자기장의 유무에 따른 플라즈마 쉬스의 전기장 변화를 살펴보았다. 실험결과 플라즈마 쉬스의 전기장의 변화는 기판의 파워와 플라즈마 밀도에 크게 의존함을 알았다. 기판의 파워가 커질수록 쉬스의 전기장은 커지고, 기판에 생기는 Self Bias Voltage역시 음의 방향으로 커짐을 확인 하였다. 또한 자기장을 걸어주었을 경우 쉬스의 두께가 얇아짐으로써 플라즈마의 밀도가 증가했음을 확인 할 수 있었다.

  • PDF

웨이퍼 레벨 3D Integration을 위한 Ti/Cu CMP 공정 연구 (Ti/Cu CMP process for wafer level 3D integration)

  • 김은솔;이민재;김성동;김사라은경
    • 마이크로전자및패키징학회지
    • /
    • 제19권3호
    • /
    • pp.37-41
    • /
    • 2012
  • Cu 본딩을 이용한 웨이퍼 레벨 적층 기술은 고밀도 DRAM 이나 고성능 Logic 소자 적층 또는 이종소자 적층의 핵심 기술로 매우 중요시 되고 있다. Cu 본딩 공정을 최적화하기 위해서는 Cu chemical mechanical polishing(CMP)공정 개발이 필수적이며, 본딩층 평탄화를 위한 중요한 핵심 기술이라 하겠다. 특히 Logic 소자 응용에서는 ultra low-k 유전체와 호환성이 좋은 Ti barrier를 선호하는데, Ti barrier는 전기화학적으로 Cu CMP 슬러리에 영향을 받는 경우가 많다. 본 연구에서는 웨이퍼 레벨 Cu 본딩 기술을 위한 Ti/Cu 배선 구조의 Cu CMP 공정 기술을 연구하였다. 다마싱(damascene) 공정으로 Cu CMP 웨이퍼 시편을 제작하였고, 두 종류의 슬러리를 비교 분석 하였다. Cu 연마율(removal rate)과 슬러리에 대한 $SiO_2$와 Ti barrier의 선택비(selectivity)를 측정하였으며, 라인 폭과 금속 패턴 밀도에 대한 Cu dishing과 oxide erosion을 평가하였다.

고온 열순환 공정이 BCB와 PECVD 산화규소막 계면의 본딩 결합력에 미치는 영향에 대한 연구 (A Study on the Effects of High Temperature Thermal Cycling on Bond Strength at the Interface between BCB and PECVD SiO2 Layers)

  • 권용재;석종원
    • Korean Chemical Engineering Research
    • /
    • 제46권2호
    • /
    • pp.389-396
    • /
    • 2008
  • 벤조시클로부텐(benzocyclobutene; BCB)과 플라즈마 화학기상증착(PECVD)된 산화규소막이 코팅된 웨이퍼들 사이의 계면에서, 고온 열순환 공정에 의한 잔류응력 및 본딩 결합력의 효과를 4점 굽힙시험법과 웨이퍼 곡률 측정법에 의해 평가하였다. 이를 위해 웨이퍼들은 사전에 확립된 표준 본딩공정에 의거하여 본딩하였으며 이들 웨이퍼에 대한 열순환 공정은 상온으로부터 최대 순환온도 사이에서 수행하였다. 최대 온도 350 및 $400^{\circ}C$에서 수행한 열순환 공정에서, 본딩 결합력은 첫번째 순환공정 동안 크게 증가하는 데, 이는 순환공정 시 발생하는 산화규소막의 축합 반응에 의한 잔류응력 감소 때문인 것으로 분석되었다. 이러한 산화규소막의 잔류응력이 감소함에 따라 BCB와 산화규소막으로 구성된 다층막의 잔류응력에 의해 변형되는 에너지는 상승하였고 따라서 BCB와 산화규소막 사이 다층막의 의 본딩 결합력은 증가하였다.

전력 반도체 응용을 위한 HVPE법에 의한 Ga2O3 에피성장에 관한 연구 (Ga2O3 Epi Growth by HVPE for Application of Power Semiconductors)

  • 강이구
    • 전기전자학회논문지
    • /
    • 제22권2호
    • /
    • pp.427-431
    • /
    • 2018
  • 본 논문에서는 최근 전력반도체 산업에서 활용되어지는 와이드밴드갭 반도체 중에 하나인 $Ga_2O_3$를 이용한 에피웨이퍼 성장에 관련되어 서술하였다. GaN 성장시 활용되어지는 HVPE법을 이용하여 Sn이 도핑된 $Ga_2O_3$ 기판웨이퍼에 평균 $5.3{\mu}m$ 두께로 성장시켰다. 일반적으로 화합물반도체의 에피 두께가 $5{\mu}m$일 경우 SiC의 경우 600V 전력반도체소자를 제작할 수 있으며, $Ga_2O_3$ 에피웨이퍼의 경우에는 1000V이상의 전력소자를 제작할 수 있다. 성장된 에피웨이퍼의 J-V 측정 결과 $2.9-7.7m{\Omega}{\cdot}cm^2$의 온저항을 얻을 수 있었으며, 역방향의 경우 상당히 높은 전압에서도 누설전류가 거의 없음을 알 수 있었다.