• 제목/요약/키워드: 연산증폭기

검색결과 157건 처리시간 0.126초

피드백 샘플 반복 활용을 이용한 다지털 전치 왜곡 방안 (Digital Pre-Distortion Technique Using Repeated Usage of Feedback Samples)

  • 이광표;홍순일;정의림
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국정보통신학회 2015년도 춘계학술대회
    • /
    • pp.673-676
    • /
    • 2015
  • 디지털 전치 왜곡기법은 비선형 전력증폭기의 역함수에 해당하는 디지털 전치왜곡 특성을 찾아 송신신호를 미리 왜곡 시켜줌으로써 비선형 전력증폭기를 선형화시키는 기술이다. 일반적으로 전력증폭기는 시간과 전력 그리고 온도에 따라 비선형 특성이 변하기 때문에 디지털 전치왜곡기법에서는 송신신호와 되먹임 신호를 주기적으로 메모리(RAM)에 저장하여 전력증폭기 특성 함수의 역함수인 전치 왜곡 계수를 찾게 된다. 하지만 적응형 알고리즘이 원하는 전치왜곡 계수에 수렴하기 위해서는 긴 샘플이 요구되는데 이는 많은 메모리를 요구한다. 본 논문에서는 전치왜곡 엔진부에서 짧은 길이의 메모리를 사용하지만 이 메모리의 샘플을 재활용하여 반복 연산 수행을 통해 긴 용량의 메모리를 이용하여 구현하였을 경우와 유사한 성능을 얻는 방법을 제안하며 이를 컴퓨터 모의실험을 통해 성능 비교 분석한다.

  • PDF

커패시터의 비율과 무관하고 OP-Amp의 이득에 둔감한 CMOS Image Sensor용 Algorithmic ADC (Capacitor Ratio-Independent and OP-Amp Gain-Insensitive Algorithmic ADC for CMOS Image Sensor)

  • 홍재민;모현선;김대정
    • 전기전자학회논문지
    • /
    • 제24권4호
    • /
    • pp.942-949
    • /
    • 2020
  • 본 논문에서는 column-parallel readout 회로에 적합하도록 개선된 CMOS 이미지 센서용 algorithmic ADC를 제안한다. 커패시터의 비율과 무관하고 연산 증폭기의 이득에 둔감하면서 증폭기 하나로 동작 할 수 있도록 기존 algorithmic ADC를 수정하고 적응형 바이어싱을 적용한 증폭기를 사용하여 높은 변환효율을 갖도록 하였다. 제안하는 ADC는 0.18-㎛ 매그나칩 CMOS 공정으로 설계되었으며, Spectre 시뮬레이션을 통해 기존 algorithmic ADC에 비해 변환속도당 전력소모가 37% 줄어 들었음을 확인하였다.

Readout 회로의 구조를 반영한 적외선 영상의 불균일 보정기법 (Nonuniformity Correction Algorithm of Infrared Images Considering Readout Circuit Architecture)

  • 최은철;강문기
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2007년도 심포지엄 논문집 정보 및 제어부문
    • /
    • pp.429-430
    • /
    • 2007
  • FPA (Focal Plane Arrary)를 이용한 적외선 영상 획득 시스템에서 발생하는 주요 잡음 중 하나는 영상에 존재하는 공간적 고정 패턴 잡음(SFPN, Spatial Fixed Pattern Noise)이다. 이것이 발생하는 주된 요인은 배열을 이루고 있는 각 검출기들과, FPA 출력단에 있는 증폭기의 입출력 응답이 균일하지 않고, 시간이 흐름에 따라 그 응답특성이 변화하기 때문이다. 이 문제를 극복하기 위하여 일반적으로 교정기반 불균일 보정 방법(CBNUC, Calibration Based Nonuniformity Correction)과 장면기반 불균일 보정방법(SBNUC, Scene Based Nonuniformity Correction)이 사용된다. 본 논문은 CBNUC를 사용하는 시스템의 FPA 출력단 회로에 구성된 복수의 증폭기에 존재하는 이득의 차이 및 잡음에 의한 불균일을 보정하기 위한 보간 기법을 제안한다. 실험을 통하여 제안한 기법이 CBNUC 기반 적외선 영상 시스템에서 발생하는 규칙적인 패턴의 SFPN을 효율적으로 제거하는 것을 확인하였다. 또한, 제안한 기법은 CBNUC 기반 적외선 영상 시스템에서 주기적으로 수행해야하는 단일점보정 (OPC, One Point Correction)의 수행횟수를 줄이고, 연산량도 적어 실시간 시스템 구현이 가능하다.

  • PDF

CMOS연산 증폭기 설계를 위한 전류 미러 제안 (Proposal of the Current Mirror for the Circuit Design of CMOS Operational Amplifier)

  • 최태섭;안인수;김광훈;송석호
    • 전력전자학회논문지
    • /
    • 제6권1호
    • /
    • pp.13-20
    • /
    • 2001
  • 본 논문에서는 큰 출력 저항파 기준 전류와의 정합 특성이 우수한 새로운 전류 미러를 제안한다. CMOS 증폭기 회로에서 전원 전압이 작아지는 경우 출럭 전압의 스윙 폭이 전원 전압에 의해 제한되는 단점이 있으므로 제안된 회로는 이런 단점을 해결하기 위해 출력단의 스윙을 키우고, 안정된 동작올 할 수 있도록 한다. 출력단 부하가 큰 경우에 구동 능력을 증대시키고, 작은 전원 전압을 가질 때에도 큰 출력 스윙을 갖는 전류 미러를 시뮬레이션을 통해 가존의 캐스코드 전류 미러와 Regulated 전류 미러의 특성을 비교 및 고찰한다.

  • PDF

연산 증폭기를 사용한 다중 챈넬능동휠타의 구현 (Realization of Multi-Channel Active Filters by Using Operational Amplifiers)

  • 김정덕
    • 전기의세계
    • /
    • 제24권4호
    • /
    • pp.80-82
    • /
    • 1975
  • This paper presents a synthesis procedure of multi-channel active filters, which realizes an arbitrary N*N matrix of real rational functions in the complex variable s as a voltage transfer matrix. The resultant network reveals a transformerless grounded active RC(2N+1)-terminal network. The active network is consisted of six 2N-port RC networks with 2N single-ended operational amplifiers.

  • PDF

고전압 연산 증폭기의 설계 및 구현 (Design and Realization of High Voltage Operational Amplifier)

  • 김기은;정해용;조재한;박종식
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2002년도 합동 추계학술대회 논문집 정보 및 제어부문
    • /
    • pp.517-520
    • /
    • 2002
  • This paper has been studied Operational Amplification Circuit that has high power specification of 90 W is designed. In the input differential amplifier stage, the current source for circuit bias is designed to protect device from high voltage source. the criving state has the voltage gain more than input differential stage. With temperature compensation design, output stage works stable in different to temperature.

  • PDF

Rail-to-Rail 입력단과 출력단을 갖는 3 V CMOS 연산증폭기의 최적 설계에 관한 연구 (A Study on the Optimum Design for 3 V CMOS Operational Amplifier with Rail-to-Rail Input Stage and Output Stage)

  • 박용희;황상준;성만영;김성진
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 1995년도 하계학술대회 논문집 C
    • /
    • pp.1120-1122
    • /
    • 1995
  • This paper presents a 2-stage, simple, power-efficient 3V CMOS operational amplifier and its equation based design optimization. Because of its simple structure, it is very suitable as a VLSI library cell in analog/digital mixed-mode systems. The op-amp, which contains a constant-$g_m$ rail-to-rail input stage and a simple feedforward class-AB rail-to-rail output stage, is analyzed and the results are presented in the form of design equations and procedures, which provide an insight into the trade-offs among performance requirements. The results of SPICE simulations are shown to agree very welt with the use of design equations.

  • PDF

오프셋과 고주파수를 이용한 연산증폭기의 새로운 테스트 방식 (A Novel Testing Method for Operational Amplifier Using Offset and High Frequency)

  • 송근호;백한석;문성룡;서정훈;김강철;한석붕
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2000년도 하계종합학술대회 논문집(2)
    • /
    • pp.189-192
    • /
    • 2000
  • In this paper, we propose the novel test method to detect short and open faults in CMOS Op-amp. The proposed method is composed of two test steps - the offset and the high frequency test. Using HSPICE simulation, we get a 100% fault coverage. To verify the proposed method, we design and fabricate the CMOS op-amp that contains various short and open faults through Hyundai 0.65$\mu\textrm{m}$ 2-poly 2-metal CMOS process. Experimental results of fabricated chip demonstrate that the proposed test method can detect short and open faults in CMOS Op-amp.

  • PDF

일정 트랜스컨덕컨스 $g_m$를 갖는 저전압 Rail-to-Rail 연산증폭기의 입력단 회로의 설계 (A Constant $g_m$ Input Stage for Low Voltage Rail-to-Rail Operational Amplifier)

  • 장일권;김세준송병근곽계달
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 1998년도 추계종합학술대회 논문집
    • /
    • pp.791-794
    • /
    • 1998
  • This paper presents a constant gm input stagefor low-voltage rail-to-rail operational amplifier. A proposed scheme uses two current paths to keep sum of the biasing currents of the complimentary input pairs. The op amp was designed in a $0.8\mu\textrm{m},$ n-well CMOS, double-polysilicon and double-metal technology. This achieved in weak inversion. The circuit can operate in power supply voltage from 1.5V up to 3V. An open-loop gain, AV, was simulated as 84dB for 15pF load. An unit-gain frequency, fT was 10MHz.

  • PDF

광학링크를 이용한 전계결합형 무선전력전송 회로의 아날로그 피드백 제어 (Analog feedback control using optical link for capacitive-coupled wireless power transmission system)

  • 박준영;이시호;황재영;최성진
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2014년도 추계학술대회 논문집
    • /
    • pp.3-4
    • /
    • 2014
  • 무선전력전송 회로는 부하의 변동에 따라 출력값을 알맞게 제어해 줄 필요가 있는데 송신부와 수신부 회로는 분리되어 있으므로 제어루프 또한 분리되어야 한다. 기존에는 주로 통신방식이나 부하측 변조를 이용한 1차측 제어를 사용하였다. 하지만 통신을 이용하는 경우 가격이 비싸고 시스템이 복잡하며, 부하측 변조 방식은 제어회로의 반응이 느리다는 단점이 있다. 본 논문은 2.5W급 전계결합형 무선전력회로에 대하여 LED 광학링크를 이용해 송신부의 스위칭 주파수를 제어하는 회로를 제안한다. 이 회로는 수신부에 포토다이오드와 연산증폭기를 내장하여 부하에 추가적인 배터리전원 없이 저가로 우수한 성능의 제어기를 구성할 수 있으며, 그 성능을 하드웨어로 검증하였다.

  • PDF