• 제목/요약/키워드: voltage gain

검색결과 1,019건 처리시간 0.027초

2.45 GHz대 저전력용 렉테나에 관한 연구 (A Study on a Rectenna for Low Power Density at 2.45 GHz)

  • 박동국;서홍은;조익현;김예지
    • 한국전자파학회논문지
    • /
    • 제20권9호
    • /
    • pp.862-867
    • /
    • 2009
  • 본 논문에서는 2 mW/$cm^2$ 이하의 낮은 입력 전력 밀도에서 동작하는 2.45 GHz 렉테나를 제안하였다. 제안된 렉테나는 다이오드 2개를 사용하는 배전압 구조의 정류부와 다이오드에서 발생하는 2차 하모닉의 재 방사를 억압하기 위한 인쇄형 야기 안테나 구조를 사용하여 설계하였다. 인쇄형 야기 안테나는 2.45 GHz에서 약 5 dB의 이득을 가지며, 안테나를 통해 입력된 전력이 $0{\sim}14\;dBm$일 때 렉테나의 변환 효율은 $32{\sim}42%$으로 측정되었다. 개발된 렉테나는 저전력 소자의 전원 공급에 활용될 것으로 기대된다.

Preliminary Research of CZT Based PET System Development in KAERI

  • Jo, Woo Jin;Jeong, Manhee;Kim, Han Soo;Kim, Sang Yeol;Ha, Jang Ho
    • Journal of Radiation Protection and Research
    • /
    • 제41권2호
    • /
    • pp.81-86
    • /
    • 2016
  • Background: For positron emission tomography (PET) application, cadmium zinc telluride (CZT) has been investigated by several institutes to replace detectors from a conventional system using photomultipliers or Silicon-photomultipliers (SiPMs). The spatial and energy resolution in using CZT can be superior to current scintillator-based state-of-the-art PET detectors. CZT has been under development for several years at the Korea Atomic Energy Research Institute (KAERI) to provide a high performance gamma ray detection, which needs a single crystallinity, a good uniformity, a high stopping power, and a wide band gap. Materials and Methods: Before applying our own grown CZT detectors in the prototype PET system, we investigated preliminary research with a developed discrete type data acquisition (DAQ) system for coincident events at 128 anode pixels and two common cathodes of two CZT detectors from Redlen. Each detector has a $19.4{\times}19.4{\times}6mm^3$ volume size with a 2.2 mm anode pixel pitch. Discrete amplifiers consist of a preamplifier with a gain of $8mV{\cdot}fC^{-1}$ and noise of 55 equivalent noise charge (ENC), a $CR-RC^4$ shaping amplifier with a $5{\mu}s$ peak time, and an analog-to-digital converter (ADC) driver. The DAQ system has 65 mega-sample per second flash ADC, a self and external trigger, and a USB 3.0 interface. Results and Discussion: Characteristics such as the current-to-voltage curve, energy resolution, and electron mobility life-time products for CZT detectors are investigated. In addition, preliminary results of gamma ray imaging using 511 keV of a $^{22}Na$ gamma ray source were obtained. Conclusion: In this study, the DAQ system with a CZT radiation sensor was successfully developed and a PET image was acquired by two sets of the developed DAQ system.

변형된 밸런을 갖는 DTV 수신용 3소자 준-야기 안테나 (3-Element Quasi-Yagi Antenna with a Modified Balun for DTV Reception)

  • 이종익;여준호
    • 한국정보통신학회논문지
    • /
    • 제21권4호
    • /
    • pp.672-678
    • /
    • 2017
  • 본 논문에서는 지상파 디지털 TV방송 수신용 광대역 준-야기 안테나(quasi-Yagi antenna; QYA)의 설계방법에 대해 연구하였다. 제안된 안테나는 FR4 기판의 한 면에 인쇄된 다이폴 투사기(driver)와 이에 근접하는 직사각형 패치모양의 도파기(director), 접지면 반사기(reflector)로 구성된다. 마이크로스트립(microstrip; MS) 선로와 코플래너스트립(coplanar strip; CPS) 선로 간의 밸런(balun)은 CPS 선로 중앙을 따라 삽입된 직사각형 MS 패치이고 종단의 한쪽은 CPS 선로에 단락 핀으로 연결되어 있다. DTV용 주파수 대역(470-806 MHz) 동작에 적합하도록 안테나를 설계하고 여러 가지 특성을 관찰하였다. 설계된 안테나는 전압정재파비가 2 이하인 주파수 대역 430-842 MHz, DTV 대역 내 배열 축 방향으로의 이득 > 3.7 dBi, 전후방비 > 7.4 dB 인 양호한 특성을 보인다.

프로그램 가능한 SC Filter의 설계 (Design of Programmable SC Filter)

  • 이병수;이종악
    • 한국통신학회논문지
    • /
    • 제11권3호
    • /
    • pp.172-178
    • /
    • 1986
  • 스위치드 커패시터 필터(Switched-capacitor filter)의 유리한 점은 IC화 할 때 능동 RC회로의 RC적(RC Product)에 해다아는 것이 커패시턴스의 비로 되어 정확하게 그 값을 유지하는 것이 쉽고 클럭주파수에 의하여 중심주파수를 선형적으로 변화시킬 수 있다는 것이다. 본 논문에서는 프로그램 가능한 2차 SC필터를 구성한 후 디지털 신호에 의하여 중심주파수, 선택도 및 최대이득이 제어가능함을 실험을 통하여 입증하였다. 실험결과 필터의 ${omega}_0$는 모든 수동소자에 대해 저감도를 유지할 수 있었으나 스위치의 기생용량이 커패시터의 비에 미치는 영향은 피할 수 없었다. SC 필터는 클럭주파수, 저항 어레이등에 의하여 전달특성을 가변시킬 수 있으므로 디지탈 신호의 처리나 음성의 분석 및 합성에도 이용될 수 있을 것이다.

  • PDF

무선가입자망용 CMOS 중간주파수처리 집적회로 (A CMOS Intermediate-Frequency Transceiver IC for Wireless Local Loop)

  • 김종문;이재헌;송호준
    • 한국통신학회논문지
    • /
    • 제24권8A호
    • /
    • pp.1252-1258
    • /
    • 1999
  • 본 논문에서는 10-MHz 대역폭을 갖는 무선가입자망용 중간주파수 아날로그 IC 설계에 관하여 논한다. 본 IC는 RF 부와 MODEM사이에서 인터페이스 역할을 하며, 수신 단에서는 중간주파수 신호를 기저대역으로 저역변환을 하고 송신 단에서는 기저대역 신호를 중간주파수 신호로 바꾸어 준다. 본 회로는 이득조절증폭기, 위상잠금회로, 저역통과필터, 아날로그-디지털 및 디지털-아날로그 변환기로 구성된다. 위상잠금회로에서 전압발진기 및 분주기, 위상비교기, 전하펌핑회로는 동일 칩 안에 구현하였고, 외부소자로는 루프필터용 소자와 LC 탱크 소자만이 사용되었다. 본 IC는 0.6-$\mu\textrm{m}$ CMOS 공정에 의하여 제작되었고, 전체 크기는 4 mm $\times$ 4 mm 이며, 3.3 V에서 약 57mA를 소모하였다.

  • PDF

RPCVD를 이용한 실리콘 게르마늄 이종 접합 바이폴라 트랜지스터 제작 및 특성 분석 (Fabrication and characterization of the SiGe HBTs using an RPCVD)

  • 한태현;서광열
    • 한국전기전자재료학회논문지
    • /
    • 제17권8호
    • /
    • pp.823-829
    • /
    • 2004
  • In this paper, non-self-aligned SiGe HBTs with ${f}_\tau$ and${f}_max $above 50 GHz have been fabricated using an RPCVD(Reduced Pressure Chemical Vapor Deposition) system for wireless applications. In the proposed structure, in-situ boron doped selective epitaxial growth(BDSEG) and TiSi$_2$ were used for the base electrode to reduce base resistance and in-situ phosphorus doped polysilicon was used for the emitter electrode to reduce emitter resistance. SiGe base profiles and collector design methodology to increase ${f}_\tau$ and${f}_max $ are discussed in detail. Two SiGe HBTs with the collector-emitter breakdown voltages ${BV}_CEO$ of 3 V and 6 V were fabricated using SIC(selective ion-implanted collector) implantation. Fabricated SiGe HBTs have a current gain of 265 ∼ 285 and Early voltage of 102 ∼ 120 V, respectively. For the $1\times{8}_\mu{m}^2$ emitter, a SiGe HBT with ${BV}_CEO$= 6 V shows a cut-off frequency, ${f}_\tau$of 24.3 GHz and a maximum oscillation frequency, ${f}_max $of 47.6 GHz at $I_c$of 3.7 mA and$V_CE$ of 4 V. A SiGe HBT with ${BV}_CEO$ = 3 V shows ${f}_\tau$of 50.8 GHz and ${f}_max $ of 52.2 GHz at $I_c$ of 14.7 mA and $V_CE$ of 2 V.

사용자 편의성을 고려한 전력계통 해석 프로그램 개발 연구 (Research on a Development of Power System Analysis Software Considering User Convenience)

  • 고백경;송지영;한상욱;이재걸;신정훈;안용호
    • 전기학회논문지
    • /
    • 제65권1호
    • /
    • pp.31-39
    • /
    • 2016
  • Power system engineers use power systems solution programs such as PSS/E, DSATool, Power World simulators for power system analysis. In this reason, KEPCO has begun to develop independent power system program, KW-PSS(KEPCO World Power system Solution) since 2002 and KW-PSS ver2.0 development was completed in 2011. However, it did not have much better functions compared with other programs. Therefore, we focused on the development of the practical and specialized functions. Consequently, PAZ(Power system AnalyZer) ver3.0 has been developed and it realized a differentiation than previous version. In other words, previous version focused on the basic function of power system analysis, PAZ ver3.0 has implemented many automated functions for power system operators were driven maximize operational efficiency. The unique feature of the implementation is as follows : Automated check for exceeding the breaker capacity, Scheduled outage automation, Control-file wizard for various voltage stability analysis, Scenario-based multiple transient stability analysis and Auto calculation of transmission line impedance. As shown in these functions, Those functions provide to use power system analysis easily by automation and simplification for power system engineers. We will secure national expertise through PAZ ver3.0. In addition it will be able to gain competitive edge through the steady development in the world market.

1.2V 전원전압용 RGC 입력단을 갖는 5-Gb/s CMOS 광 수신기 (A 5-Gb/s CMOS Optical Receiver with Regulated-Cascode Input Stage for 1.2V Supply)

  • 탁지영;김혜원;신지혜;이진주;박성민
    • 대한전자공학회논문지SD
    • /
    • 제49권3호
    • /
    • pp.15-20
    • /
    • 2012
  • 본 논문에서는 $0.13{\mu}m$ CMOS 공정을 이용하여 초고속 디지털 인터페이스 응용을 위한 5-Gb/s 광 수신기를 구현하였다. 전치증폭기인 TIA 내에는 낮은 전원전압에서도 동작이 가능한 개선된 RGC 입력구조를 사용하였고, 리미팅 증폭기 내에서는 interleaving 능동피드백 기법 및 소스 디제너레이션 기법을 활용하였다. 이로써, 제안한 광 수신기의 칩 측정결과, $72dB{\Omega}$ 트랜스임피던스 이득, 4.7GHz 대역폭, 및 400mVpp 차동 출력전압 스윙레벨을 얻었다. 또한, 단일 1.2V 전원전압에서 66mW의 낮은 전력을 소모하며, 칩 면적은 $1.6{\times}0.8mm^2$ 이다.

초음파 거리 측정회로용 프론트-엔드 IC의 설계 (A Design of Ultra-sonic Range Meter Front-end IC)

  • 이준성
    • 전자공학회논문지 IE
    • /
    • 제47권4호
    • /
    • pp.1-9
    • /
    • 2010
  • 초음파신호를 이용하여 두 물체 사이의 거리를 측정할 수 있도록 초음파신호를 발생시키고 이를 수신하여 증폭하는 프론트-앤드 IC를 설계하였다. 40[kHz]~300[kHz]의 초음파 신호를 발생시켜서 피에조진동자를 통해 간헐적으로 송신하는 회로와 피에조 수신기에서 받은 미세한 반사 신호를 증폭하여 노이즈를 제거한 후 처음 송신된 신호와의 시간 차이를 펄스폭으로 출력하고 이를 이용하여 물체사이의 거리를 계산할 수 있는 기능을 내장하였다. 본 설계에서는 두 가지 기술을 작용하여 기능을 개선하였다. 첫째, 주파수 자동조정(SFC) 회로이다. OTA회로의 gm을 가변시켜 초음파 신호발생기의 출력주파수와 수신단의 밴드패스필터의 중심주파수가 서로 연동되도록 조정해 줌으로써 신호 복원을 용이하게 하였다. 둘째, 가변 이득 조절회로(VGC)이다. 이 회로는 두 물체사이의 거리에 상관없이 수신되는 신호의 진폭이 일정하도록 동작하는 기능을 한다. 또한, 출력레벨변환회로를 적용하여 송신신호의 진폭을 40[V]로 상승시켜 측정거리를 늘리는 시도를 하였다. 시뮬레이션을 위한 공정은 0.6um] 급, 40[V] CMOS 공정을 사용하였다. 전원전압 5[V], 소비전력은 약 12[mW]정도이다. 회로의 규모가 최소화 되어 있고 외부소자 수를 줄였기 때문에 휴대형기기에 편리하게 사용할 수 있게 하였다.

LNA를 위한 새로운 프로그램 가능 고주파 검사용 설계회로 (New Programmable RF DFT Circuit for Low Noise Amplifiers)

  • 류지열;노석호
    • 대한전자공학회논문지TC
    • /
    • 제44권4호
    • /
    • pp.28-39
    • /
    • 2007
  • 본 논문에서는 저잡음 증폭기 (LNA)를 위한 새로운 구조의 프로그램 가능한 고주파 검사용 설계회로 (RF DFT)를 제안한다. 개발된 RF DFT 회로는 DC 측정만을 이용하여 LNA의 RF 변수를 측정할 수 있으며, 최근의 RFIC 소자에 매우 유용하다. DFT 회로는 프로그램 가능한 커패시터 뱅크 (programmable capacitor banks)와 RF 피크 검출기를 가진 test amplifier를 포함하며, 측정된 출력 DC 전압을 이용하여 입력 임피던스와 전압이득과 같은 LNA 사양을 계산할 수 있다. 이러한 온 칩 DFT 회로는 GSM, Bluetooth 및 IEEE802g 표준에 이용할 수 있는 3가지 주파수 대역, 즉 1.8GHz, 2.4GHz, 5.25GHz용 LNA에서 사용할 수 있도록 자체적으로 프로그램 할 수 있다. 이 회로는 간단하면서도 저렴하다