• 제목/요약/키워드: sample rate converter

검색결과 28건 처리시간 0.03초

PCM 입력의 DSD 인코더를 위한 디지털 필터 설계 (Digital Filter Design for the DSD Encoder with Multi-rate PCM Input)

  • 문동욱;김낙교
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2005년도 심포지엄 논문집 정보 및 제어부문
    • /
    • pp.170-172
    • /
    • 2005
  • The DSD(Direct Stream Digital) encoder, which is a standard for SACD(Super Audio Compact Disc) proposed by Sony and philips, use 1 bit representation with a sampling frequency of 2.8224 MHz (64 $\times$ 44.1 kHz). For multi-rate PCM (Pulse Code Modulation) input like as 48/96/192 kHz, a external sample-rate converter is necessary to the DSD encoder. This paper has been proposed a digital filter structure composed of sample-rate converter and interpolation filter for the DSD encoder with multi-rate (48/96/192 kHz) PCM input. without a external sample-rate converter.

  • PDF

다중 표본화율의 PCM 입력을 위한 개선된 DSD 인코더용 디지털 필털 설계 (An Improved Digital Filter Design for the DSD Encoder with Multi-rate PCM Input)

  • 문동욱;김낙교
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2005년도 학술대회 논문집 정보 및 제어부문
    • /
    • pp.358-360
    • /
    • 2005
  • The DSD(Direct Stream Digital) encoder, which is a standard for SACD(Super Audio Compact Disc) proposed by Sony and philips, uses 1 bit representation with a sampling frequency of 2.8224MHz (64${\times}$44.1kHz). For multi-rate PCM (Pulse Code Modulation) input such as 8${\sim}$192kHz, a external sample-rate converter is necessary to the DSD encoder. This paper has been proposed a digital mter structure composed of sample-rate converter and interpolaton filter for the DSD encoder with multi-rate (8${\sim}$192kHz) PCM input, without a external sample-rate converter.

  • PDF

표본화 속도 변환기용 2단 직렬형 다상 FIR 필터의 설계 (A Design of Two-stage Cascaded Polyphase FIR Filters for the Sample Rate Converter)

  • 백제인;김진업
    • 한국통신학회논문지
    • /
    • 제31권8C호
    • /
    • pp.806-815
    • /
    • 2006
  • 디지털 변복조 장치에는 디지털 신호의 표본화 속도를 변환시키는 표본화 속도 변환기(SRC: sample rate converter)가 필요한데, 여기에 사용되는 저역필터의 구현 문제를 연구하였다. 표본화 속도 변환율이 클 경우에는 저역필터의 신호처리 연산량이 많아져서 구현에 부담이 되므로 연산량을 감소시키는 방안이 중요하다. 본 논문에서는 이 필터를 2 단의 직렬 필터로 분할하여 구현하는 설계 방법을 제시하였고, 1 단 구조의 단일 필터로 구현하였을 경우에 비교하여 신호처리 연산량이 감소되는 것을 확인하였다. 표본화 속도 변환율이 증가할수록 2 단분할 방안에 의한 연산량 감소 효과는 증가하며, 변환율이 32 에서는 72 %까지 감소되는 것을 확인하였다. 변환율을 2 단으로 분할함에 있어서도 인수의 조합에 따라서 감소 효과가 다르게 나타났으므로, 여러 변환율에 대하여 최적 성능의 분할율을 조사하였다. 저역필터는 다상 필터 구조를 갖는 FIR 필터를 대상으로 하였으며, 필터계수의 설계는 Parks-McCllelan 알고리즘을 이용하였다.

가변 데이터 전송 가능한 텔레메트리(Telemetry) 송신기 (The Telemetry Transmitter with Variable Data rate Transmission)

  • 김장희;홍승현;박병관;김복기;김효종
    • 한국항행학회논문지
    • /
    • 제24권1호
    • /
    • pp.53-60
    • /
    • 2020
  • 본 논문에서는 가변 데이터 전송 가능한 텔레메트리 송신기의 구조에 대해 연구하였다. 가변 데이터 전송을 위하여 가변 컷오프 특성을 가지는 VPMF (variable pre-modulation filter)와 가변입력 샘플레이트 변환기 (variable input sample rate converter)가 결합된 구조를 제안한다. VPMF는 일반적인 PMF (pre-modulation filter)와 동일하게 변조 전 신호의 고주파 성분을 억제하여 RF (radio frequency)신호의 대역을 제한하는 특성을 지니며, 추가적으로 입력 데이터율에 따라 가변 컷오프 특성을 갖는다. 가변입력 샘플레이트 변환기는 입력 데이터율 변경 시 추가적인 구조변경 없이 입력 데이터율과 무관하게 출력을 일정한 샘플링 속도로 변환하는 기능을 갖는다. 추가적으로 실시간 변화하는 데이터양에 대응하기 위해 VPMF와 가변입력 샘플레이트 변환기를 능동적으로 제어하는 소프트웨어 프로그램 기법을 제안한다. 제안 방법을 적용하여 시뮬레이션과 실제 제작을 통하여 입력 데이터율 390 kbps ~ 25 Mbps 범위에서 IRIG (inter-range instrumentation group) 표준의 99% 전력 대역폭, null-to-null 대역폭, 1st IMD (inter modulation distortion) 비교 결과 규격을 만족하는 데이터 전송이 가능함을 확인하였다.

재표본화에서 다단계 구현의 계산 효율성 (Computational Efficiency of Resamplers in Multi-Stage Structure)

  • 김인철
    • 방송공학회논문지
    • /
    • 제11권1호
    • /
    • pp.138-141
    • /
    • 2006
  • 본 논문에서는 다단계 구조의 유리수배 표본화율 변환기의 계산 효율성을 메모리 사용량과 초당 곱셈 수 측면에서 정량적으로 평가한다. 그리고 다단계 구조에서 해상도 보존 조건과 서로소 조건을 설명하고, 각 단계의 최적 변환 비율을 유리수배로 직접 얻을 수 있는 설계 과정을 제시한다. 실제 예로, 44.1KHz 에서 48KHz 로의 표본화율 변환기를 2단계 구조로 구현한 예를 보인다.

하드디스크 드라이브 읽기 채널용 6bit 800MSample/s 아날로그/디지털 변환기의 설계 (A 6bit 800MSample/s A/D Converter Design for Hard Disk Drive Read Channel)

  • 정대영;장흥석;신경민;정강민
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2000년도 추계종합학술대회 논문집(2)
    • /
    • pp.164-167
    • /
    • 2000
  • This paper introduces the design of high-speed analog-to-digital converter for hard disk drive (HDD) read channel. This is based on autozero technique for low-error rate, and Double Speed Dual ADC(DSDA) technique lot efficiently increasing the conversion speed of A/D converter. This An is designed by 6bit resolution, 800M sample/s maximum conversion rate, 390㎽ power dissipation, one clock cycle latency in 0.65 $\mu\textrm{m}$ CMOS technology.

  • PDF

저전력 2-Step 8-bit 10-MHz CMOS A/D 변환기 (A Low-Power 2-Step 8-bit 10-MHz CMOS A/D Converter)

  • 박창선;손주호;김영랄;김동용
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2000년도 하계종합학술대회 논문집(2)
    • /
    • pp.201-204
    • /
    • 2000
  • In this paper, an A/D converter is implemented to obtain 8bit resolution at a conversion rate of 10Msample/s. This architecture is proposed using the 2-step architecture for high speed conversion rate. It is consisted of sample/hold circuit, low power comparator, voltage reference circuit and DAC of binary weighted capacitor array. Proposed A/D converter is designed using 0.2$\mu\textrm{m}$ CMOS technology. The SNR is 45.3dB at a sampling rate of 10MHz with 1.95MHz sine input signal. When an 8bit 10Msample/s A/D converter is simulated, the Differential Nonlinearity / Integral Nonlinearity (DNL/ INL) error are ${\pm}$1 / ${\pm}$2 LSB, respectively. The power consumption is 13㎽ at single +2.5V supply voltage.

  • PDF

8-bit 10-MHz CMOS A/D 변환기 (A 8-bit 10-MHz CMOS A/D Converter)

  • 박창선;손주호;이준호;김종민;김동용
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 1999년도 추계종합학술대회 논문집
    • /
    • pp.263-266
    • /
    • 1999
  • In this work, a A/D converter is implemented to obtain 8bit resolution at a conversion rate of 10MS/s for video applications. This architecture is proposed using the Pipelined architecture for high speed conversion rate and the Successive - Approximation architecture for low power consumption, and consists of two identical stages that consist of sample/hold circuit, low power comparator, voltage reference circuit and MDAC of binary weighted capacitor array. Proposed A/D converter is designed using 0.25${\mu}{\textrm}{m}$ CMOS technology The SNR is 80㏈ at a sampling rate of 10MHz with 1.95MHz sine input signal. When an 8bit 10MS/s A/D converter is simulated, the Differential Nonlinearity / Integral Nonlinearity (DNL/ INL) error are $\pm$0.5 / $\pm$2 LSB, respectively. The power consumption is 13㎽ at 10MS/s.

  • PDF

영상 신호 처리용 8-bit 10-MHz A/D 변환기 (8-bit 10-MHz A/D Converter for Video Signal Processing)

  • 박창선;손주호;이준호;김종민;김동용
    • 한국음향학회:학술대회논문집
    • /
    • 한국음향학회 1999년도 학술발표대회 논문집 제18권 2호
    • /
    • pp.173-176
    • /
    • 1999
  • In this work, a A/D converter is implemented to obtain 8bit resolution at a conversion rate of 10Msample/s for video applications. Proposed architecture is designed low power A/D converter that pipelined architecture consists of flash A/D converter. This architecture consists of two identical stages that consist of sample/hold circuit, low power comparator, voltage reference circuit and MDAC of binary weighted capacitor array. Proposed A/D converter is designed using $0.25{\mu}m$ CMOS technology The SNR is 76.3dB at a sampling rate of 10MHz with 3.9MHz sine input signal. When an 8bit 10Msample/s A/D converter is simulated, the Differential Nonlinearity / Integral Nonlinearity (DNL/ INL) error are ${\pm}0.5/{\pm}2$ LSB, respectively. The power consumption is 13mW at 10Msample/s.

  • PDF

12-비트 10-MS/s CMOS 파이프라인 아날로그-디지털 변환기 (12-bit 10-MS/s CMOS Pipeline Analog-to-Digital Converter)

  • 조세현;정호용;도원규;이한열;장영찬
    • 전기전자학회논문지
    • /
    • 제25권2호
    • /
    • pp.302-308
    • /
    • 2021
  • 본 논문에서는 영상 처리용 12-비트의 10-MS/s 파이프라인 아날로그-디지털 변환기(ADC: analog-to-digital converter)가 제안된다. 제안된 ADC는 샘플-홀드 증폭기, 3개의 stage, 3-비트 플래시 ADC, 그리고 digital error corrector로 구성된다. 각 stage는 4-비트 flash ADC와 multiplying digital-to-analog ADC로 구성된다. 고해상도의 ADC를 위해 제안된 샘플-홀드 증폭기는 gain boosting을 이용하여 전압 이득을 증가시킨다. 제안된 파이프라인 ADC는 1.8V 공급전압을 사용하는 180nm CMOS 공정에서 설계되었고 차동 1V 전압을 가지는 1MHz 사인파 아날로그 입력신호에 대해 10.52-비트의 유효 비트를 가진다. 또한, 약 5MHz의 나이퀴스트 사인파 입력에 대해 측정된 유효비트는 10.12 비트이다.