• 제목/요약/키워드: cell signal

검색결과 2,165건 처리시간 0.031초

직렬통신을 이용한 H-브릿지 멀티레벨 인버터의 PWM 구현방법 (The Simplified PWM Method using Serial Communication in Cascaded H-Bridge Multilevel Inverter)

  • 박영민;유한승;이현원;이세현;이충동;유지윤
    • 전력전자학회논문지
    • /
    • 제9권6호
    • /
    • pp.620-627
    • /
    • 2004
  • H-브릿지 멀티레벨 인버터는 여러 개의 단상 Power Cell을 직렬로 연결함으로써 저전압 전력용 반도체를 사용하여 고전압을 얻을 수 있고, 정현파에 가까운 출력전압 파형을 얻을 수 있는 멀티레벨 인버터 토폴로지이다. 본 논문은 산업현장에서 신뢰성을 인정받아 많이 사용되고 있는 직렬통신 방식의 일종인 CAN통신 인터럽터를 이용한 H-브릿지 멀티레벨 인버터 Power Cell의 PU 동기화 및 위상전이 방법에 관한 것이다. 제안된 방법의 주요 장점은 주제어기와 셀 제어기 사이에 직렬통신(CAN)을 사용함으로써 주제어기와 셀 제어기의 신호선의 단순화, 주제어기의 부담 감소, Power Cell의 모듈화, 셀 단위의 보호동작 용이, 확장성 향상 그리고 제어 신호 및 Power Cell의 신뢰성을 향상에 있다. 13레벨로 구성된 H-브릿지 멀티레벨 인버터 시험을 통해 제안된 방법의 타당성과 신뢰성을 입증하였다.

초고속 광 가입자 접속장치용 송신장치 설계 (The Transmit System for Connection System of Super High Speed Optical Fiber Subscriber)

  • 송홍종
    • 정보통신설비학회논문지
    • /
    • 제10권1호
    • /
    • pp.14-26
    • /
    • 2011
  • 광 가입자용 송신 장치는 가입자 접속부의 ATM(Asynchronous Transfer Mode) 계층으로부터 ATM 셀을 비동기적인 방법으로 FIFO(First In, First Out)를 통해 수신하여 Idle/Unasigned 셀의 삽입, 셀에 대한 HEC(Header Error Correction) 계산, 그리고 셀 페이로드에 대한 스크램블링을 통해 VC4 신호 페이로드에 사상한다. 이때 VC4 POH(Path Over Head)상의 H4 바이트에 의해 셀의 시작점을 지시하고 동시에 POH 오버헤드에 대한 생성, 삽입을 통해 VC4 신호를 형성한다. 이 신호는 AU4 포인터 생성부에서 VC4의 시작점 J1을 생성하여 AUG버스를 통해 STM-1 신호 생성 부에서 프레임 형태로 출력된 후 155Mbps 속도로 광 신호로 변환되어 송신된다.

  • PDF

An Arithmetic System over Finite Fields

  • Park, Chun-Myoung
    • Journal of information and communication convergence engineering
    • /
    • 제9권4호
    • /
    • pp.435-440
    • /
    • 2011
  • This paper propose the method of constructing the highly efficiency adder and multiplier systems over finite fields. The addition arithmetic operation over finite field is simple comparatively because that addition arithmetic operation is analyzed by each digit modP summation independently. But in case of multiplication arithmetic operation, we generate maximum k=2m-2 degree of ${\alpha}^k$ terms, therefore we decrease k into m-1 degree using irreducible primitive polynomial. We propose two method of control signal generation for the purpose of performing above decrease process. One method is the combinational logic expression and the other method is universal signal generation. The proposed method of constructing the highly adder/multiplier systems is as following. First of all, we obtain algorithms for addition and multiplication arithmetic operation based on the mathematical properties over finite fields, next we construct basic cell of A-cell and M-cell using T-gate and modP cyclic gate. Finally we construct adder module and multiplier module over finite fields after synthesizing ${\alpha}^k$ generation module and control signal CSt generation module with A-cell and M-cell. Next, we constructing the arithmetic operation unit over finite fields. Then, we propose the future research and prospects.

실내 피코셀 환경에서 건물 재질의 투과손실을 고려한 통신 시스템의 성능 분석 (Performance Analysis of Communication Systems with Penetration Loss of Building Materials in Pico-cell Environment)

  • 이양선;강희조
    • 한국정보통신학회논문지
    • /
    • 제9권5호
    • /
    • pp.920-926
    • /
    • 2005
  • 본 논문에서는 고층 건물내의 층간 셀구성에 있어서 기존의 층간 셀간섭 분석에서 고려되지 않았던 건물 매질에 의한 영향을 분석하고 각 주파수대역에서의 매질에 따른 손실치를 측정실험을 통하여 추출하였다. 특히, 매질에 따른 투과손실 측정시 직접파 경로로 유입되는 간섭신호와 기울기(slant)를 갖는 경로로 유입되는 간섭신호에 관하여 측정함으로써 층간 셀구성에 있어서 기준셀로 유입되는 간섭신호의 경로에 따른 시스템 성능을 분석하였다.

A Study on Constructing Highly Adder/multiplier Systems over Galois Felds

  • Park, Chun-Myoung
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2000년도 ITC-CSCC -1
    • /
    • pp.318-321
    • /
    • 2000
  • This paper propose the method of constructing the highly efficiency adder and multiplier systems over finite fie2, degree of uk terms, therefore we decrease k into m-1 degree using irreducible primitive polynomial. We propose two method of control signal generation for perform above decrease process. One method is the combinational logic expression and the other method is universal signal generation. The proposed method of constructing the highly adder/multiplier systems is as following. First of all, we obtain algorithms for addition and multiplication arithmetic operation based on the mathematical properties over finite fields, next we construct basic cell of A-cell and M-cell using T-gate and modP cyclic gate. Finally we construct adder module and multiplier module over finite fields after synthesize ${\alpha}$$\^$k/ generation module and control signal CSt generation module with A-cell and M-cell. Then, we propose the future research and prospects.

  • PDF

LTE 신호의 CRS를 이용한 TOA 기반 거리 측정 방법 (TOA-Based Ranging Method using CRS in LTE Signals)

  • 강태원;이하림;서지원
    • 한국항행학회논문지
    • /
    • 제23권5호
    • /
    • pp.437-443
    • /
    • 2019
  • 본 논문에서는 LTE 기지국 (BS; base station)과 단말기 (UE; user equipment) 간의 거리를 신호 도달 시간 (TOA; time-of-arrival)을 이용해 계산하는 알고리즘을 소개하였다. 먼저, 수신된 신호를 발신한 기지국을 판별하기 위해 primary synchronization signal (PSS)와 secondary synchronization signal (SSS)를 이용하여 셀 아이디를 취득하였다. 제시된 알고리즘에서는 상용 LTE 신호에 포함된 기준 시퀀스인 cell-specific reference signal (CRS)를 구축된 자원 그리드에서의 2차원 상호 상관을 통해 지연 시간을 계산하였다. 지연 시간의 변화는 신호 도달 시간의 변화로 계산되어 알려진 BS의 위치로부터 UE와의 거리를 계산하는 과정에 사용할 수 있다. 제시된 알고리즘의 성능은 실제 환경에서의 상용 LTE 신호를 이용한 거리 계산 실험에 사용되어 평가되었다.

$0.35{\mu}m$ 표준 CMOS 공정에서 제작된 저전력 다중 발진기 (A Low Power Multi Level Oscillator Fabricated in $0.35{\mu}m$ Standard CMOS Process)

  • 채용웅;윤광열
    • 대한전기학회논문지:전기물성ㆍ응용부문C
    • /
    • 제55권8호
    • /
    • pp.399-403
    • /
    • 2006
  • An accurate constant output voltage provided by the analog memory cell may be used by the low power oscillator to generate an accurate low frequency output signal. This accurate low frequency output signal may be used to maintain long-term timing accuracy in host devices during sleep modes of operation when an external crystal is not available to provide a clock signal. Further, incorporation of the analog memory cell in the low power oscillator is fully implementable in a 0.35um Samsung standard CMOS process. Therefore, the analog memory cell incorporated into the low power oscillator avoids the previous problems in a oscillator by providing a temperature-stable, low power consumption, size-efficient method for generating an accurate reference clock signal that can be used to support long sleep mode operation.

초음파를 이용한 가시광인식 수동형 트랜스폰더 (A Passive Transponder for Visible Light Identification Using Ultrasonic wave)

  • 이성호
    • 센서학회지
    • /
    • 제26권3호
    • /
    • pp.192-198
    • /
    • 2017
  • In this paper, we newly developed a passive transponder for visible light identification (VLID) using ultrasonic wave. The solar cell in the transponder receives the reader light and generates current for supplying power to the transponder circuit. At the same time the solar cell detects the interrogating signal in the visible light from the reader. The transponder recognizes the interrogating signal and generates the responding signal using ultrasonic wave. In experiments, we used 40 kHz ultrasonic wave for the responding signal from the transponder. The maximum read distance was about 3.4 m when the transponder was exposed to the reader light of 24W LED array.

3GPP LTE 하향링크 시스템의 초기 셀 탐색기 SSS 검출 시 복잡도 최소화를 위한 CP 길이 선 결정 알고리즘 (Complexity Reduced CP Length Pre-decision Algorithm for SSS Detection at Initial Cell Searcher of 3GPP LTE Downlink System)

  • 김영범;김종훈;장경희
    • 한국통신학회논문지
    • /
    • 제34권9A호
    • /
    • pp.656-663
    • /
    • 2009
  • 3GPP (3rd Generation Partnership Project) LTE (Long Term Evolution) 시스템의 하양링크에서는 초기 동기화 및 셀 탐색 과정을 수행하기 위해 PSS (primary synchronization signal) 와 SSS (secondary synchronization signal) 시퀀스를 사용한다. 단말기는 PSS를 이용하여 슬롯 타이밍과 주파수 동기, 그리고 셀 ID를 획득한 후 SSS를 검출해야 하는데, 3GPP LTE에서 지원되는 2 종류의 CP (Cyclie Prefix) 길이로 인해 2번의 FFT를 수행하여 SSS reference 신호와의 cross-correlation을 이용해 무선 프라밍 타이밍과 셀 그룹 ID를 획득한다. 본 논문에서는 단말기의 셀 탐색기에서 SSS 검출 시 복잡도를 최소화하기 위해 extended CP로 전송한 경우 CP 길이를 선 결정하여 FFT와 cross-correlation의 계산 복잡도를 최대 50%까지 감소시키는 알고리즘을 제안한다. 컴퓨터 모의실험을 통해 매우 작은 성능 열화를 가지면서, 복잡도는 크게 감소하는 결과를 확인할 수 있었다.

Development of Real-time Checking System on Ringer's Solution Using Load Cell

  • Ha, Kwan-Yong;Nam, Chul;;Kim, Hie-Sik
    • 제어로봇시스템학회:학술대회논문집
    • /
    • 제어로봇시스템학회 2005년도 ICCAS
    • /
    • pp.1409-1412
    • /
    • 2005
  • Therefore this study focused on developing real-time system, which makes it possible for nurses to check the residual quantity and changing time of Ringer's solution in nurses' room. Load Cell is utilized as a sensor to check the residual quantity of Ringer's solution. This Load Cell detects the physical changes of Ringer's solution and transfers electronic signal to the amplifier. Amplified analog signal is converted into digital signal by A/D converter. Developed Embedded system, which computes these data with microprocess(8052) then makes it possible to monitor the residual quantity of Ringer's solution real-time on a server computer. A Checking system on Residual Quantity of Ringer's Solution Using Load cell cut costs using a simple design for a circuit

  • PDF