• 제목/요약/키워드: a-SiH

검색결과 4,046건 처리시간 0.033초

고선택비 인산공정에서의 식각율 향상과 SiO2 재성장에 관한 연구 (Study on Improvement of Etch Rate and SiO2 Regrowth in High Selectivity Phosphoric Acid Process)

  • 이승훈;모성원;이양호;배정현
    • 한국재료학회지
    • /
    • 제28권12호
    • /
    • pp.709-713
    • /
    • 2018
  • To improve the etch rate of $Si_3N_4$ thin film, $H_2SiF_6$ is added to increase etching rate by more than two times. $SiO_3H_2$ is gradually added to obtain a selectivity of 170: 1 at 600 ppm. Moreover, when $SiO_3H_2$ is added, the etching rate of the $SiO_2$ thin film increases in proportion to the radius of the wafer. In $Si_3N_4$ thin film, there is no difference in the etching rate according to the position. However, in the $SiO_2$ thin film, the etching rate increases in proportion to the radius. At the center of the wafer, the re-growth phenomenon is confirmed at a specific concentration or above. The difference in etch rates of $SiO_2$ thin films and the reason for regrowth at these positions are interpreted as the result of the flow rate of the chemical solution replaced with fresh solution.

Characteristics of a-Si:H TFTs with Silicon Oxide as Passivation Layer

  • Chae, Jung-Hun;Jung, Young-Sup;Kim, Jong-Il;Kim, Chang-Dong;Chung, In-Jae
    • 한국정보디스플레이학회:학술대회논문집
    • /
    • 한국정보디스플레이학회 2005년도 International Meeting on Information Displayvol.II
    • /
    • pp.940-943
    • /
    • 2005
  • The characteristics of a-Si:H TFTs with silicon oxide as passivation layer were reported. It was studied that the insulating characteristics and step coverage characteristics of low temperature silicon oxide before applying to a-Si:H TFT fabrications. With the optimum deposition conditions considering electrical and deposition characteristics, low temperature silicon oxide was applied to a-Si:H TFTs. The changes in characteristics of a-Si:H TFTs were analyzed after replacing silicon nitride passivation layer with low temperature silicon oxide layer. This low temperature silicon oxide can be adapted to high resolution a-Si:H TFT LCD panels.

  • PDF

60 nm 와 20 nm 두께의 수소화된 비정질 실리콘에 따른 저온 니켈실리사이드의 물성 변화 (Property of Nickel Silicide with 60 nm and 20 nm Hydrogenated Amorphous Silicon Prepared by Low Temperature Process)

  • 김종률;박종성;최용윤;송오성
    • 한국진공학회지
    • /
    • 제17권6호
    • /
    • pp.528-537
    • /
    • 2008
  • ICP-CVD를 사용하여 수소화된 비정질 실리콘(a-Si:H)을 60 nm 또는 20 nm 두께로 성막 시키고, 그 위에 전자총증착장치(e-beam evaporator)를 이용하여 30 nm Ni 증착 후, 최종적으로 30 nm Ni/(60 또는 20 nm a-Si:H)/200 nm $SiO_2$/single-Si 구조의 시편을 만들고 $200{\sim}500^{\circ}C$ 사이에서 $50^{\circ}C$간격으로 40초간 진공열처리를 실시하여 실리사이드화 처리하였다. 완성된 니켈실리사이드의 처리온도에 따른 면저항값, 상구조, 미세구조, 표면조도 변화를 각각 사점면저항측정기, HRXRD, FE-SEM과 TEM, SPM을 활용하여 확인하였다. 60 nm a-Si:H 기판 위에 생성된 니켈실리사이드는 $400^{\circ}C$이후부터 저온공정이 가능한 면저항값을 보였다. 반면 20 nm a-Si:H 기판 위에 생성된 니켈실리사이드는 $300^{\circ}C$이후부터 저온공정이 가능한 면저항값을 보였다. HRXRD 결과 60 nm 와 20 nm a-Si:H 기판 위에 생성된 니켈실리사이드는 열처리온도에 따라서 동일한 상변화를 보였다. FE-SEM과 TEM 관찰결과, 60 nm a-Si:H 기판 위에 생성된 니켈실리사이드는 저온에서 고저항의 미반응 실리콘이 잔류하고 60 nm 두께의 니켈실리사이드를 가지는 미세구조를 보였다. 20 nm a-Si:H 기판위에 형성되는 니켈실리사이드는 20 nm 두께의 균일한 결정질 실리사이드가 생성됨을 확인하였다. SPM 결과 모든 시편은 열처리온도가 증가하면서 RMS값이 증가하였고 특히 20 nm a-Si:H 기판 위에 생성된 니켈실리사이드는 $300^{\circ}C$에서 0.75 nm의 가장 낮은 RMS 값을 보였다.

Fluorine 첨가에 의한 F-doped SiOC : H 박막의 저 굴절률 특성 (Refractive index control of F-doped SiOC : H thin films by addition fluorine)

  • 윤석규;강삼묵;정원석;박우정;윤대호
    • 한국결정성장학회지
    • /
    • 제17권2호
    • /
    • pp.47-51
    • /
    • 2007
  • 저굴절 재료인 F-doped SiOC : H 박막을 Si 웨이퍼와 유리기판위에 rf power, 기판온도, 그리고 가스유량($SiH_4,\;CF_4$ and $N_2O$)을 변수로 하여 PECVD법으로 증착하였다. 기판 온도와 rf power증가에 따라 F-doped SiOC : H 박막의 굴절률은 감소하는 경향을 보였다. $N_2O$ 가스 유량이 감소함에 따라 증착된 박막의 굴절률은 감소하였으며, rf power가 180W 기판온도 $100^{\circ}C$, 그리고 $N_2O$ 가스를 첨가하지 않은 조건에서 증착한 박막은 최소 굴절률인 1.3778을 갖는 것을 알 수 있었다. Rf power 60W에서 180W로 증가시킴에 따라 증착된 박막의 불소 함량은 1.9at%에서 2.4at%로 증가하였으며 이러한 이유로 박막의 굴절률은 감소하는 경향을 나타냈다.

플라즈마 화학기상 증착방식으로 성장시킨 비정질 실리콘 카바이드 박막의 열처리 효과에 관한 특성분석 (Investigation of Annealing Effect for a-SiC:H Thin Films Deposited by Plasma Enhanced Chemical Vapor Deposition)

  • 박문기;김용탁;최원석;윤대호;홍병유
    • 한국전기전자재료학회논문지
    • /
    • 제13권10호
    • /
    • pp.817-821
    • /
    • 2000
  • In this work, we have investigated the dependence of annealing temperature(T$\_$a/) on optical and electrical properties of amorphous hydrogenated SiC(a-SiC:H) films. The a-SiC:H films were deposited on corning glass and p-type Si(100) wafer by PECVD (plasma enhanced vapor deposition) using SiH$_4$+CH$_4$+N$_2$ gas mixture. The experimental results have shown that the optical energy band gap(E$\_$opt/)of the thin films annealed at high temperatures have shown that the graphitization of carbon clusters and micro-crystalline silicon occurs. The current-voltage characteristics have shown good electrical properties at the annealed films.

  • PDF

Anneal Temperature Effects on Hydrogenated Thin Film Silicon for TFT Applications

  • Ahn, Byeong-Jae;Kim, Do-Young;Yoo, Jin-Su;Junsin Yi
    • Transactions on Electrical and Electronic Materials
    • /
    • 제1권2호
    • /
    • pp.7-11
    • /
    • 2000
  • a-Si:H and poly-Si TFT(thin film transistor) characteristics were investigated using an inverted staggered type TFT. The TFT an as-grown a-Si:H exhibited a low field effect mobility, transconductance, and high gate threshold voltage. The poly-Si films were achieved by using an isothermal and RTA treatment for glow discharge deposited a-Si:H films. The a-Si:H films were cystallized at the various temperature from 600$^{\circ}C$ to 1000$^{\circ}C$. As anneal temperature was elevated, the TFT exhibited increased g$\sub$m/ and reduced V$\sub$ds/. V$\sub$T/. The poly-Si grain boundary passivation with grain boundary trap types and activation energies as a function of anneal temperature. The poly-si TFT showed an improved I$\sub$nm//I$\sub$off/ ratio of 10$\^$6/, reduced gate threshold voltage, and increased field effect mobility by three orders.

  • PDF

6H-SiC wafer의 결정성 및 전기적 특성 (Crystallinity and electrical properties of 6H-SiC wafers)

  • 김화목;임창성;오근호
    • 한국결정성장학회지
    • /
    • 제7권3호
    • /
    • pp.393-399
    • /
    • 1997
  • 승화법에 의한 6H-SiC 단결정의 최적 성장조건을 설정하여 고품질의 6H-Sic 단결정을 성장하였다. 성장된 결정의 직경은 약 33 mm, 길이는 약 11 mm였다. 성장된 결정을 절단하여 연마한 후 광학현미경을 이용하여 연마된 SiC wafer의 micropipe density와 planar defect density를 측정한 결과, micropipe density는 400개/$ \textrm{cm}^2$이었고 planar defect density는 50개/$\textrm{cm}^2$이었다. 이 6H-SiC wafer와 기판으로 사용된 Acheson 결정의 결정성을 비교하기 위하여 Raman 분광법과 double crystal X-ray diffraction 분석법이 사용되었다. 이 분석에 의해 승화법에 의해 성장된 6H-SiC wafer가 Acheson seed보다 결정성이 우수하였다. Hall effect 측정법에 의해 불순물이 첨가되지 않은 6H-SiC wafer의 전기적인 특성을 측정하였으며 그 결과 캐리어 농도는 $3.91{\times}10^{15}/\textrm {cm}^3$이었고, n-type이었다.

  • PDF

a-Si:H/c-Si 이종접합 태양전지용 전면 투명전도막 최적화 연구 (A study on optimization of front TCO for a-Si:H/c-Si heterojunction solar cells)

  • 정대영;송준용;김경민;박주형;송진수;이희덕;이정철
    • 한국신재생에너지학회:학술대회논문집
    • /
    • 한국신재생에너지학회 2011년도 춘계학술대회 초록집
    • /
    • pp.129.1-129.1
    • /
    • 2011
  • a-Si:H/c-Si 구조의 이종접합 태양전지 전면 투명전도막으로 Indium tin oxide(ITO) 박막의 조건에 따라 태양전지 특성을 연구하였다. ITO 박막은 파우더 타겟으로 마그네트론 스퍼터링 방식으로 성막하였고, 증착 온도(Ts)에 따라 전기적, 광학적 특성을 비교, 분석하였다. 기판 증착 온도가 증가할수록 박막의 저항이 낮아지는 것으로 나타났으며 $350^{\circ}C$ 조건에서 가장 낮은 저항($34.2{\Omega}$/sq)을 보였다. 투과도 또한 기판 증착 온도가 올라갈수록 전반적인 향상을 나타냈다. a-Si:H/c-Si 기판의 MCLT(minority carrier lifetime)는 $350^{\circ}C$에서 최적($359{\mu}s$)의 결과를 나타냈다. 그 이상의 기판 온도에서는 오히려 감소하였는데, 이는 높은 온도에서의 a-Si:H/c-Si 계면의 열손상으로 판단된다.

  • PDF

Growth characteristics of 4H-SiC homoepitaxial layers grown by thermal CVD

  • Jang, Seong-Joo;Jeong, Moon-Taeg;Seol, Woon-Hag;Park, Ju-Hoon
    • 한국결정성장학회지
    • /
    • 제9권3호
    • /
    • pp.303-308
    • /
    • 1999
  • As a semiconductor material for electronic devices operated under extreme environmental conditions, silicon carbides(SiCs) have been intensively studied because of their excellent electrical, thermal and other physical properties. The growth characteristics of single-crystalline 4H-SiC homoepitaxial layers grown by a thermal chemical vapor deposition (CVD) were investigated. Especially, the successful growth condition of 4H-SiC homoepitaxial layers using a SiC-uncoated atmospheric pressure chamber and carried out using off-oriented substrates prepared by a modified Lely method. In order to investigate the crystallinity of grown epilayers, Nomarski optical microscopy, Raman spectroscopy, photoluninescence(PL), scanning electron microscopy(SEM) and other techniques were utilized. The best quality of 4H-SiC homoepitaxial layers was observed in conditions of growth temperature $1500^{\circ}C$ and C/Si flow ratio 2.0 of $C_{3}H_{8}\;0.2\;sccm\;&\;SiH_{4}\;0.3\;sccm$. The growth rate of epilayers was about $1.0\mu\textrm{m}/h$ in the above growth condition.

  • PDF

Flexible 디스플레이로의 응용을 위한 플라스틱 기판 위의 박막트랜지스터의 제조 (Fabrication of thin Film Transistor on Plastic Substrate for Application to Flexible Display)

  • 배성찬;오순택;최시영
    • 대한전자공학회논문지SD
    • /
    • 제40권7호
    • /
    • pp.481-485
    • /
    • 2003
  • 25㎛ 두께의 폴리이미드 박핀 기판을 glass 기판에 부착하여 최대 온도 150℃에서 비정질 실리콘 TFT를 제작하였다. 본 논문은 plastic 기판 위에 TFT가 제작되는 공정 절차를 요약하고 glass 위에 제작된 TFT와 ON/OFF 전달특성과 전계효과 이동도를 서로 비교해 보았다. a-SiN:H 코팅층은 plastic 기판의 표면 거칠기를 감소시키는 중요한 역할을 하여 TFT의 누설전류를 감소시키고 전계효과 이동도를 증가시켰다. 따라서 a-SiN:H 코팅층을 이용하여 plastic 기판에 양철의 TFT를 제작하였다.