• 제목/요약/키워드: System Architecture Design

검색결과 3,802건 처리시간 0.033초

스위칭 잡음 감소기법을 이용한 10비트 80MHz CMOS D/A 변환기 설계 (Design of The 10bit 80MHz CMOS D/A Converter with Switching Noise Reduction Method)

  • 황정진;선종국;박리민;윤광섭
    • 대한전자공학회논문지SD
    • /
    • 제47권6호
    • /
    • pp.35-42
    • /
    • 2010
  • 본 논문에서는 무선 통신 응용 시스템에 적합 하도록 10비트 80MHz 전류구동 방식의 D/A 변환기를 제안하였다. 제안한 회로는 $0.18{\mu}m$ CMOS n-well 1-poly 6-metal 공정을 이용하여 구현하였다. 10비트 중에서 LSB 4비트는 이진 디코더를 사용 하였으며, ULSB 3비트와 MSB 3비트는 온도계 디코더를 사용한 혼합구조를 채택하였다. 구현된 D/A 변환기의 측정결과, 샘플링 주파수가 80MHz, 입력 주파수 1MHz에서 SFDR은 60.42 dBc, 유효비트수는 8.75 비트를 보여주었다. INL/DNL은 ${\pm}$0.38LSB/${\pm}$0.32LSB로 측정되었으며, 글리치 에너지는 4.6 $pV{\cdot}s$로 나타났다. 전력 소모는 1.8V 전원전압에서 최대 속도인 80MHz일 때 48mW로 측정되었다.

통합시험을 위한 자동 시험일지 작성프로그램 설계 및 구현 (Automatic Test Report Recording Program Design and Implementation for Integration Test)

  • 정영환;송경록;이원식;위성혁
    • 정보과학회 컴퓨팅의 실제 논문지
    • /
    • 제24권1호
    • /
    • pp.33-39
    • /
    • 2018
  • 현재 국방시뮬레이션 분야에서 통합시험을 위해 각각의 실 장비 및 모의기(Simulator)들 자체 로깅정보는 자동화가 되어있다. 통합시험시스템의 특이사항은 시험일지로 작성하고 있지만, 자동화가 되어 있지 않아 여전히 운용자의 수기작성 또는 파일작성에 의존하고 있어, 기록 내용 부실 및 동일 내용 반복작성 등 비효율적인 면이 존재한다. 본 논문에서는 이러한 문제점들을 해결하기 위해 자동 시험일지 기록 프로그램을 제안하고자 한다. 자동 시험일지 기록프로그램은 프레임워크 기반 기술을 활용해 시험일지에 기록해야 할 정보를 운용통제컴퓨터와 운용자로부터 수신 받아 일지를 기록해준다. 자동 시험일지 기록프로그램이 운용자의 반복적인 시험내용을 안정적으로 기록할 수 있게 한다. 또한, 시험 운용인원이 제한적이어도 운용자가 통합시험에만 집중할 수 있도록 효율성을 높여주었다.

사물인터넷 환경에서 다중 객체 스위치 제어를 위한 프로그래밍 가능한 로직제어 및 테스트 패턴 형성 (Filed Programmable Logic Control and Test Pattern Generation for IoT Multiple Object switch Control)

  • 김응주;정지학
    • 사물인터넷융복합논문지
    • /
    • 제6권1호
    • /
    • pp.97-102
    • /
    • 2020
  • 사물인터넷 환경에서 다중 객체의 스위치 제어는 고전압을 구동하기 위해 레벨 시프터가 있는 여러 솔리드 스테이트 구조로써 낮은 ON 저항과 양방향 릴레이 MOS 스위치를 통합했으며 외부 직렬 논리 제어에 의해 독립적으로 제어되어야 한다. 이 장치는 의료용 초음파 이미지 시스템, 잉크젯 프린터 제어 등의 IoT 기기뿐만 아니라, 켈빈 4 단자 측정을 사용한 PCB 개방 / 단락 및 누출 테스트 시스템과 같은 저전압 제어 신호에 의한 고전압 스위칭 제어가 필요한 응용 제품에 사용하도록 설계되었다. 이 논문에서는 FPGA (Field Programmable Gate Array) 테스트 패턴 생성을 사용한 아날로그 스위치 제어 블록의 구현 및 검증에 대하여 고찰하였다. 각 블록은 Verilog 하드웨어 설명 언어를 사용하여 구현된 후 Modelsim에 의해 시뮬레이션 되고 FPGA 보드에서 프로토타입화 되어 적용되었다. 제안된 아키텍처는 IoT 환경에서 여러개의 개체들을 동시에 제어하여야 하는 분야에 적용할 수 있으며 유사 형태의 IC를 테스트하기 위해 제안된 패턴 생성 방법을 적용할 수 있다.

Fragility functions for eccentrically braced steel frame structures

  • O'Reilly, Gerard J.;Sullivan, Timothy J.
    • Earthquakes and Structures
    • /
    • 제10권2호
    • /
    • pp.367-388
    • /
    • 2016
  • Eccentrically braced frames (EBFs) represent an attractive lateral load resisting steel system to be used in areas of high seismicity. In order to assess the likely damage for a given intensity of ground shaking, fragility functions can be used to identify the probability of exceeding a certain damage limit-state, given a certain response of a structure. This paper focuses on developing a set of fragility functions for EBF structures, considering that damage can be directly linked to the interstorey drift demand at each storey. This is done by performing a Monte Carlo Simulation of an analytical expression for the drift capacity of an EBF, where each term of the expression relies on either experimental testing results or mechanics-based reasoning. The analysis provides a set of fragility functions that can be used for three damage limit-states: concrete slab repair, damage requiring heat straightening of the link and damage requiring link replacement. Depending on the level of detail known about the EBF structure, in terms of its link section size, link length and storey number within a structure, the resulting fragility function can be refined and its associated dispersion reduced. This is done by using an analytical expression to estimate the median value of interstorey drift, which can be used in conjunction with an informed assumption of dispersion, or alternatively by using a MATLAB based tool that calculates the median and dispersion for each damage limit-state for a given set of user specified inputs about the EBF. However, a set of general fragility functions is also provided to enable quick assessment of the seismic performance of EBF structures at a regional scale.

소프트웨어 신뢰성의 정량적 분석 방법론 (A Quantitative Analysis Theory for Reliability of Software)

  • 조용순;윤현상;이은석
    • 한국정보과학회논문지:컴퓨팅의 실제 및 레터
    • /
    • 제15권7호
    • /
    • pp.500-504
    • /
    • 2009
  • 전통적인 소프트웨어 공학 관점에서 소프트웨어의 비 기능적 요구사항 중 하나인 신뢰성은, 소프트웨어 개발 프로세스에서 마지막 단계인 통합 테스트 이후에 검증이 가능하다. 그러나 이것은 소프트웨어 개발에 있어서 많은 위험성과 개발 비용을 발생시킨다. 따라서 본 논문에서는 소프트웨어 개발 초기 단계에서 수학적인 분석 모델을 통해 신뢰성을 분석할 수 있는 방법을 제안한다. 소프트웨어의 신뢰성분석을 위하여 본 논문에서는 다음 두 가지를 제안한다. 첫째로, 계층형 큐잉 패트리넷을 이용하여 신뢰성 분석을 위한 소프트웨어 모델링 방법론을 제안한다. 둘째로, 완성된 계층형 큐잉 패트리넷 모델로부터 신뢰성 분석을 위한 마코프 리워드 모델(Markov Reward Model)을 유도해내는 방법에 관하여 제안한다. 본 논문의 유효성을 검증하기 위하여, 화상회의 시스템 개발사례에 적용하였다. 본 연구 결과를 통해 소프트웨어 신뢰성의 정량적인 분석이 가능하다.

Motion JPEG2000을 위한 실시간 비디오 압축 프로세서의 하드웨어 구조 및 설계 (Hardware Architecture and its Design of Real-Time Video Compression Processor for Motion JPEG2000)

  • 서영호;김동욱
    • 대한전기학회논문지:시스템및제어부문D
    • /
    • 제53권1호
    • /
    • pp.1-9
    • /
    • 2004
  • In this paper, we proposed a hardware(H/W) structure which can compress and recontruct the input image in real time operation and implemented it into a FPGA platform using VHDL(VHSIC Hardware Description Language). All the image processing element to process both compression and reconstruction in a FPGA were considered each of them was mapped into a H/W with the efficient structure for FPGA. We used the DWT(discrete wavelet transform) which transforms the data from spatial domain to the frequency domain, because use considered the motion JPEG2000 as the application. The implemented H/W is separated to both the data path part and the control part. The data path part consisted of the image processing blocks and the data processing blocks. The image processing blocks consisted of the DWT Kernel for the filtering by DWT, Quantizer/Huffman Encoder, Inverse Adder/Buffer for adding the low frequency coefficient to the high frequency one in the inverse DWT operation, and Huffman Decoder. Also there existed the interface blocks for communicating with the external application environments and the timing blocks for buffering between the internal blocks. The global operations of the designed H/W are the image compression and the reconstruction, and it is operated by the unit or a field synchronized with the A/D converter. The implemented H/W used the 54%(12943) LAB(Logic Array Block) and 9%(28352) ESB(Embedded System Block) in the APEX20KC EP20K600CB652-7 FPGA chip of ALTERA, and stably operated in the 70MHz clock frequency. So we verified the real time operation. that is. processing 60 fields/sec(30 frames/sec).

비트 플레인 정합에 의한 움직임 추정기의 VLSI 설계 (VLSI Design for Motion Estimation Based on Bit-plane Matching)

  • 고영기;오형철;고성제
    • 대한전자공학회논문지SP
    • /
    • 제38권5호
    • /
    • pp.509-517
    • /
    • 2001
  • 전역탐색알고리즘(full-search algorithm, FSA)은 탐색영역의 범위가 커짐에 따라 방대한 양의 계산을 필요로 하기 때문에 이에 따른 알고리듬의 처리시간이 커지고, 하드웨어로 구현했을 때 회로가 복잡해진다는 문제점을 안고 있다. 본 논문에서는 이러한 문제점을 개선하기 위한 방안으로 비트플레인 정합에 의한 움직임 추정기의 VLSI 구조를 제안한다. 제안된 움직임 추정기에서는 비트 플레인 정합기준을 이용하여 기존의 전역 탐색 알고리즘을 하나의 이진영상으로 적용함으로써 움직임 추정에 소요되는 연산의 양을 크게 줄이면 서도 전역탐색 알고리듬과 유사한 움직임 추정 성능을 갖도록 하였으며, 제안된 VLSI 구조에서는 두 개의 프로세싱 코어를 채택하여 데이터 흐름을 시스톨릭 (systolic) 어레이의 형태로 제어하여, 시스템 내부의 SRAM을 제거하여 동작 속도 상의 이득뿐만 아니라, 메모리 공정을 필요로 하지 않는 저가의 공정을 사용 가능하게 함으로써 제작상의 비용을 절감할 수 있는 해결책을 제시하였다. 구현된 하드웨어는 VHDL을 이용하여 설계하고, 기능 검증을 수행한 후 0.6-μm three-metal CMOS 공정을 이용하여 8.15 X 10.84㎟의 크기로 집적하였다.

  • PDF

구례 운조루(雲鳥樓)의 건축적 특성 (The Architectural Characteristics of Unjoru House in Gurye)

  • 장선주
    • 한국주거학회논문집
    • /
    • 제25권5호
    • /
    • pp.83-91
    • /
    • 2014
  • The main purpose of this research is to understand how the problems, which existing letter-shape houses have, are solved in Unjoru which is one of the letter-shape houses. Furthermore, there is the secondary purpose which is to realize the architectural characteristics of Unjoru through the process from the composition of rooms and buildings to the method of structure and roof formation. This research was approached in terms of architectural design, and as the result, the problems of the existing letter-shape houses was resolved by literally converting the shape of outdoor space to 品-shape form. Moreover through the result, it was recognized that the 占-Shape plan was flexible in responding to the demand of the times, such as the order of precedency within men and women and each generation. In addition to the previous results, it was confirmed that the location of major rooms was also decided by considering the interrelationship with natural environment of surrounding area. Also, in the whole proportion of building's plan, each building, such as ㄷ-shape Anchae and big-sized and middle-sized Sarangchae having 丁-shape form, and major rooms in the each building have proportion system such as 1:1, 3:4, $1:\sqrt{2}$, and 3:5 as aesthetic numerical value. Finally, it was understood that the architectural intention had double-sided characters, one side was authority and dignity in the aspect of shape and another side was practicality in aspect of inner housing life.

이공계 여대생과 기업의 NCS 기반 직업기초능력 중요도 인식 및 평가에 의한 R-WeSET 프로그램 운영의 시사점 (Operational Implication of R-WeSET Program through Women Students and Companies' Perception and Assessment on the Basis of NCS Key Competency)

  • 김현주;박성신
    • 공학교육연구
    • /
    • 제21권1호
    • /
    • pp.27-36
    • /
    • 2018
  • This study aims to deduce operational implication of R-WeSET program through women students in science & engineering and companies's perception and assessment on the basis of NCS key competency. The significant results are as follows. Firstly, companies and women students in science & engineering share a similar perception on importance of NCS key competencies. The programs should be reviewed and improved for women students who are truly aware of companies' needs. Secondly, the main areas of NCS key competency that are poor in companies' perception are 'positive thinking & drive', 'creativity & challenge spirit', 'communication skills' and 'problem-solving skills'. To enhance these weak skills, activating the actual programs such as "Convergence Design Camp", "Field Adaptability Improvement" and developing the new communication program are required. Lastly, most of women students have attained the satisfying result from "Field Competency Reinforcement Program". Especially, "Industry Field Training" shared the great progresses on all skills of key competency, hence why the progressive model should be developed in the future. This study figures out who's the right person for the 4th Industrial Revolution era, producing a meaningful result in order to change in the higher education system of women students and to grow human resources who will contribute to the community and company.

한옥의 건축요소 솔리드 모델링을 통한 열환경 평가에 관한 연구 (A Study on the Thermal Environment Evaluation of 'Hanok' considering Solid Model of Building Elements)

  • 박동소;신동진
    • 한국산학기술학회논문지
    • /
    • 제14권2호
    • /
    • pp.955-961
    • /
    • 2013
  • 본 연구는 친환경 건축의 대안으로 부각되고 있는 한옥의 열환경 평가를 수행하기 위하여 한옥을 구성하고 있는 건축요소의 전열 메카니즘을 규명하기 한옥건축부재의 규격화와 모델링을 통하여 열환경을 평가하였다. 최근 친환경 건축, 생태건축의 모델로 일반의 한옥 선호도는 높아지고 있으나, 한옥의 우수성이 정성적으로만 평가되고 있다. 이에 한옥의 건축재료 및 형태와 같은 건축요소를 고려, 한옥 건축요소의 Geometry를 작성하여 솔리드 모델을 구축하고, 열환경 평가의 도구로써 CFD를 적용하여 한옥의 실내 열환경을 평가하고자 하였다. 본 연구에서는 복잡한 형태의 Geometry 작성이 가능한 CATIA와 환경 시물레이션 Code인 FLUENT 등의 상용 Code를 활용함으로써 연구의 신뢰성을 높이고자 하였다. 본 연구는 일차적으로 서울지방에 건축된 한옥의 기준모델을 설정하여 벽, 천정, 바닥, 창호 등 건축요소의 부위별 형태를 고찰하고, Geometry작성의 입력자료로 사용하기 위하여 각 부위별 치수체계를 구축하였다. 건축요소의 부위별 각각의 형태를 솔리드 모델로 구축하기 위하여 단계별로 벽, 천정, 바닥, 창호 등에 관한 건축요소의 Geometry를 모델링하여 CFD 입력자료로 활용하여 열환경 시물레이션을 수행하였다.