• 제목/요약/키워드: RC회로

검색결과 108건 처리시간 0.025초

대화면/고화질 TFT-LCD 개발을 위하여 ELA 및 SMC로 제작된 다결정 실리콘 박막 트랜지스터의 화소 특성 비교 (Comparative Pixel Characteristics of ELA and SMC poly-Si TETs for the Development of Wide-Area/High-Quality TFT-LCD)

    • 한국진공학회지
    • /
    • 제10권1호
    • /
    • pp.72-80
    • /
    • 2001
  • 본 논문에서는 ELA(excimer laser annealing) 및 SMC(silicide mediated crystallization) 공정으로 제작된 다결정 실리콘 TFT-LCD(Thin Film Transistor-Liquid Crystal Display) 화소의 전기적 특성을 Spice회로 시뮬레이션을 통해 비교 분석하였다. 복잡한 TFT-LCD 어레이 (array) 회로의 전기적 특성 분석을 위하여 GUI(Graphic User Interface) 방식으로 손쉽게 복잡한 회로를 구성할 수 있는 PSpice에 AIM-Spice의 다결정 실리콘 박막 트랜지스터 소자 모델을 이식하고, AIM-Spice의 변수 추출법을 개선 체계화하였으며 ELA 및 SMC공정으로 각기 제작된 다결정 실리콘 박막트랜지스터에 적용하여 단위 화소 및 라인 RC 지연을 고려한 화소 특성을 비교 분석하였다. 비교 결과 ELA 다결정 실리콘 박막 트랜지스터 소자가 SMC에 비해 TFT-LCD의 화소 충전 시간 및 킥백(kickback) 전압 특성이 모두 우수하게 나타남을 확인하였다.

  • PDF

도금 첨가제에 의한 구리의 TSV(실리콘 관통 비아) 필링 (TSV(Through-Silicon-Via) copper filling by Electrochemical deposition with additives)

  • 진상현;장은용;박찬웅;유봉영
    • 한국표면공학회:학술대회논문집
    • /
    • 한국표면공학회 2011년도 춘계학술대회 및 Fine pattern PCB 표면 처리 기술 워크샵
    • /
    • pp.175-177
    • /
    • 2011
  • 오늘날 반도체 소자의 성능을 좌우하는 배선폭은 수십 나노미터급으로 배선폭 감소에 의한 소자의 집적은 한계에 다다르고 있다. 또한 2차원 회로 소자의 문제점으로 지적되는 과도한 전력소모, RC Delay, 열 발생 문제등도 쟁점사항이 되고 있다. 이런 2차원 회로를 3차원으로 쌓아올린다면 보다 효율적인 회로구성이 가능할 것이고 이에 따른 성능향상이 클 것이다. 3차원 회로 구성의 핵심기술은 기판을 관통하여 다른 층의 회로를 연결하는 실리콘 관통 전극을 형성하는 것이다.

  • PDF

입자가속기 Ion gate 구동을 위한 고전압 nano-pulse 발생기 회로 설계 (Design of High voltage nano pulse generator circuit for ion shutter of particle accelerator)

  • 오현준;정구영;송관석;노정욱
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2019년도 전력전자학술대회
    • /
    • pp.248-250
    • /
    • 2019
  • 입자가속기는 물질의 미세 구조를 밝히기 위해 기본 입자를 가속, 충돌시키는 장치로 최근 암치료 등 의학적 용도로도 이용되고 있다. 그러나 고속으로 고압을 인가시켜야 하는 장치인 만큼 기존에 명확히 설립된 회로가 없다. 이에 본 논문에서는 Ion gate를 등가회로로 구성하여 Fast Switch 장치의 기본 회로를 제안 및 분석, 실험하였다. 또한 기본 회로에서 발생하는 문제들을 개선하고자 RC Input filter와 기타 파라미터들의 설계와 Fast switch와 Ion gate를 잇는 wire 내의 기생성분을 고찰하였고 Ion gate 구동을 위해 기준이 되는 명확한 Fast switch 회로를 제안한다.

  • PDF

전류-제어 인덕터의 시뮬레이션을 위한 능동 -RC 회로 합성 (Active-RC Circuit Synthesis for the Simulation of Current-Controlled Simulated Inductors)

  • Won Sup Chung;Ji Mann Park
    • 전자공학회논문지A
    • /
    • 제30A권6호
    • /
    • pp.8-13
    • /
    • 1993
  • A systematic synthesis process is presented for the simulation of current-controlled grounded inductors. The process is used to obtain three circuits which are believed to be novel. One of the circuits has been implemented using linear operational transconductance amplifiers (OTA's). Computer simulation rusults are used to verify theoretical predictions. The results show close agreement between predicted behaviour and experimental performance.

  • PDF

전기철도 시스템의 9~150 kHz 대역에서의 RFI 노이즈 전달 경로 분석 (Analysis on the RFI Noise Path of Electrical Railway System in the Frequency Range of 9 kHz to 150 kHz)

  • 권석태;정연춘
    • 한국전자파학회논문지
    • /
    • 제23권12호
    • /
    • pp.1373-1379
    • /
    • 2012
  • 철도 시스템에서 방사하는 9~150 kHz 대역의 자기장 복사 방출은 철도 시스템 주변의 무선 설비 등에 영향을 주어 통신 성능의 저하나 오동작을 초래할 수 있다. 본 논문에서는 전기 철도 시스템에서 방사하는 9~150 kHz 주파수 대역의 전자파 노이즈에 대한 등가 회로 모델을 소스 및 전달 경로 분석을 통하여 제안하고, 철도차량의 견인 구동 시스템과 변전 시스템에서 발생하는 수 kHz의 스위칭 노이즈가 급전선과 선로의 루프 회로를 통하여 방사됨을 확인하였다. 또한, 실제의 구리-국수 간 중앙선 철도의 RC Bank의 효과를 분석하여 이러한 회로 등가 모델의 유효성을 검증하였고, 급전선과 선로 사이에 적정한 용량의 커패시터를 장하함으로써 효과적으로 설계 대책이 가능함을 보였다.

VLSI 회로 연결선의 동적 전력 소모 계산법 (Dynamic Power Estimation Method of VLSI Interconnects)

  • 박중호;정문성;김승용;김석윤
    • 대한전자공학회논문지SD
    • /
    • 제41권2호
    • /
    • pp.47-54
    • /
    • 2004
  • 현재까지 연결선을 타이밍(timing) 관점에서 해석하려는 시도들은 많았지만, 전력 소모의 관점에서 해석하려는 시도는 많지 않았다. 그러나 지금은 연결선의 저항 성분과 신호의 상승 시간이 점차 증가하는 추세에 따라 회로 연결선에서의 전력 소모가 증가하고 있는 시점이다. 특히, 클럭 신호선의 경우 칩 전체 전력 소모 중 30% 이상을 차지하고 있다. 따라서 회로 연결선에서의 전력 소모를 효과적으로 계산하는 방법이 필요하며, 본 논문에서는 회로 연결선의 동적 전력 소모를 계산하는 간단하면서도 정확한 방법을 제시하고자 한다. 사이즈가 큰 연결선의 동적 전력 소모를 계산하기 위한 축소 모형을 제안하고, 이 축소모형을 구성하는 방법을 제시한다. 제안한 축소 모형의 해석을 통해 연결선 전체의 동적 전력 소모를 근사할 수 있음을 보이고, 이를 간단히 계산하는 방법을 제안 하고자 한다. 노드 수 100∼1000개까지 RC 회로에 대해 제안한 방법을 적용한 결과 연결선의 전력 소모는 HSPICE에 비해 1.86%의 평균 상대 오차 및 9.82%의 최대 상대 오차를 보였다.

LTE-Advanced SAW-Less 송신기용 7개 채널 차단 주파수 및 40-dB 이득범위를 제공하는 65-nm CMOS 저전력 기저대역회로 설계에 관한 연구 (A 65-nm CMOS Low-Power Baseband Circuit with 7-Channel Cutoff Frequency and 40-dB Gain Range for LTE-Advanced SAW-Less RF Transmitters)

  • 김성환;김창완
    • 한국정보통신학회논문지
    • /
    • 제17권3호
    • /
    • pp.678-684
    • /
    • 2013
  • 본 논문에서는 SAW 필터가 없는 LTE-Advanced RF 송신기에 적용 가능한 기저대역 송신단 회로를 제안한다. 제안하는 기저대역 송신단 회로는 Tow-Thomas구조의 2차 능동 저역통과 필터 1개와 1차 수동 RC 필터 1개로 구현되었으며, 0.7 MHz, 1.5 MHz, 2.5 MHz, 5 MHz, 7.5 MHz, 10 MHz, 그리고 20 MHz의 총 7개의 채널 차단 주파수를 제공하며, 각 채널 별로 -41 dB에서 0 dB까지 1-dB 단계로 이득 조절이 가능하다. 제안하는 2차 능동 저역 통과 필터 회로는 DC 소모 전류 효율을 높이기 위해 채널 차단 주파수를 세 그룹으로 나누어서 선택된 차단 주파수 그룹에 따라 연산증폭기의 전류 소모를 3단계로 가변 할 수 있도록 연산증폭기 내부에 3개의 단위-연산증폭기(OTA)를 병렬로 연결하여 선택적으로 사용할 수 있도록 설계하였다. 또한, 제안하는 연산 증폭기는 저전력으로 1-GHz UGBW(Unit Gain Bandwidth)를 얻기 위해 Miller 위상 보상 방식과 feed-forward 위상 보상 방식을 동시에 사용하였다. 제안하는 기저대역 송신기는 65-nm CMOS 공정을 사용하여 설계되었고 1.2 V의 전압으로부터 선택된 채널 대역폭에 따라 최소 6.3 mW, 최대 24.1 mW의 전력을 소모한다.

전하펌프를 이용한 루프 필터 전압변화 보상 위상고정루프 (Loop Filter Voltage Variation Compensated PLL with Charge Pump)

  • 안성진;최영식
    • 한국정보통신학회논문지
    • /
    • 제20권10호
    • /
    • pp.1935-1940
    • /
    • 2016
  • 본 논문에서는 RC 시정수 회로를 포함하는 비교기를 이용해 보조 전하펌프를 제어하여 루프 필터 출력 전압 변동 폭을 최소화 하는 위상고정루프(PLL)를 제안하였다. 루프 필터의 출력 전압변화는 작은 시정수 값을 가지는 RC와 큰 시정수 값을 가지는 RC를 통해 비교기의 입력으로 각각 전달된다. 작은 시정수를 가지는 RC는 루프 필터의 신호의 변화를 빠르게 전달하는 반면 큰 시정수를 가지는 RC는 루프 필터의 신호를 매우 느리게 전달하여 일정한 크기의 전압과 같이 동작한다. 비교기의 출력 신호는 보조 전하펌프를 제어하고, 이는 전압제어발진기(VCO)의 입력 전압 변동 폭을 줄여준다. 그러므로 제안한 위상고정루프는 위상 잡음이 많이 제거된 신호를 생성한다. 제안된 위상고정 루프는 1.8V의 공급전압에서 0.18um CMOS 공정의 파라미터를 이용하여 Hspice로 시뮬레이션을 수행하고, 동작을 검증하였다.

능동 인덕터를 이용한 주파수 가변형 대역통과 필터 설계 (Frequency-Tunable Bandpass Filter Design Using Active Inductor)

  • 이석진;최석우
    • 한국산학기술학회논문지
    • /
    • 제14권7호
    • /
    • pp.3425-3430
    • /
    • 2013
  • 최근 이동통신 시장의 급속한 증가에 따라 단말기 설계는 다표준 방식으로 발전하고 있다. 본 논문에서는 다표준 이동통신 시스템에 적용할 수 있는 주파수 가변형 능동 RC 대역통과 필터를 능동 인덕터를 사용하여 설계하였다. 기존의 대역통과 필터 설계법에서는 저지대역의 감쇠 특성과 통과대역의 주파수 선택도를 향상시키기 위하여 필터의 차수를 높게 하거나 극점 Q를 증가시키는 설계법을 사용한다. 본 논문에서는 극점 Q가 높은 능동 인덕터로 대역통과 필터를 설계하여 주파수 특성이 향상되었다. 또한 설계된 대역통과 필터는 튜닝 회로를 이용하여 필터의 중심주파수와 이득을 간단히 조절할 수 있도록 제안하였다. 설계된 능동 RC 대역통과 필터 특성은 TSMC $0.18{\mu}m$ 공정 파라미터를 이용하여 해석하였다. 시뮬레이션 결과, Q=20.5를 갖는 능동 인덕터를 이용한 필터는 1.86GHz 중심주파수에서 90MHz의 대역폭을 갖고, 튜닝 회로의 커패시터 값으로 중심주파수를 1.86~2.38GHz 범위까지 튜닝이 가능하여 다표준 무선통신 시스템에 적용할 수 있다.

선형인공신경망을 이용한 직류 전철변전소의 RC 회로정수 추정 (RC Circuit Parameter Estimation for DC Electric Traction Substation Using Linear Artificial Neural Network Scheme)

  • 배창한;김영국;박찬경;김용기;한문섭
    • 한국철도학회논문집
    • /
    • 제19권3호
    • /
    • pp.314-323
    • /
    • 2016
  • 직류 전철변전소의 가선전압은 전동차들의 회생제동 및 역행가속패턴에 따라 급격히 상승 또는 하강하는 특성을 갖는다. 가선전압 순시 변동폭을 최소로 유지함으로써, 전철변전소와 전동차들의 에너지 효율을 개선시키기 위한 다양한 연구들이 이루어지고 있다. 본 논문은 직류전철 변전소의 가선전압의 급격한 변동특성을 모델링하고 선형인공 신경망 알고리즘을 이용한 가선전압 회로모델의 파라메터 추정 방법을 제안하며, 최소자승법을 이용한 추정방법과의 비교를 통해 이 방법의 타당성을 입증한다. 가선전압 및 피더전류들의 누적 측정값을 사용하여 일괄처리 최소자승법으로 RC 병렬회로의 파라메터들을 추정한 결과를 제시하며, 실시간 가선전압 및 피더전류 측정값을 이용하여 오차역 전파방식으로 학습되는 선형인공신경망 기법 추정 결과를 분석한다.