• 제목/요약/키워드: PLL

검색결과 951건 처리시간 0.034초

IEEE 802.15.4g SUN 시스템용 RF 주파수 합성기의 구현 (Implementation of RF Frequency Synthesizer for IEEE 802.15.4g SUN System)

  • 김동식;윤원상;채상훈;강호용
    • 전자공학회논문지
    • /
    • 제53권12호
    • /
    • pp.57-63
    • /
    • 2016
  • 본 논문은 $0.18{\mu}m$ 실리콘 CMOS 기술을 이용한 IEEE802.15.4g SUN 체계의 센서노드 무선통신부에 적용할 수 있는 RF 주파수 합성기의 구현에 대하여 기술하였다. 제안한 주파수 합성기는 고속 저잡음 특성을 얻기 위하여 VCO, 프리스케일러, 1/N 분주기, ${\Delta}-{\Sigma}$ 모듈레이터 그리고 PLL 공통 회로 등의 설계 최적화가 이루어졌으며, 특히 VCO는 NP 코어 구조와 13단 캡 뱅크를 각각 적용하여 고속, 저잡음 및 광대역 튜닝 범위를 확보하였다. 제안된 주파수 합성기를 칩으로 제작하여 측정한 결과 출력 주파수 범위는 1483MHz~2017MHz, 위상잡음은 100KHz 오프셋에서는 -98.63dBc/Hz, 1MHz 오프셋에서는 -122.05dBc/Hz로 양호한 특성을 얻을 수 있었다.

USN 센서노드용 50GHz 광대역 RF 주파수합성기의 설계 (Design of 5.0GHz Wide Band RF Frequency Synthesizer for USN Sensor Nodes)

  • 강호용;김내수;채상훈
    • 전자공학회논문지CI
    • /
    • 제45권6호
    • /
    • pp.87-93
    • /
    • 2008
  • IEEE802.15.4 체계의 USN 센서노드 무선통신부에 내장하기 위한 5.0GHz 광대역 RF 주파수 합성기를 $0.18{\mu}m$ 실리콘 CMOS 기술을 이용하여 설계하였다. 고속 저잡음 특성을 얻기 위하여 VCO, 프리스케일러, 1/N 분주기, ${\Sigma}-{\Delta}$ 모듈레이터 분수형 분주기, PLL 공통 회로 등의 설계 최적화에 중점을 두고 설계하였으며, 특히 VCO는 N-P MOS 코어 구조 및 12단 캡 뱅크를 적용하여 고속 저전력 및 광대역 튜닝 범위를 확보하였다. 설계된 칩의 크기는 $1.1*0.7mm^2$이며, IP로 활용하기 위한 코어 부분의 크기는 $1.0*0.4mm^2$이다. 2가지 종류의 주파수합성기를 설계한 다음 모의실험을 통하여 비교 분석해 본 결과 일부 특성만 개선한다면 IP로써 사용하는데 문제가 없을 것으로 나타났다.

ELINT 장비용 광대역 초고속 고정밀 주파수 합성기 설계 및 구현 (Design and Implementation of Wideband Ultra-Fast High Precision Frequency Synthesizer for ELINT Equipment)

  • 이규송;전계익;오승엽
    • 한국전자파학회논문지
    • /
    • 제20권11호
    • /
    • pp.1178-1185
    • /
    • 2009
  • 본 논문은 2.5 MHz 간격으로 광대역 주파수를 발생하며 응답 시간이 400 nsec 이하인 초고속 이산(discrete) 주파수 합성기를 제안한다. 제안한 주파수 합성기는 고정 주파수 위상 제어 루프(PLL)와 주파수 분배기를 이용해 16개의 기준 신호를 생성하고, 이들을 선택하여 주파수 혼합하는 방식으로 710~1,610 MHz내에서 2.5 MHz 간격의 이산 주파수 신호를 고속으로 생성한다. 제작된 주파수 합성기의 주파수 천이 응답 시간은 평균 350 nsec, 고조파를 비롯한 모든 불요파 신호는 -60 dBc 이하, 위상 잡음 특성은 -94 dBc/Hz @100 Hz, 출력 세기는 평균 21.5 dBm, 평탄도는 2.65 dB 이하로 측정되었다. 또한 주파수 천이 응답 속도를 측정하는 새로운 기법의 측정 방법이 제안되었다.

1.42 - 3.97GHz 디지털 제어 방식 LC 발진기의 설계 (A Design of 1.42 - 3.97GHz Digitally Controlled LC Oscillator)

  • 이종석;문용
    • 대한전자공학회논문지SD
    • /
    • 제49권7호
    • /
    • pp.23-29
    • /
    • 2012
  • 디지털 PLL의 핵심블록이 되는 디지털 제어 발진기를 LC 구조를 기반으로 설계하고 $0.18{\mu}m$ RF CMOS 공정을 사용하여 제작하였다. 2개의 교차쌍 구조의 NMOS 코어를 이용하여 광대역 특성을 구현하였으며, PMOS 배랙터쌍을 이용하여 수 aF의 작은 캐패시터값의 변화를 얻을 수 있었다. 캐패시터 축퇴 기법을 사용하여 캐패시턴스 값을 감소시키어 고해상도 주파수 특성을 구현하였다. 또한, 노이즈 필터링 기법을 바이어스 회로 등에 적용하여 위상잡음에 강한 구조로 설계를 하였다. 측정결과 중심주파수 2.7GHz에서 2.5GHz의 주파수 대역의 출력이 가능하였으며 2.9 ~ 7.1kHz의 높은 주파수해상도를 얻을 수 있었다. 미세튜닝범위와 코어의 전류 바이어스는 4개의 PMOS 배열을 통하여 제어가 가능하도록 하여 유연성을 높였다. 1.8V 전원에서 전류는 17~26mA 정도를 소모하였다. 설계한 DCO는 다양한 통신시스템에 응용이 가능하다.

다기능 레이더용 주파수합성기 개발 (Development of the Frequency Synthesizer for Multi-function Radar)

  • 이희민;최재흥;한일탁
    • 한국정보통신학회논문지
    • /
    • 제22권8호
    • /
    • pp.1099-1106
    • /
    • 2018
  • 본 논문은 장거리 다기능레이더용 주파수합성기 개발에 관한 것으로 다기능레이더 체계의 기능 및 성능을 보장하기 위해 필요한 주파수합성기 성능지표를 도출하고 분석하였다. 다기능레이더는 위상배열 전자 스캔 방식을 적용한 레이더체계이고, 주파수합성기는 STALO를 포함하여 다기능레이더에 필요한 다양한 주파수신호를 합성하는 역할을 수행한다. 다기능레이더 요구사항 분석을 통해 최적의 주파수합성 방식을 선택하고, 회로크기를 포함한 성능 및 기능을 최적화하였다. 도출된 MFR용 주파수합성기 개발규격을 만족하기 위해 DDS-driven Offset-PLL(Phase Locked Loop) 방식을 사용하여 낮은 위상 잡음과 빠른 주파수 고정 시간, 우수한 불요파 특성을 갖는 주파수 합성기를 설계 및 제작하였다. 제작된 다기능 레이더용 주파수합성기는 위상잡음 -131dBc/Hz@100kHz 이하, 주파수 고정시간 $4.1{\mu}s$ 이하의 성능을 측정하였다.

저항-커패시턴스 시정수 회로를 이용하여 지터 특성을 개선한 위상고정루프 (A Jitter Characteristic Improved PLL with RC Time Constant Circuit)

  • 안성진;최영식
    • 전자공학회논문지
    • /
    • 제54권2호
    • /
    • pp.133-138
    • /
    • 2017
  • 본 논문은 RC 시정수 회로를 이용하여 지터 특성을 개선한 위상고정루프의 구조를 제안하였다. RC 시정수 회로에서는 루프 필터 전압이 작은 시정수와 큰 시정수 값을 가지는 회로를 통과하여 비교기로 전달된다. 작은 시정수 값을 가지는 회로를 지나는 신호는 거의 루프 필터 출력 전압과 같은 값을 가진다. 큰 시정수 값을 가지는 회로를 지나는 신호는 루프 필터 출력전압의 평균값을 가지며, 비교기회로에서 기준 신호 역할을 한다. 비교기의 출력 신호는 루프 필터에 전류를 공급하는 보조 전하펌프를 제어한다. 루프 필터 출력 전압이 상승하면 보조 전하펌프는 루프 필터에서 전류를 방전시켜 루프 필터 출력 전압이 하강하게 하고, 또는 루프 필터 출력 전압이 하강하면 보조 전하펌프는 루프 필터에서 전류를 충전시켜 루프 필터 출력 전압이 상승하게 한다. 이런 부궤환 루프는 필터 출력 전압 변동 폭을 줄여서 지터 크기를 감소시켜준다.

양이온 리포좀을 이용한 유전자 전달 및 발현서 첨가제의 효과 (The Effects of Supplements on the Plasmid Delivery and Expression in the Transfection Using Cationic Liposomes)

  • 최태부;박인철;홍석일
    • KSBB Journal
    • /
    • 제13권4호
    • /
    • pp.418-423
    • /
    • 1998
  • Cellular transfections with cationic liposomes are widely empolyed for gene and oligonucleotide transfer in vitro because of their safety and ease of use. However, they still suffer from the low transfection efficiency comparing with viral vectors. Substantial effort shave been focused on increasing transfection efficiency by supplementing the liposome/DNA complexes(lipoplex) with various components. In this work, we tired three kinds of supplements, Poly-L-lysine(PLL), transferrin and a mixture of anionic lipids(PS/PE/PC), to study their effects on gene transfer yield and gene expression efficiency. PLL, a polycationic polymer, enhanced gene transfer yield by 3 times but the gene expression efficiency was increased only by 1.5 times. this result implies that PLL can enhance the transfection efficiency mainly by increasing the rate of outermembrane transport of lipoplex into the cells. On the other hand, transferrin which can facilitate the gene transfer via ligand-receptor interaction gave not only increased gene transfer yield but also enhanced gen expression efficiency by 2.8 times. Transferrin seems to contribute to the escape of plasmid from endosomes through ligand-receptor recycle mechanism. When the cells were treated with a mixture of anionic lipids for 3 hours before the transfection, gene transfer yield was slightly decreased but the gene expression efficiency was enhanced by 1.9 times. This is presumably due to the accelerated liposome-plasmid dissociation by the anionic lipids, and the increased delivery of plasmid to the nucleus. According to these results, it is clear that the supplementation to ameliorate transfection efficiency with cationic liposomes should be contrived in the direction of increasing delivery of plasmid.

  • PDF

주파수 도약용 표본클럭 합성 계수 방식의 직접 디지틀 주파수 합성기 구현에 관한 연구 (A Study on the Implementation of Direct Digital Frequency Synthesizer using the synthesized Clock Counting Method to make the State of randomly Frequency Hopping)

  • 장은영;이성수;김원후
    • 한국통신학회논문지
    • /
    • 제16권10호
    • /
    • pp.914-924
    • /
    • 1991
  • 랜덤한 주파수도약을 실현하기 위해 기존의 PLL(Phase Locked Loop)방식이 많이 사용 되었으나 locking time이 소요되는바, 출력주파수의 졍현파형을 직접 합성하는 직접 디지털 주파수 합성방식을 이용하여 이러한 단점을 없앨 수 있으나. 기존의 위상누적 방식을 이용한 직접 디지털 주파수 합성방식에서는 합성 파형상에 위상 왜곡이 수반되어 불요잡음이 크게 나타났다. 이러한 단점을 개선하기 위해 위상누적 방식에 관한 이론을 고찰하고 새로운 방식의 이론식을 유도하여 이에 적합한 시스템을 구성하였다. 또한 합성된 출력주파수의 정현파형에 대한 스펙트럼 분석과 PN(pseudo Noise)부호를 사용한 순시적인 주파수 도약상태의 확인 결과, 기존의 위상누적 방식보다 불요잡음 전력레벨이 10~25dB 줄고 주파수 대역도 420kHz까지 확장 가능함을 알았다.

  • PDF

DDS를 이용한 고속 주파수 Hopping용 디지털 주파수 합성기 구현 (Implementation of Digital Frequency Synthesizer for High Speed Frequency Hopping)

  • 김영완
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2006년도 춘계종합학술대회
    • /
    • pp.607-610
    • /
    • 2006
  • 본 논문에서는 고속 주파수 도약과 높은 주파수 분해도 신호를 발생하는 디지털 주파수 합성기를 구현한다. 고속 주파수 도약과 미세한 도플러 주파수 보정을 위한 높은 주파수 분해도를 갖는 DDS 기술과 직접주파수 변환을 위한 광대역 PLL 기술을 적용하여 DVB-RCS 전송을 위한 전송 중간 주파수 신호를 직접 발생하는 주파수 합성기를 구현한다. $2.5\sim3.0GHz$ 대역의 500 MHz 사용 주파수 대역내에서 -50 dBc 이하의 스퓨리어스 신호 억압을 제공하고, 0.233 Hz의 세밀한 주파수 분해도와 125 ns 이하의 고속 주파수 도약 특성을 갖는 DFS구조를 갖는다. 또한 제작된 DFS는 광대역 사용주파수 영역에서 3 dB 이내의 이득 평탄도를 나타내었으며, 위상잡음은 1 KHz ???낵쩔【??? -75 dBc/Hz의 양호한 특성을 나타내었다.

  • PDF

DVB-RCS 전송을 위한 광대역 디지털 주파수 합성기 설계 및 구현 (Design and Implementation of Wideband Digital Frequency Synthesizer for DVB-RCS)

  • 김영완
    • 한국정보통신학회논문지
    • /
    • 제11권2호
    • /
    • pp.223-228
    • /
    • 2007
  • 본 논문에서는 고속 주파수 도약과 높은 주파수 분해도 그리고 광역 주파수 신호를 발생하는 디지털 주파수 합성기를 설계하고 구현한다. 고속 주파수 도약과 미세한 도플러 주파수 보정을 위한 높은 주파수 분해도를 갖는 DDS 기술과 직접 주파수 변환을 위한 광대역 PLL 기술을 적용하여 DVB-RCS 전송을 위한 전송 중간 주파수 신호를 직접 발생하는 주파수 합성기를 구현한다. $2.5{\sim}3.0$ GHz 대역의 500 MHz 사용 주파수 대역내에서 -50 dBc 이하의 스퓨리어스 신호 억압을 제공하고, 0.233 Hz의 세밀한 주파수 분해도와 125 ns 이하의 고속 주파수 도약 특성을 갖는 DFS구조를 갖는다. 또한 제작된 DFS는 광대역 사용주파수 영역에서 3 dB 이내의 이득 평탄도를 나타내었으며, 위상잡음은 1 KHz ?낵쩔【? -75 dBc/Hz의 양호한 특성을 나타내었다.