• 제목/요약/키워드: MOSFET characteristics

검색결과 549건 처리시간 0.027초

Sub-50nm Double Gate MOSFET의 특성 분석 (Characteristics analysis of Sub-50nm Double Gate MOSFET)

  • 김근호;고석웅;이종인;정학기
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2002년도 추계종합학술대회
    • /
    • pp.486-489
    • /
    • 2002
  • 본 논문에서는 50nm 이하의 double gate MOSFET의 특성을 조사하였다. 1.5V의 main gate 전압과 3V의 side gate 전압이 인가될 때 I-V 특성으로부터 IDsat=510$\mu$A/$\mu\textrm{m}$을 얻을 수 있었다. 이때, 전달 컨덕턴스는 111$\mu$A/V, subthreshold slope는 86mV/dec, DIBL값은 51.3mV이다. 그밖에 TCAD tool이 소자 시뮬레이터로서 적합함을 나타내었다.

  • PDF

히트싱크 크기에 따른 MOSFET의 열전달 특성변화 분석 (Analyzing the characteristics of Thermal Transient on MOSFET depending on Heat Sink surface area)

  • 김기현;서길수;김형우;김상철;방욱;강인호
    • 한국전기전자재료학회:학술대회논문집
    • /
    • 한국전기전자재료학회 2005년도 하계학술대회 논문집 Vol.6
    • /
    • pp.170-171
    • /
    • 2005
  • Generally when Power MOSFET is operated, a heat sink is attached to it to emit heat caused by the operation. As the surface area of a heat sink is smaller, the thermal impedance is larger, which causes a negative influence on the characteristics of the chips and the devices and shortens the lifespan of them. In this experiment, we've compared and analysed different effects of heat sinks with 5 different surface areas on the characteristics of Thermal Transient when they are applied respectively.

  • PDF

플로팅 아일랜드 구조의 전력 MOSFET의 전기적 특성 분석 (Analysis of The Electrical Characteristics of Power MOSFET with Floating Island)

  • 강이구
    • 한국전기전자재료학회논문지
    • /
    • 제29권4호
    • /
    • pp.199-204
    • /
    • 2016
  • This paper was proposed floating island power MOSFET for lowering on state resistance and the proposed device was maintained 600 V breakdown voltage. The electrical field distribution of floating island power MOSFET was dispersed to floating island between P-base and N-drift. Therefore, we designed higher doping concentration of drift region than doping concentration of planar type power MOSFET. And so we obtain the lower on resistance than on resistance of planar type power MOSFET. We needed the higher doping concentration of floating island than doping concentration of drift region and needed width and depth of floating island for formation of floating island region. We obtained the optimal parameters. The depth of floating island was $32{\mu}m$. The doping concentration of floating island was $5{\times}1,012cm^2$. And the width of floating island was $3{\mu}m$. As a result of designing the floating island power MOSFET, we obtained 723 V breakdown voltage and $0.108{\Omega}cm^2$ on resistance. When we compared to planar power MOSFET, the on resistance was lowered 24.5% than its of planar power MOSFET. The proposed device will be used to electrical vehicle and renewable industry.

나노 구조 MOSFET에서의 일반화된 스케일링의 응용 (Application of Generalized Scaling Theory for Nano Structure MOSFET)

  • 김재홍;김근호;정학기;이종인
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2002년도 춘계종합학술대회
    • /
    • pp.275-278
    • /
    • 2002
  • MOSFET의 게이트 길이가 50nm이하로 작아지면 소자를 설계함에 있어 고려해야 하는 많은 문제점들이 존재하게 된다. 본 논문에서는 MOSFET 소자에 대한 문턱 전압 특성을 조사하였다. 소자에 대한 스케일링은 generalized scaling을 사용하였고 게이트 길이 100nm에서 30nm까지 시뮬레이션 하였다. 이때 나노 구조 MOSFET에 대한 스케일링의 한계를 볼 수 있었다. 문턱 전압을 구하는 방법으로는 선형 추출 방법을 사용하였다.

  • PDF

불규칙한 소오스/드레인 금속 접촉을 갖는 비대칭 n-MOSFET의 전기적 특성 및 모델 (Electrical Characteristics and Models for Asymmetric n-MOSFET′s with Irregular Source/Drain Contacts)

  • 공동욱;정환희;이재성;이용현
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 1999년도 추계종합학술대회 논문집
    • /
    • pp.208-211
    • /
    • 1999
  • Abstract - Electrical characteristics or asymmetric n-MOSFET's with different source and drain geometry are experimently investigated using test structures having various gate width. Saturation drain current and resistance in linear region are estimated by a simple schematic model, which consists of conventional device having parasitic resistor. A comparison of experimental results of symmetric and asymmetric devices gives the parasitic resistance caused by abnormal device structure. The suggested model shows good agreement with the measured drain current for both forward- and reverse-modes.

  • PDF

TCAD를 이용한 MOSFET의 Scaling에 대한 특성 분석 (Analysis on the Scaling of MOSFET using TCAD)

  • 장광균;심성택;정정수;정학기;이종인
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2000년도 춘계종합학술대회
    • /
    • pp.442-446
    • /
    • 2000
  • MOSFET는 속도의 증가, 전력 감소 그리고 집적도 증가를 위한 끊임없는 요구에 대응하여 최근 10년간 많은 변화를 겪었다. 그로 인한 스켈링이론이 부각되었고 풀 밴드 Monte Carlo 디바이스 시뮬레이터는 다른 형태의 n-channel MOSFET 구조에서 hot carrier에 대한 디바이스 스켈링의 효과를 연구하는데 사용되었다. 본 연구에서는 단일 Source/Drain 주입의 Conventional MOSFET와 저도핑 Drain(LDD) MOSFEI 그리고 MOSFET을 고도핑된 ground plane 위에 적충하여 만든 EPI MOSFET에 대하여 TCAD(Technology Compute. Aided Design)를 사용하여 스켈링 및 시뮬레이션하였다. 스켈링방법은 Constant-Voltage 스켈링을 사용하였고 시뮬레이션 결과로 스켈링에 대한 MOSFET의 특성과 임팩트 이온화, 전계를 비교 분석을 통해 TCAD의 실용성을 살펴보았고 스켈링을 이해하기 위한 물리적인 토대를 제시하였다.

  • PDF

초고속 동작을 위한 더블 게이트 MOSFET 특성 분석 (Analysis of Double Gate MOSFET characteristics for High speed operation)

  • 정학기;김재홍
    • 한국정보통신학회논문지
    • /
    • 제7권2호
    • /
    • pp.263-268
    • /
    • 2003
  • 본 논문에서는 main gate(MG)와 side gate(SG)를 갖는 double gate(DG) MOSFET 구조를 조사하였다. MG가 50nm일 때 최적의 SG 전압은 약 3V임을 알 수 있었고, 각각의 MG에 대한 최적의 SG 길이는 약 70nm임을 알 수 있었다. DG MOSFET는 매우 작은 문턱 전압 roll-off 특성을 나타내고, 전류-전압 특성곡선에서 VMG=VDS=1.5V, VSG=3V인 곳에서 포화전류는 550$\mu\textrm{A}$/m임을 알 수 있었다. subthrehold slope는 82.6㎷/decade, 전달 컨덕턴스는 l14$\mu\textrm{A}$/$\mu\textrm{m}$ 그리고 DIBL은 43.37㎷이다 다중 입력 NAND 게이트 로직 응용에 대한 이 구조의 장점을 조사하였다. 이때, DG MOSFET에서 41.4GHz의 매우 높은 컷오프 주파수를 얻을 수 있었다.

1200V급 4H-SiC Trench MOSFET의 Design parameter에 따른 전기적 특성 분석 (Analysis of electrical characteristics according to the design parameter of 1200V 4H-SiC trench MOSFET)

  • 우제욱;서정주;진승후;구용서
    • 전기전자학회논문지
    • /
    • 제24권2호
    • /
    • pp.592-597
    • /
    • 2020
  • SiC는 Si에 비해서 Breakdown field가 10배 높고, Energy gap이 3배 높기 때문에 높은 Breakdown voltage를 갖는 우수한 전력 MOSFET을 제작할 수 있다. 하지만 낮은 Mobility로 인한 높은 On저항을 갖기 때문에 이를 낮추기 위해서 Trench MOSFET이 제안되었지만 동시에 BV가 감소한다는 문제점을 갖는다. 본 논문에서는 1200V급 Trench MOSFET 설계를 목적으로 하며, 이를 해결하기 위해서 BV와 Ron에 대한 중요한 변수인 Epi 깊이, Trench 깊이, Trench 깊이에서 Epi 깊이까지의 거리에 대한 Split을 진행하여 최대 전계, BV, Ron의 신뢰성 특성을 비교 분석하였다. Epi 깊이가 증가할수록, Trench 깊이가 감소할수록, Trench 깊이에서 Epi 깊이가 감소할수록 최대 전계 감소, BV 증가, Ron 증가를 확인하였다. 모든 결과는 Sentaurus TCAD를 통해 Simulation 되었다.

상용 p-MOSFET을 이용한 방사선 선량계 개발 (Development of Radiation Dosimeter using Commercial p-MOSFET)

  • 이남호;최영수;이용범;육근억
    • 센서학회지
    • /
    • 제8권2호
    • /
    • pp.95-101
    • /
    • 1999
  • 반도체 센서(p-MOSFET)가 이온화 방사선에 노출되면 산화층내에 전자-정공이 생성되고, 이들 중에서 이동도가 낮은 정공은 이동중 산화층내에 트랩(trap)되어 센서의 출력 특성을 변화시킨다. 본 논문에서는 p-MOSFET를 방사선 누적선량 모니터링 센서로 활용하기 위해 국산 및 일산의 상용 p-MOSFET를 Co-60 $\gamma$선원을 갖춘 고준위 조사시설에서 조사한 후 출력특성의 변화를 분석하였다. 방사선 조사실험 결과 p-MOSFET는 조사된 누적 방사선량에 비례하여 문턱전압(threshold voltage, $V_T$)이 변화됨과 이 변화에는 선형적 특성을 지님을 알 수 있었다. 본 논문의 결과를 통하여 저가의 상용 p-MOSFET를 이용한 우수한 성능의 방사선 누적선량 모니터링 센서를 개발할 수 있음을 확인하였다.

  • PDF

Evanescent-Mode를 이용한 MOSFET의 단채널 효과 분석 (Evanescent-Mode Analysis of Short-Channel Effects in MOSFETs)

  • 이지영;신형순
    • 대한전자공학회논문지SD
    • /
    • 제40권10호
    • /
    • pp.24-31
    • /
    • 2003
  • Super-steep retrograded channel (SSR)을 갖는 bulk MOSFET, fully-depleted SOI, double-gate MOSFET 구조에 대하여 단채널 효과를 비교 분석하였다. Evanescent-mode를 이용하여, 각 소자 구조에 대한 characteristics scaling-length (λ)를 추출할 수 있는 수식을 유도하고 추출된 λ의 정확도를 소자 시뮬레이션 결과와 비교하여 검증하였다. 70 nm CMOS 기술에 사용 가능하도록 단채널 효과를 효과적으로 제어하기 위해서는 최소 게이트 길이가 5λ 이상이어야 하며 SSR 소자의 공핍층 두께는 약 30 nm 정도로 스케일링되어야 한다. High-κ 절연막은 equivalent SiO2 두께를 매우 작게 유지하지 않을 경우 절연막을 통한 드레인 전계의 침투 때문에 소자를 스케일링하는데 제한을 갖는다.