• 제목/요약/키워드: Front-End

검색결과 1,018건 처리시간 0.026초

A Low Noise and Low Power RF Front-End for 5.8-GHz DSRC Receiver in 0.13 ㎛ CMOS

  • Choi, Jae-Yi;Seo, Shin-Hyouk;Moon, Hyun-Won;Nam, Il-Ku
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제11권1호
    • /
    • pp.59-64
    • /
    • 2011
  • A low noise and low power RF front-end for 5.8 GHz DSRC (Dedicated Short Range Communication) receiver is presented. The RF front-end is composed of a single-to-differential two-stage LNA and a Gilbert down-conversion mixer. In order to remove an external balun and 5.8 GHz LC load tuning circuit, a single-to-differential LNA with capacitive cross coupled pair is proposed. The RF front-end is fabricated in a 0.13 ${\mu}m$ CMOS process and draws 7.3 mA from a 1.2 V supply voltage. It shows a voltage gain of 40 dB and a noise figure (NF) lower than 4.5 dB over the entire DSRC band.

5 GHz 무선랜용 수신기의 설계 (CMOS Front-End for a 5 GHz Wireless LAN Receiver)

  • 이혜영;유상대;이주상
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2003년도 학술회의 논문집 정보 및 제어부문 B
    • /
    • pp.894-897
    • /
    • 2003
  • Recently, the rapid growth of mobile radio system has led to an increasing demand of low-cost high performance communication IC's. In this paper, we have designed RF front end for wireless LAN receiver employ zero-IF architecture. A low-noise amplifier (LNA) and double-balanced mixer is included in a front end. The zero-IF architecture is easy to integrate and good for low power consumption, so that is coincided to requirement of wireless LAN. But the zero-IF architecture has a serious problem of large offset. Image-reject mixer is a good structure to solve offset problem. Using offset compensation circuit is good structure, too. The front end is implemented in 0.25 ${\mu}m$ CMOS technology. The front end has a noise figure of 5.6 dB, a power consumption of 16 mW and total gain of 22 dB.

  • PDF

차량용 UWB 레이더의 RF front-end 모듈 설계 (RF Front-End Module Design of UWB Radars for Vehicle)

  • 박지호;김태규
    • 대한전자공학회논문지TC
    • /
    • 제45권11호
    • /
    • pp.61-68
    • /
    • 2008
  • 본 논문은 차량용 UWB 레이더 시스템의 RF front-end 개발에 그 목적이 있다. UWB 시스템은 1ns 이하의 매우 좁은 펄스폭을 갖는 임펄스를 전송한다. 따라서 수 GHz에 이르는 매우 낮은 전력의 초광대역 특성을 갖게 되어 기존의 무선 통신 시스템과의 공존이 불가피하다. UWB의 장점은 높은 채널 용량과 데이터 전송률을 가지며, 다중 경로에 대한 세밀한 분해가 용이하여 위치 예측과 Rake 수신이 가능하다는 점이다. 또한 UWB는 저전력의 초광대역 특성을 나타내므로 낮은 간섭 특성을 가지며, 초단거리의 정밀함에 의해 위치 추적이 가능하며, 시스템 구현 비용을 절감할 수 있다. RF front-end 모듈은 DCR(Direct ConveRsion) 방식을 사용하여 설계하였으며, 저가의 차량용 RF단에 적합하게 구성을 하였다.

초음파 의료 영상시스템용 고집적 아날로그 Front-End 집적 회로 (A Highly-Integrated Analog Front-End IC for Medical Ultrasound Imaging Systems)

  • 아디탸 바누아지;차혁규
    • 전자공학회논문지
    • /
    • 제50권12호
    • /
    • pp.49-55
    • /
    • 2013
  • 초음파 의료 영상 응용 분야를 위한 고전압 고집적 아날로그 front-end 집적회로를 0.18-${\mu}m$ 표준 CMOS 반도체 공정을 이용하여 구현하였다. 제안 된 아날로그 front-end 집적회로는 2.6 MHz에서 15 Vp-p 전압까지 동작하는 트랜지스터 stacking구조를 이용한 고전압 펄서와, 저전압에서 동작하는 저잡음 transimpedance 증폭기, 그리고 송신부와 수신부의 분리를 위한 고전압 차단 스위치로 구성되어 있다. 설계 된 집적회로는 $0.15mm^2$ 이하의 작은 면적을 사용함으로써 휴대용 영상 시스템을 포함한 다중 어레이 초음파 의료 영상 시스템에 적용이 가능하다.

Front End Planning Tool (FEPT) Based on an Electronic Process Management

  • Safa, Mahdi;Haas, Carl T.;Hipel, Keith W.;Gray, Joel
    • Journal of Construction Engineering and Project Management
    • /
    • 제3권2호
    • /
    • pp.1-12
    • /
    • 2013
  • Research indicates that good front-end planning (FEP) results in the achievement of higher levels of project performance. By facilitating collaboration among stakeholders in diverse locations with the use of workflow-enabled processes, such pressures can be reduced, and the overall process and results of FEP can be improved. With these goals, a front-end planning tool (FEPT) has been developed as support for owners and major contractors who are engaged in front-end planning. This paper presents the new FEPT and describes how it has been used for construction megaprojects in the nuclear power, oil and gas, and mining industries. The paper begins with the definitions related to and an explanation of the general process for implementing and applying the FEPT and then describes and analyzes how the FEPT was applied in case study projects in order to test its validity. The results indicate that the FEPT increases the efficiency and effectiveness of front-end planning for the megaprojects studied and that it has the potential to produce similar results for other megaprojects.

Classification and Analysis of Switched Reluctance Converters

  • Ahn, Jin-Woo;Liang, Jianing;Lee, Dong-Hee
    • Journal of Electrical Engineering and Technology
    • /
    • 제5권4호
    • /
    • pp.571-579
    • /
    • 2010
  • This paper reviews and analyzes converters for SRM(Switched Reluctance Motor) drive. Conventional classification focuses on the number of power switches and diodes. It is easy to find the number of semiconductors and the cost by counting the number of active components, but it does not show the important characteristics of a power converter. The voltage ratings for the power switches and diodes are also difficult to identify. This paper proposes a switched reluctance (SR) converter configuration that is classified based on the commutation type and magnetic energy path. The converter has three parts: utility interface, front-end circuit, and power converter. Based on the overview on the conventional SR drive, the most important characteristic of the converter is determined by the topology of front-end in conjunction with the power converter. An SR converter has two parts: front-end and power converter. Inasmuch as the capacitive front-end is widely used for voltage source converters, this paper focuses on topologies for the front-end.

LTE-Advanced 표준을 지원하는 0.13-μm CMOS RF Front-end transmitter 설계 (A 0.13-μm CMOS RF Front-End Transmitter For LTE-Advanced Systems)

  • 김종명;김창완
    • 한국정보통신학회논문지
    • /
    • 제16권5호
    • /
    • pp.1009-1014
    • /
    • 2012
  • 본 논문은 LTE-Advanced 시스템에 적용할 수 있는 2,500 MHz~2,570 MHz 대역 0.13-${\mu}m$ CMOS RF front-end 송신기를 제안하며 I/Q 상향주파수변환기와 구동증폭기로 구성되어있다. 상향주파수변환기는 우수한 선형특성을 얻기 위해 공진회로를 부하로 사용하였으며 국부발진신호의 누설을 줄이기 위해 전류 보상회로를 사용하였다. 또한, 제안하는 구동증폭기는 높은 전류 효율과 우수한 선형특성을 확보하기 위해 Class AB 바이어스 상태로 설계되었다. 측정 결과 제안하는 RF front-end 송신기는 최대 +6 dBm의 출력 파워를 제공하며, +0 dBm 출력 시 이미지 신호 및 국부 발진 누설 신호와 40 dBc의 차이를 보인다. 제작된 칩은 1.2 V의 공급 전압으로부터 36 mA 전류를 소모한다.

Three-phase Three-level Boost-type Front-end PFC Rectifier for Improving Power Quality at Input AC Mains of Telecom Loads

  • Saravana, Prakash P.;Kalpana, R.;Singh, Bhim
    • Journal of Power Electronics
    • /
    • 제18권6호
    • /
    • pp.1819-1829
    • /
    • 2018
  • A three-phase, three-switch, and three-level boost-type PWM rectifier (Vienna rectifier) is proposed as an active front-end power factor correction (PFC) rectifier for telecom loads. The proposed active front-end PFC rectifier system is modeled by the switching cycle average model. The relation between duty ratios and DC link capacitor voltages is derived in terms of the system input currents. Furthermore, the feasible switching states are identified and applied to the proposed system to reduce the switching stress and DC ripples. A detailed equivalent circuit analysis of the proposed front-end PFC rectifier is conducted, and its performance is verified through simulations in MATLAB. Simulation results are verified using an experimental setup of an active front-end PFC rectifier that was developed in the laboratory. Simulation and experimental results demonstrate the improved power quality parameters that are in accordance with the IEEE and IEC standards.

Web 환경 ERP시스템의 UI개발도구 구현 사례 연구 (A Case Study on Implementation of UI Development Tool for Web Environment ERP System)

  • 이강수;임춘성
    • 한국융합학회논문지
    • /
    • 제10권1호
    • /
    • pp.13-24
    • /
    • 2019
  • ERP 시스템 개발에 있어 각 기업에 따라 다양한 업무 프로세스가 존재한다. 다양한 업무 프로세스를 ERP 시스템에 모두 포함하기는 사실상 불가능하므로, 기업 업무프로세스에 맞는 커스터마이징의 생산성 및 유지보수가 구축 성공의 중요한 열쇠가 된다. 본 ERP UI 개발도구는 기업 ERP 커스터마이징 시 유지보수 및 생산성 측면에서 Back-end와의 연계, 설계물과의 통합, 생산성 향상을 위한 다양한 도구와 재사용성, 그리고 표준화된 UI 제공으로 표준화 준수와 생산성 증대에 기여하는 것으로 밝혀졌고, 다양한 비즈니스 프로세스 변화에 대응할 수 있도록 개발되었다. 후속연구에서는 Front-end designer에 대한 사용자 편의성 고도화개발과 Front-end generator 개발을 통해 서비스 자동화 및 Front-end와 Back-end의 통합된 개발환경 제공에 관한 연구를 수행하고자 한다.

광대역 RF 전단부 구조에 관한 연구 (Study on the Broadband RF Front-End Architecture)

  • 고민호;표승철;박효달
    • 한국전자통신학회논문지
    • /
    • 제4권3호
    • /
    • pp.183-189
    • /
    • 2009
  • 본 논문에서는 광대역 신호를 수신할 수 있는 혼성변환 방식의 RF 전단부 구조를 제안하고 이의 타당성을 설계, 제작 및 실험을 통하여 검증하였다 제안한 혼성변환 방식의 RF 전단부는 상향변환 블럭을 적용하여 광대역 수신시 고조파 변환 및 영상신호 변환에 의해 발생되는 기존 RF 전단부의 성능 저하 문제를 개선했으며, 부고조파 혼합기에서 대역폭이 증가되는 원리를 적용하여 광대역 LO 신호의 구현을 위해 여러개의 국부발진기를 사용하는 기존 RF 전단부 구조들의 복잡도 문제를 개선하였다 제작한 회로들은 실험 결과 도출한 설계 규격을 만족하였고 RF 전단부 또한 80 dB 이상의 이득, 60 dB 이하의 잡음지수, 최소 이득조건에서 -50 dBm 이상의 IIP3 특성으로 목표 규격을 만족하였다.

  • PDF