• 제목/요약/키워드: EEPROM

검색결과 138건 처리시간 0.03초

Nano Floating Gate Memory 의 동작 및 특성 평가를 위한 주변회로 설계 (The design to the periphery circuit for operaton and characteristic assessment of the Nano Floating Gate Memory)

  • 박경수;최재원;김시내;윤한섭;곽계달
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2006년도 하계종합학술대회
    • /
    • pp.647-648
    • /
    • 2006
  • This paper presents the design results of peripheral circuits of non-volatile memory of nano floating gate cells. The designed peripheral circuits included command decoder, decoders, sense amplifiers and oscillator, which are targeted with 0.35um technology EEPROM process for operating test and reliable test. The simulation results show each operation and test mode of output voltage for word line, bit line, well and operating of sense amplifier.

  • PDF

0.35$\mu{m}$ 싱글폴리 표준 CMOS 공정에서 제작된 아날로그 메모리 셀의 프로그래밍 특성 (Characteristics of Programming on Analog Memory Cell Fabricated in a 0.35$\mu{m}$Single Poly Standard CMOS Process)

  • 채용웅;정동진
    • 대한전기학회논문지:시스템및제어부문D
    • /
    • 제53권6호
    • /
    • pp.425-432
    • /
    • 2004
  • In this paper, we introduce the analog memory fabricated in a 0.35${\mu}{\textrm}{m}$ single poly standard CMOS process. We measured the programming characteristics of the analog memory cell such as linearity, reliability etc. Finally, we found that the characteristics of the programming of the cell depend on the magnitude and the width of the programming pulse, and that the accuracy of the programming within 10mV is feasible under the optimal condition. In order to standardize the characteristics of the cell, we have investigated numbers of cells. Thus we have used a program named Labview and a data acquisition board to accumulate the data related to the programming characteristics automatically.

부유게이트 트랜지스터를 이용한 아날로그 연상메모리 설계 (Design of an Analog Content Addressable Memory Implemented with Floating Gate Treansistors)

  • 채용웅
    • 대한전기학회논문지:시스템및제어부문D
    • /
    • 제50권2호
    • /
    • pp.87-92
    • /
    • 2001
  • This paper proposes a new content-addressable memory implemented with an analog array which has linear writing and erasing characteristics. The size of the array in this memory is $2{\times}2$, which is a reasonable structure for checking the disturbance of the unselected cells during programming. An intermediate voltage, Vmid, is used for preventing the interference during programming. The operation for reading in the memory is executed with an absolute differencing circuit and a winner-take-all (WTA) circuit suitable for a nearest-match function of a content-addressable memory. We simulate the function of the mechanism by means of Hspice with 1.2${\mu}m$ double poly CMOS parameters of MOSIS fabrication process.

  • PDF

ONO Ruptures Caused by ONO Implantation in a SONOS Non-Volatile Memory Device

  • Kim, Sang-Yong;Kim, Il-Soo
    • Transactions on Electrical and Electronic Materials
    • /
    • 제12권1호
    • /
    • pp.16-19
    • /
    • 2011
  • The oxide-nitride-oxide (ONO) deposition process was added to the beginning of a 0.25 ${\mu}m$ embedded polysiliconoxide-nitride-oxide-silicon (SONOS) process before all of the logic well implantation processes in order to maintain the characteristics of basic CMOS(complementary metal-oxide semiconductor) logic technology. The system subsequently suffered severe ONO rupture failure. The damage was caused by the ONO implantation and was responsible for the ONO rupture failure in the embedded SONOS process. Furthermore, based on the experimental results as well as an implanted ion's energy loss model, processes primarily producing permanent displacement damages responsible for the ONO rupture failure were investigated for the embedded SONOS process.

스마트카드상에서의 ID 기반 인증서비스 구현 (An Implementation of ID-based Authentication Service on Smart Card)

  • 이윤호;장청룡
    • 한국정보보호학회:학술대회논문집
    • /
    • 한국정보보호학회 1994년도 종합학술발표회논문집
    • /
    • pp.91-98
    • /
    • 1994
  • 기존의 인증과정에서 이용되는 토큰으로는 자기카드가 많이 쓰이고 있으나 앞으로는 스마트카드가 이를 대체할 전망이다. 그러나 우리나라의 실정은 차세대카드로 불리는 스마트카드의 활용이 극히 부진한 실정이다. 스마트카드는 초기의 단순 메모리형 카드에서 점차 복잡한 형태의 카드로 발전하고 있으며 DES나 RSA 암호계를 내장하였을 뿐만 아니라 근래에는 현대 암호학의 고속계산 모듈을 담고 있는 카드까지 등장하고 있다. DRS를 이용한 인증은 빠른 속도와 구현의 용이성으로 인한 장점이 있는 반면, 카드 인증에 필요한 키를 단말기가 모두 관리해야 하는 문제가 있었다. 본 논문에서는 DE5 내장형 스마트카드에 ID 개념을 적용하여 키관리가 필요없는 사용자 인증 및 카드와 단말기간의 양방향 인증을 구현하였다. 사용된 스마트카드는 8-bit CPU를 내장하고 2kbytes의 EEPROM을 이용하며 프로그램의 다운로드수행은 고려하지 않았다.

  • PDF

조명 단말기의 직렬연결을 통한 주소 자동할당 방안 (Address Auto-Allocation Method using Serial Connection of Lighting Terminals)

  • 최성철;이원호;문병구;권만준
    • 한국산학기술학회:학술대회논문집
    • /
    • 한국산학기술학회 2010년도 춘계학술발표논문집 1부
    • /
    • pp.27-29
    • /
    • 2010
  • 본 논문은 DMX-512 프로토콜에서 모든 조명등을 직렬 연결하는 주소 자동할당(Address Auto-Allocation) 방안을 소개한다. 조명 산업의 통신 표준인 DMX512(ANSI E1.11) 프로토콜은 기본적으로 조명등을 구별할 수 있는 주소가 필요하다. 기존의 방식은 이 주소를 조명등에 어떠한 형태(DIP Switch, EEPROM에 저장)로든 할당하고 서로를 구별하여, DMX512 통신 데이터에서 자신의 색상 데이터를 얻을 수 있다. 또한, DMX512 프로토콜의 전기적인 특성상 조명등 32대 마다 분배기가 필요하다. 본 논문은 DMX512 프로토콜에서 모든 조명등을 직렬로 연결하여 주소 자동할당 기능을 갖게 함으로써 단말기 주소 부여에 대한 불편함을 해소하고, 분배기의 사용 또한 필요 없게 하였다. 본 논문에서 제안한 방안을 반도체 LED 조명등에 적용하여 ON-OFF제어, 디밍제어, 순차제어, 무지개제어 등이 동작하는 것을 확인하였다.

  • PDF

IDEA의 고속 암호칩 설계 (Design of the High-Speed Encryption Chip of IDEA(International Data Encryption Algorithm))

  • 이상덕
    • 정보보호학회논문지
    • /
    • 제8권4호
    • /
    • pp.21-32
    • /
    • 1998
  • 통신 및 컴퓨터 시스템의 처리 속도가 높아짐에 따라 정보 보호를 위해서 고속의 데이터처리가 반드시 요구되어진다. 따라서 본 논문에서는 국제 표준 암호알로기즘의 하나인ISDEA(International Data Encryption Algorithm)를 고속 연산을 위하여 알고리즘을 분석하고 암호화 수행시간을 감소하기 위하여 파이프라인 처리를 하며, 서브키 생성시의 연산회수를 줄이기 위하여 서브키 블록을 EEPROM 으로 구현하였다. 전체적인 시스템은 VHDL(VHSIC Hardware Description Language)을 사용하여 설계하였다. IDEA 알고리듬은 EDA tool인 Synopsys를 사용하여 Sunthesis하였으며, Xilinx의 FPGA XC4052XL을 이용하여 One CHip화 시켰다. 입력 클럭으로 20Mhz를 사용하였을 때, data arrival time은 687.07ns였으며, 109.01 Mbp의 속도로 동작하 였다.

가속도계를 이용한 편마비 환자의 보행 분석 알고리즘 개발 (Development of Gait Analysis Algorithm for Hemiplegic Patients based on Accelerometry)

  • 이재영;이경중;김영호;이성호;박시운
    • 전자공학회논문지SC
    • /
    • 제41권4호
    • /
    • pp.55-62
    • /
    • 2004
  • 본 연구에서는 보행 가속도 신호를 측정할 수 있는 휴대용 무선 가속도 측정 시스템을 설계하고 편마비 환자로부터 획득된 데이터를 이용하여 보행 인자 계산과 보행의 규칙성 및 대칭성을 평가할 수 있는 보행 자동분석 알고리즘을 개발하였다. 휴대용 무선 가속도 측정 시스템은 2축 가속도계와 증폭기 및 16㎐ 저역 통과 필터로 구성된 아날로그 신호처리부(가속도 센서부)와 원칩 마이크로프로세서, EEPROM RF 송신부 및 수신부로 구성되어 있다. 보행 분석 알고리즘은 FFT 분석부, 필터 처리부 및 정점 검출부로 구성된다. 알고리즘 개발 및 평가를 위하여 8명의 편마비 환자가 실험군으로 또 다른 8명의 편마비 환자가 대조군으로 참여하였으며, 요추 3∼4번 위치에서 10m 동안의 보행 가속도 신호를 60㎐의 샘플링 주파수로 측정하였다. 보행자동분석 알고리즘에 의해 먼저 보행 구분점을 검출하고 좌우 발을 구분하였으며, 이 정보를 이용하여 보행 인자들을 계산하였다. 비디오 데이터와 보행 가속도 신호를 직접 관찰하여 얻은 정보와 비교하여 알고리즘의 성능을 평가한 결과 보행 구분점이 모두 정확히 검출되었으며 좌우 발 또한 모두 구분되었다. 향후 알고리즘의 신뢰성과 더 많은 보행 인자들을 계산할 수 있도록 성능을 향상시킴으로써 임상에서 편마비 환자의 재활치료 성과를 평가하는데 사용될 수 있을 것이다.

다중 TMS320C31 DSP를 사용한 3-D 비젼센서 Implementation (A 3-D Vision Sensor Implementation on Multiple DSPs TMS320C31)

  • V.옥센핸들러;A.벤스하이르;P.미셰;이상국
    • 센서학회지
    • /
    • 제7권2호
    • /
    • pp.124-130
    • /
    • 1998
  • 독립적인 로보트나 자동차 제어 응용을 위하여 고속 3-D 비젼시스템들은 매우 중요하다. 이 논문은 다음과 같은 세가지 과정으로 구성되는 stereo vision process 개발에 대하여 논술한다 : 왼쪽과 오른쪽 이미지의 edges 추출, matching coresponding edges와 3-D map의 계산. 이 process는 VME 150/40 Imaging Technology vision system에서 이루어졌다. 이것은 display, acqusition, 4Mbytes image frame memory와 세 개의 연산 카드로 구성되는 modular system이다. 40 MHz로 작동하는 프로그래머불 연산 모듈은 $64{\times}32$ bit instruction cache와 두개의 $1024{\times}32$ bit RAM을 가진 TMS320C31 DSP에 기초를 두고 있다. 그것들은 각각 512 Kbyte static RAM, 4 Mbyte image memory, 1 Mbyte flash EEPROM과 하나의 직렬 포트로 구성되어있다. 모듈간의 데이터 전송과 교환은 8 bit globalvideo bus와 세 개의 local configurable pipeline 8 bit video bus에 의하여 이루어졌고, system management를 위하여 VME bus가 쓰였다. 두 개의 DSP는 왼쪽 및 오른쪽 이미지 edges 검출을 위하여 쓰였고 마지막 processor는 matching process와 3-D 연산에 사용되었다. $512{\times}512$픽셀 이미지에서 이 센서는 scene complexity에 따라 1Hz정도의 조밀한 3-D map을 생성했다. 특수목적의 multiprocessor card들을 사용하면 결과를 향상시킬 수 있을 것이다.

  • PDF

CO/HC 가스 인식을 위한 소형 전자코 시스템의 제작 및 특성 (Fabrication and Characterization of Portable Electronic Nose System for Identification of CO/HC Gases)

  • 홍형기;권철한;윤동현;김승렬;이규정;김인수;성영권
    • 센서학회지
    • /
    • 제6권6호
    • /
    • pp.476-482
    • /
    • 1997
  • 주성분 분석 및 역전달 인공 신경망의 패턴 인식 기법과 산화물 반도체 가스센서 어레이를 사용한 소형 전자코 시스템을 제작하여 그 특성을 평가하였다. 센서 어레이로서 Pd가 첨가된 $WO_{3}$, Pt가 첨가된 $SnO_{2}$, $TiO_{2}-Sb_{2}O_{5}-Pd$가 첨가된 $SnO_{2}$, $TiO_{2}-Sb_{2}O_{5}-Pd$가 첨가된 후 Pd 코팅층이 형성된 $SnO_{2}$, $Al_{2}O_{3}$가 첨가된 ZnO 및 $PdCl_{2}$가 첨가된 $SnO_{2}$ 등의 6가지 조성의 감지재료가 사용되었다. 전자코 시스템 하드웨어는 CPU로서 16bit의 Intel 80c196kc, 시스템 동작 프로그램의 저장을 위한 EPROM, 인공 신경망의 최적화된 가중치의 다운로딩을 위한 EEPROM, 가스농도의 결과 표시를 위한 LCD 등으로 구성하였다. 시스템의 성능 평가를 위해 자동차에서 배출되는 환경오염 물질인 CO/HC 가스(CO 0%/HC 0 ppm 에서 CO 7.6%/HC 400 ppm 까지 범위의 26가지 CO/HC 혼합가스 패턴)에 대한 인식 실험 결과 우수한 특성을 얻을 수 있었다.

  • PDF