• 제목/요약/키워드: Display IC

검색결과 151건 처리시간 0.03초

전압 이득 향상을 위한 고전압 CMOS Rail-to-Rail 입/출력 OP-AMP 설계 (A High Voltage CMOS Rail-to-Rail Input/Output Operational Amplifier with Gain enhancement)

  • 안창호;이승권;전영현;공배선
    • 대한전자공학회논문지SD
    • /
    • 제44권10호
    • /
    • pp.61-66
    • /
    • 2007
  • 본 논문에서는LCD (Liquid Crystal Display) source driver IC에서 사용되는 고전압 op-amp의 출력 편차를 개선하기 위하여 전압 이득을 향상한 CMOS rail-to-rail 입/출력 op-amp를 제안하였다. 제안된 op-amp는 15 V 이상의 고전압 MOSFET의 과도한 channel length modulation에 의한 전압 이득의 감소로 offset 전압이 커지는 문제를 해결하기 위하여 cascode 구조를 갖는 floating current source 및 class-AB control단을 채용하고 있다. 제안된 op-amp는 HSPICE 시뮬레이션을 통하여 전압 이득이 기존 대비 30 dB 향상됨을 확인하였으며, onset 전압은 기존 6.84 mV에서 $400\;{\mu}V$ 이하로 개선됨을 확인하였다. 또한, 제안된 op-amp가 적용된 LCD source driver IC의 실측 결과 출력 편차는 기존 대비 2 mV 향상됨을 확인하였다.

a-Si TFT based systems on TFT-LCD panels

  • Wang, Wen-Chun;Chan, Chien-Ting;Han, Hsi-Rong
    • 한국정보디스플레이학회:학술대회논문집
    • /
    • 한국정보디스플레이학회 2007년도 7th International Meeting on Information Display 제7권2호
    • /
    • pp.1168-1171
    • /
    • 2007
  • Integrating systems on TFT-LCD panels is more and more popular for the mobile display application. However, it may not be necessary to use LTPS TFT devices. A-Si TFTs are used to integrate systems on TFT-LCD panels, especially scan (gate) drivers. To further reduce the chip size of driver IC, the triplegate pixel structure is developed. Therefore, the number of the source lines is reduced to 1/3 times.

  • PDF

A 2.4-in QVGA p-Si LTPS AMLCD for Mobile Application

  • Chen, Yu-Cheng;Lin, Tai-Ming;Hsu, Tien-Chu
    • 한국정보디스플레이학회:학술대회논문집
    • /
    • 한국정보디스플레이학회 2005년도 International Meeting on Information Displayvol.II
    • /
    • pp.1029-1032
    • /
    • 2005
  • A 262K-color QVGA LTPS AMLCD was developed. This panel has integrated gate driver and data multiplexer (1:3) by p_Si LTPS TFT process. The commercialized driver IC was adopted to implement this display. Fine image quality, low powerconsumption and cost-efficiency feature make the panel be suitable for mobile application.

  • PDF

Development of New COG Technique Using Eutectic Bi-Sn and In-Ag Solder Bumps for Flat Panel Display

  • Kang, Un-Byoung;Kim, Young-Ho
    • 한국정보디스플레이학회:학술대회논문집
    • /
    • 한국정보디스플레이학회 2002년도 International Meeting on Information Display
    • /
    • pp.270-274
    • /
    • 2002
  • We have developed a new COG technique using flip chip solder joining technology for excellent resolution and high quality LCD panels. Using the eutectic Bi-Sn and the eutectic In-Ag solder bumps of 50-80 ${\mu}m$ pitch sizes, a ultrafine interconnection between IC and glass substrate was successfully made at or below $160^{\circ}C$. The contact resistance and reliability of Bi-Sn solder joint showed the superiority over the conventional ACF bonding.

  • PDF

컴퓨터 생성 홀로그램 시스템의 버스 구조 분석 (Bus Architecture Analysis for System of Computer Generated Hologram)

  • 한익섭;이윤혁;서영호;김동욱
    • 한국방송∙미디어공학회:학술대회논문집
    • /
    • 한국방송공학회 2012년도 하계학술대회
    • /
    • pp.115-116
    • /
    • 2012
  • 최근 차세대 영상 기술로 홀로그래피가 많은 주목을 받고 있다. 컴퓨터를 이용한 홀로그램 생성 방법(computer generated hologram, CGH)을 많이 사용하고 있는데 CGH는 많은 연산량이 요구되기 때문에 실시간의 CGH를 위해서 FPGA나 GPU를 이용한 연산 방법이 주로 사용되고 있다. 하드웨어를 기반으로 하여 구현할 경우에 내부 시스템의 비트 제한으로 인하여 S/W와 같은 품질을 얻을 수 없다. 따라서 본 논문에서는 품질의 저하를 최소화하면서 하드웨어의 자원을 최대한 감소시킬 수 있는 하드웨어 비트 너비를 분석하여 가이드라인을 제시하고자 한다.

  • PDF

전력 제어 기능을 가진 DC-DC 내장형 LED Driver IC 설계 (DC-DC integrated LED Driver IC design with power control function)

  • 이승우;이중기;김선엽
    • 한국산학기술학회논문지
    • /
    • 제21권12호
    • /
    • pp.702-708
    • /
    • 2020
  • 최근 LED 디스플레이 시스템의 대형화에 따라서 시스템의 효과적인 전력 제어 방법에 대한 연구가 진행 중이다. 그 중에서 본 논문에서는 BLU(Backlight unit)시스템의 채널 별 LED 특성차에 기인한 전력 손실을 최소화하기 위한 전력 제어 방법을 제안하였다. 제안된 전력 제어 기능을 갖는 LED 드라이버 IC는 전 채널의 정전류 동작이 가능한 최소 headroom 전압을 검출 후 DC-DC 컨버터 출력을 선형적으로 제어하여, 불필요한 추가 전압에 따른 전력 소모를 최소화 할 수 있도록 하였다. 또한 채널 별 전압 감지 비교기와 기준 전압 생성 회로가 필요하지 않아서 집적 회로 구현시 칩사이즈 감소 및 안정화 측면에서 큰 장점을 갖는다. 제안된 전력 제어 기능 동작을 검증하기 위해서, DC-DC 내장형 전력제어 LED driver IC를 Cadence 및 Synopsys사의 Design Tool을 사용하여 설계하였으며, Magnachip 0.35um 5V/40V CMOS 공정을 사용하여 제작하였다. 제작된 IC실험을 통해서 제안된 전력 제어 방법이 BLU시스템의 최소 필요 전압을 정상적으로 제어함을 확인하였다.

LED 구동 IC를 위한 레벨 시프터 방식의 전하펌프 회로 설계 (Design of a Charge Pump Circuit Using Level Shifter for LED Driver IC)

  • 박원경;박용수;송한정
    • 한국전기전자재료학회논문지
    • /
    • 제26권1호
    • /
    • pp.13-17
    • /
    • 2013
  • In this paper, we designed a charge pump circuit using level shifter for LED driver IC. The designed circuit makes the 15 V output voltage from the 5 V input in condition of 50 kHz switching frequency. The prototype chip which include the proposed charge pump circuit and its several internal sub-blocks such as oscillator, level shifter was fabricated using a 0.35 um 20 V BCD process technology. The size of the fabricated prototype chip is 2,350 um ${\times}$ 2,350 um. We examined performances of the fabricated chip and compared its measured results with SPICE simulation data.

IC를 이용한 전력량 측정에 관한 연구 (A study on power mesearement using Isolate IC)

  • 이종화;임정민;한태영;문채주
    • 한국조명전기설비학회:학술대회논문집
    • /
    • 한국조명전기설비학회 2004년도 춘계학술대회 논문집
    • /
    • pp.419-423
    • /
    • 2004
  • This paper shows a new concept of digital power meter based on the optical sensing technique. The digital power meter with isolate IC so called Photocoupler is designed and implemented. The system composed of power and analong interface circuits, micro-controller and LCD display circuits. The most errors in power meter happen on measurement and calculation process for load voltages and currents. The suggested method on this paper is to use no noise sensor and PIC microprocessor. The results of simple test for power meter prototype are showed a nearly similar date to commercial product.

  • PDF

플라즈마 디스플레이 패널의 새로운 표시기간 중첩 프라이밍 방전 기술 (Novel Priming Discharge Overtopping with Display Period Technique for the Plasma Display Panels)

  • 염정덕
    • 조명전기설비학회논문지
    • /
    • 제21권8호
    • /
    • pp.27-33
    • /
    • 2007
  • 램프(ramp) 파형의 프라이밍 펄스를 표시방전 유지기간에 중첩시켜 인가함으로써, 단일 구동회로를 사용하여 플라즈마 디스플레이 패널(PDP)의 전체를 동시에 방전시킬 수 있는 새로운 프라이밍(priming) 방전기술을 고안하였다. 실험결과로부터 표시방전이 없는 화소에만 프라이밍 방전이 일어남을 확인하였으며 표시방전은 프라이밍 펄스의 영향을 거의 받지 않는다는 것을 알았다. 또한 제안된 프라이밍 방전 기술을 적용한 구동방식을 사용하여 0.7 [${\mu}s$]의 어드레스 펄스폭을 가지는 고속 구동을 실현하였고 40[V]의 넓은 어드레스 전압 범위를 얻었다. 이 결과는 1080개의 수평주사선수를 가지는 full-HDTV PDP를 밝기의 감소 없이 구동할 수 있으며 이 기술은 상용의 구동IC를 사용할 수 있도록 설계되었으므로 상용화 가능성도 높다.

어드레스 오방전 보상 저가형 플라즈마 디스플레이 패널 TV 구동 시스템 (Cost Effective Plasma Display Panel TV Driving system with an address misfiring compensation circuit)

  • 이강현;이대식
    • 한국산업정보학회논문지
    • /
    • 제18권3호
    • /
    • pp.1-8
    • /
    • 2013
  • 본 논문에서는 최근 3D 콘텐츠의 증가로 다시 주목을 받고 있는 PDP TV를 위한 저가형 구동 시스템을 제안한다. PDP TV의 경우 기체 방전을 이용하여 영상을 표시하는 장치로서 진공 상태의 패널에 수많은 전압을 가하여 플라즈마 상태로 만든 다음 영상 신호에 의하여 영상 및 밝기가 표현된다. 이러한 PDP TV는 많은 전압을 가하기 위하여 3개 전극에 각각 필요한 구동회로 보드가 붙게 되는데, 대 전력을 다루기 때문에 보드 사이즈와 사용되는 소자가 큰 가격을 차지하고 있다. 본 논문에서는 기존의 3개의 보드로 이루어진 구동 시스템을 오방전을 보상하기 위한 어드레스 에너지 회수 구동회로를 포함한 2개 보드로 이루어진 새로운 저가형 PDP TV 구동회로를 제안하고 이를 42인치 HD PDP TV를 통해 검증한다.