Bus Architecture Analysis for System of Computer Generated Hologram

컴퓨터 생성 홀로그램 시스템의 버스 구조 분석

  • 한익섭 (광운대학교 플라즈마 바이오디스플레이 학과) ;
  • 이윤혁 (광운대학교 플라즈마 바이오디스플레이 학과) ;
  • 서영호 (광운대학교 플라즈마 바이오디스플레이 학과) ;
  • 김동욱 (광운대학교 플라즈마 바이오디스플레이 학과)
  • Published : 2012.07.05

Abstract

최근 차세대 영상 기술로 홀로그래피가 많은 주목을 받고 있다. 컴퓨터를 이용한 홀로그램 생성 방법(computer generated hologram, CGH)을 많이 사용하고 있는데 CGH는 많은 연산량이 요구되기 때문에 실시간의 CGH를 위해서 FPGA나 GPU를 이용한 연산 방법이 주로 사용되고 있다. 하드웨어를 기반으로 하여 구현할 경우에 내부 시스템의 비트 제한으로 인하여 S/W와 같은 품질을 얻을 수 없다. 따라서 본 논문에서는 품질의 저하를 최소화하면서 하드웨어의 자원을 최대한 감소시킬 수 있는 하드웨어 비트 너비를 분석하여 가이드라인을 제시하고자 한다.

Keywords

Acknowledgement

Grant : 대화형 디지털 홀로그램 통합서비스 시스템의 구현을 위한 신호처리 요소 기술 및 하드웨어 IP 개발

Supported by : 한국산업기술평가관리원