• 제목/요약/키워드: Direct Digital Synthesizer(DDS)

검색결과 42건 처리시간 0.025초

DDS 방식에 의한 고속 가변 클럭 발생기의 설계 (Design of the High Speed Variable Clock Generator by Direct Digital Synthesis)

  • 김재향;김기래
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2001년도 춘계종합학술대회
    • /
    • pp.443-447
    • /
    • 2001
  • 통신회로에서 많이 사용되는 PLL 방식에 의한 주파수 합성기는 여러 장점이 있지만 위상잡음 특성이 나쁘고 긴 주파수 도약 시간을 갖기 때문에, 최근의 고속(l$\mu\textrm{s}$이하)으로 주파수 호핑(Frequency Hopping)을 요구하는 디지털 통신 시스템에서는 사용이 어렵다. 본 연구는 디지털 영상 패턴 발생기에서 1600hops/s 로 600개 이상의 랜덤한 주파수를 발생하는 주파수합성기를 DDS (Direct Digital Synthesis) 방식을 이용하고, CPLD에 의해 구현하였다.

  • PDF

소형화된 Ka 대역 밀리미터파 탐색기용 초고속 주파수합성기 (A Compacted Ultra-fast Ka-band Frequency Synthesizer for Millimeter Wave Seeker)

  • 임주현;양승식;송성찬
    • 대한전자공학회논문지TC
    • /
    • 제49권1호
    • /
    • pp.85-91
    • /
    • 2012
  • 본 논문은 Ka 대역 밀리미터파 탐색기용 주파수합성기 제작에 대한 논문이다. 높은 주파수 해상도와 빠른 천이 응답 시간을 위해 DDS(Direct Digital Synthesizer)를 이용한 디지털 합성방식으로 설계하였다. 하지만 DDS의 주파수합성 대역은 시스템 클럭의 1/2정도로 제한되기 때문에 주파수합성 범위가 저주파대역으로 제한되는 단점을 가지고 있다. 그래서 주파수 4체배기와 국부신호를 사용하여 Ka 대역으로 상향 변환하였다. 제안된 주파수합성기는 대역폭 500MHz, 주파수 스위칭 시간은 $0.7{\mu}s$이하, 불요파 특성 -52dBc이하, 위상잡음 특성은 오프셋 100kHz에서 -99dBc/Hz, 평탄도는 ${\pm}1dB$이하로 측정되었다.

고속 주파수 합성기용 광대역 DDS 모듈 (A Wideband DDS Module for High-Speed Frequency Synthesizer)

  • 박범준;박동철
    • 한국전자파학회논문지
    • /
    • 제25권12호
    • /
    • pp.1243-1250
    • /
    • 2014
  • 본 논문에서는 0.5~1.1 GHz 주파수 범위를 갖는 광대역 DDS(Direct Digital Synthesizer) 모듈의 설계 및 제작 결과에 대해 기술하고자 한다. 600 MHz 대역폭을 갖는 광대역 DDS 구현을 위해 DDS의 클럭을 2.4 GHz로 선정하였다. 광대역 DDS의 불요신호(spurious) 특성을 개선하기 위해 출력 불요신호 대비 크기가 같고, 역위상을 갖는 여러 개의 신호들을 동시에 발생시킨 후 DDS 내부에서 출력 신호와 합성하였다. 제작된 DDS 모듈의 불요신호는 상용 DDS 대비 10 dB 정도 개선되었고, DDS 모듈의 동조 속도는 340 ns 이하임을 확인하였다.

다기능 레이더용 주파수합성기 개발 (Development of the Frequency Synthesizer for Multi-function Radar)

  • 이희민;최재흥;한일탁
    • 한국정보통신학회논문지
    • /
    • 제22권8호
    • /
    • pp.1099-1106
    • /
    • 2018
  • 본 논문은 장거리 다기능레이더용 주파수합성기 개발에 관한 것으로 다기능레이더 체계의 기능 및 성능을 보장하기 위해 필요한 주파수합성기 성능지표를 도출하고 분석하였다. 다기능레이더는 위상배열 전자 스캔 방식을 적용한 레이더체계이고, 주파수합성기는 STALO를 포함하여 다기능레이더에 필요한 다양한 주파수신호를 합성하는 역할을 수행한다. 다기능레이더 요구사항 분석을 통해 최적의 주파수합성 방식을 선택하고, 회로크기를 포함한 성능 및 기능을 최적화하였다. 도출된 MFR용 주파수합성기 개발규격을 만족하기 위해 DDS-driven Offset-PLL(Phase Locked Loop) 방식을 사용하여 낮은 위상 잡음과 빠른 주파수 고정 시간, 우수한 불요파 특성을 갖는 주파수 합성기를 설계 및 제작하였다. 제작된 다기능 레이더용 주파수합성기는 위상잡음 -131dBc/Hz@100kHz 이하, 주파수 고정시간 $4.1{\mu}s$ 이하의 성능을 측정하였다.

FPGA의 DDS Core를 이용한 다중 톤 재밍 신호 생성 (Development of Multitone Jamming Technique Using DDS Core in FPGA)

  • 홍상근;곽창민;이왕용
    • 한국전자파학회논문지
    • /
    • 제22권9호
    • /
    • pp.827-832
    • /
    • 2011
  • 전쟁에서 통신은 매우 중요하다. 과거에는 전령을 이용하였으나 현대전에서는 통신기기의 발달로 주로 무선 통신망을 이용하고 있다. 현대전에서 적 전력을 약화시키기 위해 재밍 신호를 이용하여 적 통신망의 교란을 시도한다. 통신망을 교란하는 통신 재밍 신호로 흔하게 사용되는 것 중 톤 재밍 신호가 있다. 톤 재밍은 한 개 또는 여러 개의 톤을 주파수 스펙트럼 상에 출력하는 방법으로 적 무선 통신기의 수신단을 무력화 하는 기법이다. 본 논문에서는 Xilinx사에서 제공하는 FPGA(Field Programmable Gate Arry)와 DDS(Direct Digital Synthesizer) core를 사용하여 최대 10개의 톤을 생성하였으며, 생성된 톤의 간격과 개수를 제어하는 방안을 제시하고, 실제로 실험한 결과를 기술하였다.

ROM 사이즈 저감을 위한 DDS 설계기법 및 구현 (A Design Technique to Reduce DDS ROM Size and Its Implementation)

  • 전만영;이행우
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2005년도 춘계종합학술대회
    • /
    • pp.1053-1056
    • /
    • 2005
  • 본 논문에서는 ROM 사이즈를 줄이기 위한 디지털 합성기의 설계기법과 그 구현에 관하여 기술한다. 지금까지 제안된 설계기법과는 달리, 본 논문에서 제안하는 기법은 최소한의 부가적 하드웨어만을 사용하여 ROM 사이즈를 대폭 줄일 수 있다. 구현된 디지털 합성기는 입력한 주파수 제어값에 따라 원하는 발진 주파수를 정확하게 합성해내고 있음을 측정결과로부터 확인할 수 있었다.

  • PDF

DDS를 이용한 주파수 합성기 설계 및 그 성능평가에 관한 연구 (A Study on the Frequency Synthesizer using the DDS and its Performance Evaluation)

  • 이헌택
    • 한국전자통신학회논문지
    • /
    • 제7권2호
    • /
    • pp.333-339
    • /
    • 2012
  • 통신의 세계적 흐름은 고속화와 디지털화 그리고 대용량화의 추세로 흐르고 있다. 또한 한정된 자원인 주파수를 효율적으로 이용하기 위하여 대역확산 방식이 대표하여 그 주를 이루고 있다. 주파수 합성기로서 통신시스템에 많이 이용되고 있는 PLL(Phase Lock Loop)은 위상잡음 등 여러 가지 문제점을 가지고 있기 때문에, 이러한 문제점을 최소화 할 수 있는 디지털 소자인 직접디지털 합성기(DDS : Direct Digital Synthesis)를 이용하여 고속주파수도약 시스템을 설계하기위한 성능평가에 대하여 연구하여, 오율 개선의 해석과 고속 주파수 도약이 가능한 시스템을 설계하고 그 성능을 평가 하였다.

DDS를 이용한 고속 주파수 Hopping용 디지털 주파수 합성기 구현 (Implementation of Digital Frequency Synthesizer for High Speed Frequency Hopping)

  • 김영완
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2006년도 춘계종합학술대회
    • /
    • pp.607-610
    • /
    • 2006
  • 본 논문에서는 고속 주파수 도약과 높은 주파수 분해도 신호를 발생하는 디지털 주파수 합성기를 구현한다. 고속 주파수 도약과 미세한 도플러 주파수 보정을 위한 높은 주파수 분해도를 갖는 DDS 기술과 직접주파수 변환을 위한 광대역 PLL 기술을 적용하여 DVB-RCS 전송을 위한 전송 중간 주파수 신호를 직접 발생하는 주파수 합성기를 구현한다. $2.5\sim3.0GHz$ 대역의 500 MHz 사용 주파수 대역내에서 -50 dBc 이하의 스퓨리어스 신호 억압을 제공하고, 0.233 Hz의 세밀한 주파수 분해도와 125 ns 이하의 고속 주파수 도약 특성을 갖는 DFS구조를 갖는다. 또한 제작된 DFS는 광대역 사용주파수 영역에서 3 dB 이내의 이득 평탄도를 나타내었으며, 위상잡음은 1 KHz ???낵쩔【??? -75 dBc/Hz의 양호한 특성을 나타내었다.

  • PDF

DVB-RCS 전송을 위한 광대역 디지털 주파수 합성기 설계 및 구현 (Design and Implementation of Wideband Digital Frequency Synthesizer for DVB-RCS)

  • 김영완
    • 한국정보통신학회논문지
    • /
    • 제11권2호
    • /
    • pp.223-228
    • /
    • 2007
  • 본 논문에서는 고속 주파수 도약과 높은 주파수 분해도 그리고 광역 주파수 신호를 발생하는 디지털 주파수 합성기를 설계하고 구현한다. 고속 주파수 도약과 미세한 도플러 주파수 보정을 위한 높은 주파수 분해도를 갖는 DDS 기술과 직접 주파수 변환을 위한 광대역 PLL 기술을 적용하여 DVB-RCS 전송을 위한 전송 중간 주파수 신호를 직접 발생하는 주파수 합성기를 구현한다. $2.5{\sim}3.0$ GHz 대역의 500 MHz 사용 주파수 대역내에서 -50 dBc 이하의 스퓨리어스 신호 억압을 제공하고, 0.233 Hz의 세밀한 주파수 분해도와 125 ns 이하의 고속 주파수 도약 특성을 갖는 DFS구조를 갖는다. 또한 제작된 DFS는 광대역 사용주파수 영역에서 3 dB 이내의 이득 평탄도를 나타내었으며, 위상잡음은 1 KHz ?낵쩔【? -75 dBc/Hz의 양호한 특성을 나타내었다.

DAC를 적용한 DDS Driven Offset PLL모델링 및 설계 (Design and Modeling of a DDS Driven Offset PLL with DAC)

  • 김동식;이행수;김종필;김선주
    • 한국인터넷방송통신학회논문지
    • /
    • 제12권5호
    • /
    • pp.1-9
    • /
    • 2012
  • 본 논문은 레이더 시스템에 적용되는 고성능 PLL 주파수 합성기를 설계하고, 그 성능을 분석하였다. 소형화제작을 위해 PLL 간접합성방식을 적용하였으며, 광대역특성에서 우수한 위상잡음과 고속의 주파수합성시간을 갖기 위해 offset 방식의 PLL에 DDS를 기준신호로 설계 하였다. 또한, offset PLL에서 고속의 주파수 변환을 위해 DAC를 이용하여 coarse tune을 적용하였다. 이러한 구조에서의 성능 예측을 위해 각각의 잡음원에 대해 모델링을 적용하여 출력위상잡음을 예측하였으며, 제작결과와 비교 분석하였다. 그 결과 simulation과 측정결과가 일치함을 확인하였으며, 100KHz 옵셋 주파수에서 -126dBc/Hz의 우수한 위상잡음 특성과 10usec 이내의 고속의 주파수변환시간을 갖는 항공기용 레이더 주파수합성기를 설계하였다.