• 제목/요약/키워드: Biasing circuit

검색결과 52건 처리시간 0.025초

약하게 핀치오프된 Cold-HEMT를 이용한 새로운 HEMT 소신호 모델링 기법 (A New Small-Signal Modeling Method of HEMT Using Weakly Pinched-Off Cold-HEMT)

  • 전만영
    • 한국정보통신학회논문지
    • /
    • 제7권4호
    • /
    • pp.743-749
    • /
    • 2003
  • 본 논문에서는, cold-HEMT의 게이트에 핀치오프 전압보다 약간 낮은 전압을 가함으로써 게이트 손상문제로부터 자유로우며 부가적인 DC 측정을 필요로 하지 않는 새로운 HEMT 소신호 모델링 방법을 제시한다. 제시된 방법에 의해서 모델링된 회로의 S-파라미터 이론치는 49개의 동작 바이어스점에서 측정치와 62GHz까지 뛰어난 일치를 보였다.

전도성 EMI저감을 위한 능동형 공통모드 EMI 필터 (A Novel Active Common-mode EMI Filter for Mitigating Conducted EMI)

  • 손요찬;설승기
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2002년도 전력전자학술대회 논문집
    • /
    • pp.91-94
    • /
    • 2002
  • This paper presents a novel active common-mode EMI filter for the PWM inverter application. The proposed filter is based on the current sensing and compensation circuit and it utilizes a fast transistor amplifier for the current compensation. The amplifier utilizes an isolated low-voltage dc power supply for its biasing and it is possible to construct the active filter independent of the source voltage of the equipment. Thus the proposed active filter can be used in any application regardless of its working voltage. The effectiveness of the proposed circuit is verified by experimental results.

  • PDF

대형 RSFQ 회로의 구성 (Issues in Building Large RSFQ Circuits)

  • 강준희
    • Progress in Superconductivity
    • /
    • 제3권1호
    • /
    • pp.17-22
    • /
    • 2001
  • Practical implementation of the SFQ technology in most application requires more than single-chip-level circuit complexity. Multiple chips have to be integrated with a technology that is reliable at cryogenic temperatures and supports an inter-chip data transmission speed of tens of GHz. In this work, we have studied two basic issues in building large RSFQ circuits. The first is the reliable inter-chip SFQ pulse transfer technique using Multi-Chip-Module (MCM) technology. By noting that the energy contained in an SFQ pulse is less than an attojoule, it is not very surprising that the direct transmission of a single SFQ pulse through MCM solder bump connectors can be difficult and an innovative technique is needed. The second is the recycling of the bias currents. Since RSFQ circuits are dc current biased the large RSFQ circuits need serial biasing to reduce the total amount of current input to the circuit.

  • PDF

Electronically tunable compact inductance simulator with experimental verification

  • Kapil Bhardwaj;Mayank Srivastava;Anand Kumar;Ramendra Singh;Worapong Tangsrirat
    • ETRI Journal
    • /
    • 제46권3호
    • /
    • pp.550-563
    • /
    • 2024
  • A novel inductance simulation circuit employing only two dual-output voltage-differencing buffered amplifiers (DO-VDBAs) and a single capacitance (grounded) is proposed in this paper. The reported configuration is a purely resistor-less realization that provides electronically controllable realized inductance through biasing quantities of DO-VDBAs and does not rely on any constraints related to matched values of parameters. This structure exhibits excellent behavior under the influence of tracking errors in DO-VDBAs and does not exhibit instability at high frequencies. The simple and compact metal-oxide semiconductor (MOS) implementation of the DO-VDBAs (eight MOS per DO-VDBA) and adoption of grounded capacitance make the proposed circuit suitable for on-chip realization from the perspective of chip area consumption. The function of the pure grounded inductance is validated through high pass/bandpass filtering applications. To test the proposed design, simulations were performed in the PSPICE environment. Experimental validation was also conducted using the integrated circuit CA3080 and operational amplifier LF-356.

Design and Realization of a Digital PV Simulator with a Push-Pull Forward Circuit

  • Zhang, Jike;Wang, Shengtie;Wang, Zhihe;Tian, Lixin
    • Journal of Power Electronics
    • /
    • 제14권3호
    • /
    • pp.444-457
    • /
    • 2014
  • This paper presents the design and realization of a digital PV simulator with a Push-Pull Forward (PPF) circuit based on the principle of modular hardware and configurable software. A PPF circuit is chosen as the main circuit to restrain the magnetic biasing of the core for a DC-DC converter and to reduce the spike of the turn-off voltage across every switch. Control and I/O interface based on a personal computer (PC) and multifunction data acquisition card, can conveniently achieve the data acquisition and configuration of the control algorithm and interface due to the abundant software resources of computers. In addition, the control program developed in Matlab/Simulink can conveniently construct and adjust both the models and parameters. It can also run in real-time under the external mode of Simulink by loading the modules of the Real-Time Windows Target. The mathematic models of the Push-Pull Forward circuit and the digital PV simulator are established in this paper by the state-space averaging method. The pole-zero cancellation technique is employed and then its controller parameters are systematically designed based on the performance analysis of the root loci of the closed current loop with $k_i$ and $R_L$ as variables. A fuzzy PI controller based on the Takagi-Sugeno fuzzy model is applied to regulate the controller parameters self-adaptively according to the change of $R_L$ and the operating point of the PV simulator to match the controller parameters with $R_L$. The stationary and dynamic performances of the PV simulator are tested by experiments, and the experimental results show that the PV simulator has the merits of a wide effective working range, high steady-state accuracy and good dynamic performances.

ESD 보호 소자를 탑재한 Peak Current-mode DC-DC Buck Converter (A Design of Peak Current-mode DC-DC Buck Converter with ESD Protection Devices)

  • 박준수;송보배;유대열;이주영;구용서
    • 전기전자학회논문지
    • /
    • 제17권1호
    • /
    • pp.77-82
    • /
    • 2013
  • 본 논문에서는 인덕터의 흐르는 전류를 감지하여 출력 전압을 일정하게 유지시키는 Peak Current-mode 방식의 DC-DC Buck Converter를 제안하고, 소신호 모델링에 기초하여 Power Stage 설계 방법과 시스템의 안정도를 설계하는 방법을 제안한다. 또한, dc-dc 컨버터의 신뢰성과 성능을 향상시키기 위해 보호회로를 추가하였다. 그리고 정전기 방지를 위하여 ESD 보호회로를 제안하였다. 제안된 보호회로는 게이트-기판 바이어싱 기술을 이용하여 낮은 트리거 전압을 구현하였다. 시뮬레이션 결과는 일반적인 ggNMOS의 트리거 전압(8.2V) 에 비해 고안된 소자의 트리거 전압은 4.1V 으로 더 낮은 트리거 전압 특성을 나타냈다. 본 논문에서 제안하는 회로의 시뮬레이션은 0.35um BCB 공정 파라미터를 이용하였고, Mathworks 사의 Mathlab과 Synopsys 사의 HSPICE 프로그램을 사용하여 검증하였다.

어드레스 오방전 보상 저가형 플라즈마 디스플레이 패널 TV 구동 시스템 (Cost Effective Plasma Display Panel TV Driving system with an address misfiring compensation circuit)

  • 이강현;이대식
    • 한국산업정보학회논문지
    • /
    • 제18권3호
    • /
    • pp.1-8
    • /
    • 2013
  • 본 논문에서는 최근 3D 콘텐츠의 증가로 다시 주목을 받고 있는 PDP TV를 위한 저가형 구동 시스템을 제안한다. PDP TV의 경우 기체 방전을 이용하여 영상을 표시하는 장치로서 진공 상태의 패널에 수많은 전압을 가하여 플라즈마 상태로 만든 다음 영상 신호에 의하여 영상 및 밝기가 표현된다. 이러한 PDP TV는 많은 전압을 가하기 위하여 3개 전극에 각각 필요한 구동회로 보드가 붙게 되는데, 대 전력을 다루기 때문에 보드 사이즈와 사용되는 소자가 큰 가격을 차지하고 있다. 본 논문에서는 기존의 3개의 보드로 이루어진 구동 시스템을 오방전을 보상하기 위한 어드레스 에너지 회수 구동회로를 포함한 2개 보드로 이루어진 새로운 저가형 PDP TV 구동회로를 제안하고 이를 42인치 HD PDP TV를 통해 검증한다.

체내 이식 기기용 표준 CMOS 고전압 신경 자극 집적 회로 (A High-Voltage Compliant Neural Stimulation IC for Implant Devices Using Standard CMOS Process)

  • 알피안 압디;차혁규
    • 전자공학회논문지
    • /
    • 제52권5호
    • /
    • pp.58-65
    • /
    • 2015
  • 본 논문에서는 신경 관련 인공 전자기기를 위한 신경 자극 집적회로를 $0.18-{\mu}m$ 표준 CMOS 반도체 공정을 이용하여 설계하였다. 제안 된 신경 자극 회로는 12.8-V 전원을 사용하면서 $10-k{\Omega}$의 부하에 최대 1 mA의 전류까지 전달이 가능하다. 표준 CMOS 공정 기술로 구현을 위해서 저전압 트랜지스터만을 이용하여 설계를 하였고, 고전압에서의 안정적인 동작을 위하여 트랜지스터 스태킹 기술을 적용하였다. 또한, 신경 자극 동작 후 전하 잔여량이 남아 있지 않도록 active charge balancing회로를 포함하였다. 제안 된 단일 채널 자극 집적회로의 경우 디지털-아날로그 변환기, 전류 출력 드라이버, 레벨 시프터, 디지털 제어 부분, 그리고 active charge balancing 회로까지 모두 포함하여 전체 칩 레이아웃 면적은 $0.13mm^2$을 차지하며, 다중 채널 방식의 신경 자극 기능의 체내 이식용 인공 전자기기 시스템에 적용을 하는데 적합하다.

고속 스위칭 Voltage Down Converter 회로 설계에 대한 연구 (Circuit Design of Voltage Down Converter for High Speed Application)

  • 이승욱;김명식
    • 전자공학회논문지SC
    • /
    • 제38권2호
    • /
    • pp.38-49
    • /
    • 2001
  • 본 논문은 IC chip내에서 전압을 낮추는 목적으로 사용되는 VDC 회로의 주파수 특성을 향상시키기 위한 새로운 회로를 제안한다. 제안된 회로에는 적응 바이어싱 방법을 통해 저전력소모 및 고속동작을 동시에 만족하는 두 개의 센서와 이 센서로 구동되는 3개의 transistor가 부가적으로 첨가되어 구동 transistor의 gate 충.방진 전류를 보상하여 구동회로의 정상동작을 유지시켜준다. 본 연구에 사용된 회로는 $0.62{\mu}m$ N well CMOS 공정을 사용하였으며, H spice simulation 결과, 내부전압의 변화폭은 부하전류가 0에서 $200m{\Lambda}$까지 5ns동안 증가할 경우 약 1.0V로, $200m{\Lambda}$에서 0으로 감소할 경우 약 0.6V로, 내부전압 회복시간은 증가시 7ns, 감소시 10ns로, 일반적인 구동방식에 비해 성능이 향상되었으며 전체 회로에 소모하는 power는 약 1.2mW로 매우 작았다.

  • PDF

인터콤 간 마이크 신호 경로 제어를 위한 Electret Microphone 연동 회로 설계 (Design of Electret Microphone Interfacing Circuit for Microphone Signal Path Control between Intercoms)

  • 조성희;정성재;김민선;남덕우;정다나;김준형
    • 한국항행학회논문지
    • /
    • 제28권3호
    • /
    • pp.309-314
    • /
    • 2024
  • 항공기 인터콤 장비는 조종사, 부조종사를 포함해 항공기 내의 승무원을 포함한 기내 음성 통화 기능을 수행한다. 항공기 개조 개발 사업에서 인터콤을 개발할 경우 추가되는 통신장비 또는 항전장비를 기존 인터콤과 헤드셋을 연동하도록 구성한다. 따라서 개발하는 인터콤은 항공기 헤드셋 마이크를 입력받고, 기존 인터콤에 마이크 신호를 송신하는 구성이 필요하며 일정 수준 이상의 신호품질이 요구된다. 이러한 요구사항을 만족하기 위해 마이크 신호 생성회로를 구성했으나 신호 품질이 불량하여 인터콤 설계 반영이 불가하다 판단했다. 마이크 신호 생성회로 자체의 문제를 없애기 위해 부하효과를 고려한 마이크 신호 브릿지 회로를 구성했고, 기능 및 품질 측정 결과 요구사항에 부합하였다. 본 논문은 마이크 신호 생성회로 및 브릿지 각각의 구성에 대해 제작 및 신호 품질에 대한 시험 결과를 검토한다.