• 제목/요약/키워드: A/D converter

검색결과 1,275건 처리시간 0.032초

차량 탑재형 배터리 충전기의 인터리브드 부스트 PFC 컨버터 제어시스템 설계 및 구현 (Design and Implementation of a Control System for the Interleaved Boost PFC Converter in On-Board Battery Chargers)

  • 이준혁;정광순;이경중;정재엽;김호경;홍성수;안현식
    • 전기학회논문지
    • /
    • 제65권5호
    • /
    • pp.843-850
    • /
    • 2016
  • In this paper, we propose a digital controller design process for the interleaved type of a boost PFC (Power Factor Correction) converter which can disperse the heat of the switching devices due to the interleaved topology. We establish a mathematical model of a boost PFC converter and propose a controller design method based on the root locus. The performance of the designed controller is verified by simulations. The measurement of the input voltage, inductor currents, and the converter output link voltage are needed for the control of the converter system which consists of a power unit and a control unit where a high-performance 32-bit microcontroller is used. The adjustment of A/D conversion timing is also needed to avoid high frequency noise generated when the switches on/off. It is illustrated by the real experiments that the designed control system with the properly adjusted ADC timing satisfies the given performance specifications of the interleaved boost PFC converter in the on-board slow battery charger.

고해상도를 위한 DAC 오차 보정법을 가진 10-비트 전류 출력형 디지털-아날로그 변환기 설계 (A Design of 10bit current output Type Digital-to-Analog converter with self-Calibration Techique for high Resolution)

  • 송준계;신건순
    • 한국정보통신학회논문지
    • /
    • 제12권4호
    • /
    • pp.691-698
    • /
    • 2008
  • 본 논문은 상위 7-비트와 하위3-비트의 binary-thermal decoding 방식과 segmented 전류원 구조로서 전력소모, 선형성 및 글리치 에너지 등 주요 사양을 고려하여, 3.3V 10비트 CMOS D/A 변환기를 제안한다. 동적 성능을 향상 시키기위해 출력단에 return-to-zero 회로를 사용하였고, segmented 전류원 구조와 최적화 된 binary-thermal decoding 방식으로 D/A 변환기가 가질 수 있는 장점은 디코딩 논리 회로의 복잡성을 단순화함으로 칩면적을 줄일 수 있다. 제안된 변환기는 $0.35{\mu}m$ CMOS n-well 표준공정을 이용한다. 설계된 회로의 상승/하강시간, 정착시간, 및 INL/DNL은 각각 1.90/2.0ns, 12.79ns, ${\pm}2.5/{\pm}0.7\;LSB$로 나타난다. 또한 설계된 D/A 변환기는 3.3V의 공급전원에서는 250mW의 전력소모가 측정된다.

고속전철용 단상 PWM 컨버터에 관한 연구 (A Single Phase PWM Converter for High Speed Traction System)

  • 김연준;김두식;이현원;서광덕;김남해
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 1997년도 추계학술대회 논문집 학회본부
    • /
    • pp.630-633
    • /
    • 1997
  • This paper describes a design of a single phase PWM converter for high speed train. Parallel operation and control method of four Quadrant PWM converters are described. Simulation and modelling of the converters is performed. Capacity of the converter/inverter and power circuit for high speed traction system designed. And harmonic contents of AC line current's are analyzed. The results of the simulation are presented.

  • PDF

뱅뱅형 위상 비교기를 이용한 새로운 고속 추적 레졸바/디지털 변환기 (A Resolver-to-Digital Converter Using a Bang-Bang Type Phase Comparater)

  • 임충혁;하인중;고명삼;오정현
    • 대한전기학회논문지
    • /
    • 제41권8호
    • /
    • pp.893-901
    • /
    • 1992
  • In this paper, we propose a new resolver-to digital(R/D) conversion method, in which a bang-bang type phase comparator is employed for fast tracking. We eliminate from the R/D conversion loop the low-pass filter which is needed to reject carrier signal and noise. Instead, we employ two prefilters outside the R/D conversion loop that take the role of the low-pass filter. Thereby, we can construct a fast and accurate tracking R/D converter. Some simulation and experimental results as well as mathematical performance analysis are presented to demonstrate the superior tracking performance of our R/D converter over conventional tracking R/D converters.

  • PDF

개선된 선형성과 해상도를 가진 10비트 전류 출력형 디지털-아날로그 변환기의 설계 (Monolithic and Resolution with design of 10bit Current output Type Digital-to-Analog Converter)

  • 송준계;신건순
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2007년도 추계종합학술대회
    • /
    • pp.187-191
    • /
    • 2007
  • 본 논문은 상위 7비트와 하위3비트의 binary-thermal decoding 방식과 segmented 전류원 구조로서 전력소모, 선형성 및 글리치 에너지등 주요 사양을 고려하여, 3.3V 10비트 CMOS D/A 변환기를 제안한다. 동적 성능을 향상 시키기위해 출력단에 return-to-zero 회로를 사용하였고, segmented 전류원 구조와 최적화 된 binary-thermal decoding 방식으로 D/A변환기가 가질 수 있는 장점은 디코딩 논리회로의 복잡성을 단순화 함으로 칩면적을 줄일 수 있다. 제안된 변환기는 $0.35{\mu}m$ CMOS n-well 표준공정을 이용한다. 설계된 회로의 상승/하강시간, 정착시간, 및 INL/DNL은 각각 1.90/2.0ns, 12.79ns, ${\pm}2.5/{\pm}0.7$ LSB로 나타난다. 또한 설계된 D/A 변환기는 3.3V의 공급전원에서는 250mW의 전력소모가 측정 된다.

  • PDF

쌍선형 변환을 이용한 TIM 구조를 갖는 과표본화율의 A/D변환기에 관한 연구 (A study on the Oversampling A/D Converter with TIM Structure designed by the bilinear transform)

  • 박종연;신종욱
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 1998년도 하계학술대회 논문집 G
    • /
    • pp.2411-2413
    • /
    • 1998
  • In this paper, using tile concept of block digital filtering, and the design procedure of time-interleaved oversampling converter are presented. it is shown that arbitrary sigma-delta A/D converter can be converted into corresponding time-interleaved structure. The TIM structure of this paper is designed by the bilinear transform. To verify the simulation results, a second-order TIM structure A/D converter has been implemented and the design process as well as experimented results are presented.

  • PDF

파이프라인 구조를 가진 고해상도 CMOS A/D 변환기를 위한 디지탈 교정 및 보정 회로 (Digital correction and calibration circuits for a high-resolution CMOS pipelined A/D converter)

  • 조준호;최희철;이승훈
    • 전자공학회논문지A
    • /
    • 제33A권6호
    • /
    • pp.230-238
    • /
    • 1996
  • In this paper, digital corrction and calibration circuit for a high-resolution CMOS pipelined A/D converter are proposed. The circuits were actually applied to a 12 -bit 4-stage pipelined A/D converter which was implemented in a 0.8${\mu}$m p-well CMOS process. The proposed digital correction logic is based on optimum multiplexer and two nonoverlapping clock phases resulting in a small die area snd a modular pipelined architecture. The propsoed digital calibration logic which consists of calibration control logic, error averaging logic, and memory can effectively perform self-calibration with little modifying analog functional bolcks of a conventional pipelined A/D conveter.

  • PDF

프로그래머블 전류모드 폴딩 . 인터폴레이션 CMOS A/D 변환기 설계 (Design of a programmable current-mode folding/interpolation CMOS A/D converter)

  • 김형훈
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2001년도 하계종합학술대회 논문집(2)
    • /
    • pp.45-48
    • /
    • 2001
  • An programmable current-mode folding and interpolation analog to digital converter (ADC) with programmable interpolator is proposed in this paper. A programmable interpolator is employed not only to vary the resolution of data converter, but also to decrease a power dissipation within the ADC. Because of varying the number of interpolation circuits, resolution is vary from 6 to 10bit. The designed ADC fabricated by a 0.6${\mu}{\textrm}{m}$ n-well CMOS double metal/single poly process. The experimental result shows the power dissipation from 26 to 87mW with a power supply of 3.3V.

  • PDF

RF 발생기용 고성능 능동 클램프 ZVS 플라이백 컨버터에 관한 연구 (A Study on the High Performance Active Clamp ZVS Flyback Converter for RF Generator)

  • 이우석;김준호;원충연;최대규;최상돈;김수석
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2001년도 전력전자학술대회 논문집
    • /
    • pp.534-537
    • /
    • 2001
  • This paper deals with the active clamp ZVS flyback converter for RF generator. The proposed converter has the characteristics of the low switching noise and high efficient regarding conventional flyback converter. To verify validity of the proposed converter, the 100kHz, 48V, 300W converter are simulation and experimental result. This converter will be apply to the discharge drive circuit for PDP(Plasma Display Panel) TV.

  • PDF

Offset Self-Calibration 기법을 적용한 1.2V 7-bit 800MSPS Folding-Interpolation A/D 변환기의 설계 (Design of a 1.2V 7-bit 800MSPS Folding-Interpolation A/D Converter with Offset Self-Calibration)

  • 김대윤;문준호;송민규
    • 대한전자공학회논문지SD
    • /
    • 제47권3호
    • /
    • pp.18-27
    • /
    • 2010
  • 본 논문에서는 offset self-calibration 기법을 적용한 7-bit 1GSPS folding-interpolation A/D 변환기를 제안한다. 제안하는 A/D 변환기는 folding rate 2, interpolation rate 8의 1+6 구조로 고속 동작에 적합하게 설계되었다. 또한 offset self-calibration 회로를 설계하여 공정 mismatch, 기생 저항, 기생 캐패시턴스 등에 의한 offset-voltage의 변화를 감소시켜 A/D 변환기의 성능 특성을 향상 시켰다. 제안하는 A/D 변환기는 1.2V 65nm 1-poly 6-metal CMOS 공정을 사용하여 설계 되었으며 유효 칩 면적은 $0.87mm^2$, 1.2V 전원전압에서 약 110mW의 전력소모를 나타내었다. 측정 결과 샘플링 주파수 800MHz, 입력 주파수 250MHz에서 39.1dB의 SNDR 특성을 보여주었으며, offset self-calibration 회로를 사용 하지 않은 A/D 변환기에 비해 SNDR이 약 3 dB 향상되었다.