• 제목/요약/키워드: 35 kHz bandwidth

검색결과 33건 처리시간 0.03초

과실 경도측정을 위한 비접촉 초음파 변환기 연구 (Study on Non-contact Ultrasonic Transducer for Measurement of Fruit Firmness)

  • 이상대;하태훈;김기복;김만수
    • Journal of Biosystems Engineering
    • /
    • 제35권3호
    • /
    • pp.189-196
    • /
    • 2010
  • This study was conducted to develop an non-contact ultrasonic transducer for measurement of fruit firmness. The center frequency of non-contact ultrasonic transducer was 500 kHz. As an active element of non-contact ultrasonic transducer, the 1-3 piezoelectric composite material was selected. That material has high piezoelectric properties such as electro-mechanical coupling factor, $k_t$ and piezoelectric voltage constant, $d_{33}$ and also that material has low acoustical impedance which enables to matching the acoustical impedances between piezoelectric material and air. As a front matching material between 1-3 piezoelectric composite material and air, various kinds of paper with different thickness were tested. To control the dead-zone of the fabricated non-contact ultrasonic transducer, the backing material composed of epoxy resin and tungsten powder were made and evaluated. The fabricated non-contact ultrasonic transducer for fruit showed that the cneter frequency, bandwidth and beamwidth were approximately 480 kHz, 30 % and 12 mm, respectively. It was concluded that non-contact measurement of apple firmness would be possible by using the fabricated non-contact ultrasonic transducer.

22.9 kV-y 배전선로의 전압계측방법 개선에 관한 연구 (A Study on the Improvement of Voltage Measuring Method of 22.9 kV-y Distribution Lines)

  • 길경석;송재용
    • 센서학회지
    • /
    • 제7권4호
    • /
    • pp.293-299
    • /
    • 1998
  • 본 연구의 목적은 22.9 kV-y 특별고압 배전선로상에서 가스절연개폐기를 이용한 전압측정장치의 개발에 있다. 본 논문에서 제안한 전압측정장치는 일종의 광대역 용량성 분압기로, 가스개폐기의 절연붓싱에 설치한 검출전극, 임피던스 정합회로 및 전압버퍼로 구성되며, 기설의 가스절연개폐기에 구조 변경 없이 설치될 수 있다. 제작된 전압측정장치는 교정과 적용성 평가를 위하여 25.8 kV, 400 A 가스절연개폐기에 설치되었으며, 5 ns의 상승시간을 갖는 직각파 발생기로 주파수 응답특성을 조사하였다. 실험결과로부터 본 전압측정장치의 주파수 대역은 1.35 Hz에서 약 13 MHz이었으며, 60 Hz 상용주파수 전압에서 분압비 오차는 0.2% 이하였다. 또한 상용주파수 전압과 비진동성 충격전압에 대한 분압비와의 편차는 0.7% 이하로 나타났다.

  • PDF

심장박동 조절장치를 위한 저전압 저전력 델타 시그마 모듈레이터 (A Low-Voltage Low-Power Delta-Sigma Modulator for Cardiac Pacemaker Applications)

  • 채영철;이정환;이인희;한건희
    • 대한전자공학회논문지SD
    • /
    • 제46권1호
    • /
    • pp.52-58
    • /
    • 2009
  • 심장박동 조절장치를 위한 저전압 저전력 델타 시그마 모듈레이터를 제안하였다. 제안된 회로는 feedforward 구조를 이용한 델타 시그마 모듈레이터 단을 계단식 형태로 설계하였으며, 이를 통하여 저전압 환경에서도 비교적 높은 해상도를 구현할 수 있었다. 인버터 기반의 스위치드 커패시터 회로를 이용하여 전력소모를 최소화하고, 낮은 전압에서도 동작 가능하도록 설계되었다. 제안된 회로는 $0.35-{\mu}m$ CMOS 공정을 이용하여 구현되었으며, 샘플링 주파수가 7.6 kHz 이고 120Hz 대역폭에서 61-dB SNDR, 63-dB SNR, 그리고 65-dB DR 을 가진다. 이때 전력소모는 1-V 전원전압에서 280 nW에 불과하다.

저항 및 커패시턴스 스케일링 구조를 이용한 위상고정루프 (A Phase Locked Loop with Resistance and Capacitance Scaling Scheme)

  • 송윤귀;최영식;류지구
    • 대한전자공학회논문지SD
    • /
    • 제46권4호
    • /
    • pp.37-44
    • /
    • 2009
  • 본 논문에서는 다중 전하펌프를 이용하여 저항과 커패시턴스 크기를 변화시키는 구조의 새로운 위상고정루프를 제안하였다. 제안된 위상고정루프는 세 개의 전하펌프를 사용하여 루프필터의 실효 커패시턴스와 저항을 위상고정 상태에 따라 각 전하펌프의 전류량 크기와 방향 제어를 통해 증감시킬 수 있다. 이러한 구조는 좁은 대역폭과 작은 루프 필터 저항 값을 가능하게 하여 좋은 잡음 특성과 기준 주파수 의사 잡음 특성을 가지도록 한다. 제안된 위상고정루프는 3.3V $0.35{\mu}m$ CMOS 공정을 이용하여 제작되었다. 851.2MHz 출력 주파수에서 측정된 위상 잡음은 -105.37 dBc/Hz @1MHz이며, 기준 주파수 의사 잡음은 -50dBc이다. 측정된 위상고정시간은 $25{\mu}s$이다.

A Single-Chip CMOS Digitally Synthesized 0-35 MHz Agile Function Generator

  • Meenakarn, C.;Thanachayanont, A.
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2002년도 ITC-CSCC -3
    • /
    • pp.1984-1987
    • /
    • 2002
  • This paper describes the design and implementation of a single-chip digitally synthesized 0-35MHz agile function generator. The chip comprises an integrated direct digital synthesizer (DDS) with a 10-bit on- chip digital-to-analog converter (DAC) using an n-well single-poly triple-metal 0.5-$\mu\textrm{m}$ CMOS technology. The main features of the chip include maximum clock frequency of 100 MHz at 3.3-V supply voltage, 32-bit frequency tuning word resolution, 12-bit phase tuning word resolution, and an on-chip 10-bit DAC. The chip provides sinusoidal, ramp, saw-tooth, and random waveforms with phase and frequency modulation, and power-down function. At 100-MHz clock frequency, the chip covers a bandwidth from dc to 35 MHz in 0.0233-Hz frequency steps with 190-ns frequency switching speed. The complete chip occupies 12-mm$^2$die area and dissipates 0.4 W at 100-MHz clock frequency.

  • PDF

전류보상 기법을 이용한 낮은 위상 잡음 위상고정루프 (A Low Phase Noise Phase Locked Loop with Current Compensating Scheme)

  • 송윤귀;최영식;류지구
    • 대한전자공학회논문지SD
    • /
    • 제43권12호
    • /
    • pp.74-80
    • /
    • 2006
  • 본 논문에서는 위상 잡음 특성을 향상시킬 수 있는 전류보상 기법을 이용한 새로운 인상고정루프를 제안하였다. 제안된 위상고정루프는 주 전하펌프(MCP; Main Charge Pump)와 보조 전하점프(SCP; Sub Charge Pump)로 명명된 두 개의 전하펌프를 사용한다. 보조 전하펌프는 주 전하펌프 보다 작은 양의 전류를 반대방향으로 루프절터에 공급하여 루프필터의 전압 흔들림을 억제하였다. 이러한 전류보상 기법은 위상고정루프의 위상 잡음을 감소시켰다. 제안된 위상고정루프는 $0.35{\mu}m$ 3.3V CMOS 공정을 이용하여 제작되었다. 1MHz 오프셋에서 측정된 위상 잡음은 -103dBc/Hz로 기존의 위상고정루프에 비해 최소 3dBc/Hz의 위상 잡음 향상을 가져왔다.

청각신경신호 검출 장치용 다중채널 아나로그 프론트엔드 (Multi-Channel Analog Front-End for Auditory Nerve Signal Detection)

  • 천지민;임승현;이동명;장은수;한건희
    • 대한전자공학회논문지SD
    • /
    • 제47권1호
    • /
    • pp.60-68
    • /
    • 2010
  • 청신경의 이상으로 발생하는 감각신경성 난청의 경우, 달팽이관이나 청각신경에 전극을 이식하여 전기자극을 가함으로써 청지각을 살릴 수 있다. 이를 위해 우선적으로, 각 청각신경들이 담당하여 인지할 수 있는 소리의 주파수 분포를 표시한 음계소지도를 파악해야 한다. 본 논문에서는 청각신경신호 검출 장치용 다중채널 아나로그 프론트엔드 회로를 제안한다. 제안된 아나로그 프론트엔드의 각 채널은 AC 커플링 회로, 저 전력 4차 Gm-C LPF와 단일 기울기 ADC로 이루어진다. AC 커플링 회로는 청각신호의 불확실한 DC 전압 레벨을 제거하고 AC 신호만 전달한다. Gm-C LPF는 청각신호의 대역폭을 고려하여 설계 되었으며, 플로팅-게이트 기법이 적용된 OTA를 사용하였다. 채널별 ADC를 구현하기 위해서, 최소의 면적으로 구현할 수 있는 단일 기울기 ADC 구조를 사용하였다. 측정 결과, AC 커플링 회로와 4차 Gm-C LPF는 100 Hz - 6.95 kHz의 대역폭을 가지며, 단일 기울기 ADC는 7.7 비트의 유효 해상도를 가진다. 그리고, 채널 당 $12\;{\mu}W$의 전력이 소모 되었다. 전원 전압은 3.0 V가 공급되었고, 코어는 $2.6\;mm\;{\times}\;3.7\;mm$의 실리콘 면적을 차지한다. 제안된 아나로그 프론트엔드는 1-poly 4-metal $0.35-{\mu}m$ CMOS 공정에서 제작 되었다.

A Current Compensating Scheme for Improving Phase Noise Characteristic in Phase Locked Loop

  • Han, Dae Hyun
    • Journal of Multimedia Information System
    • /
    • 제5권2호
    • /
    • pp.139-142
    • /
    • 2018
  • This work presents a novel architecture of phase locked loop (PLL) with the current compensating scheme to improve phase noise characteristic. The proposed PLL has two charge pumps (CP), main-CP (MCP) and sub-CP (SCP). The smaller SCP current with same time duration but opposite direction of UP/DN MCP current is injected to the loop filter (LF). It suppresses the voltage fluctuation of LF. The PLL has a novel voltage controlled oscillator (VCO) consisting of a voltage controlled resistor (VCR) and the three-stage ring oscillator with latch type delay cells. The VCR linearly converts voltage into current, and the latch type delay cell has short active on-time of transistors. As a result, it improves phase noise characteristic. The proposed PLL has been fabricated with $0.35{\mu}m$ 3.3 V CMOS process. Measured phase noise at 1 MHz offset is -103 dBc/Hz resulting in 3 dBc/Hz phase noise improvement compared to the conventional PLL.

Low-Noise MEMS Microphone Readout Integrated Circuit Using Positive Feedback Signal Amplification

  • Kim, Yi-Gyeong;Cho, Min-Hyung;Lee, Jaewoo;Jeon, Young-Deuk;Roh, Tae Moon;Lyuh, Chun-Gi;Yang, Woo Seok;Kwon, Jong-Kee
    • ETRI Journal
    • /
    • 제38권2호
    • /
    • pp.235-243
    • /
    • 2016
  • A low-noise readout integrated circuit (ROIC) for a microelectromechanical systems (MEMS) microphone is presented in this paper. A positive feedback signal amplification technique is applied at the front-end of the ROIC to minimize the effect of the output buffer noise. A feedback scheme in the source follower prevents degradation of the noise performance caused by both the noise of the input reference current and the noise of the power supply. A voltage booster adopts noise filters to cut out the noise of the sensor bias voltage. The prototype ROIC achieves an input referred noise (A-weighted) of -114.2 dBV over an audio bandwidth of 20 Hz to 20 kHz with a $136{\mu}A$ current consumption. The chip is occupied with an active area of $0.35mm^2$ and a chip area of $0.54mm^2$.

낙뢰에 의해서 발생되는 전장파형의 통계적 분석 (Statistical Analysis of Electric Field Waveforms Produced by Lightning Return Stroke)

  • 이복희;박성열;안창환;길경석
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 1997년도 하계학술대회 논문집 E
    • /
    • pp.1824-1826
    • /
    • 1997
  • In this paper, in order to obtain statistical informations on lightning electromagnetic waveforms, electric field waveforms produced by lightning return strokes were measured and analyzed. The electric field measuring system consists of hemisphere antenna 30[cm] in diameter, integrator and data acquisition. system. The frequency bandwidth of the measuring system is 200[Hz] to 1.56[MHz], and the sensitivity is 0.96[mV/V/m]. The mean value of front time of electric field waveforms produced by positive lightning return strokes is 5.87[${\mu}s$], and that of negative is 4.12[${\mu}s$]. The mean values of zero-crossing time for positive or negative electric field waveforms are 35.00 and 26.61[${\mu}s$], respectively. The mean value of percentage dip-depth for positive electric field waveforms is 33.68[%], and that for negative is 28.36[%].

  • PDF