• 제목/요약/키워드: 1.9GHz

검색결과 942건 처리시간 0.025초

SONET 통신 시스템을 위한 $8{\sim}10.9$ GHz 저 위상 잡음과 넓은 튜닝 범위를 갖는 새로운 구조의 LC VCO 설계 ([ $8{\sim}10.9$ ]-GHz-Band New LC Oscillator with Low Phase-Noise and Wide Tuning Range for SONET communication)

  • 김성훈;조효문;조상복
    • 대한전자공학회논문지SD
    • /
    • 제45권1호
    • /
    • pp.50-55
    • /
    • 2008
  • 본 논문에서는 $0.35-{\mu}m$ CMOS 공정을 이용 $8{\sim}10.9$ GHz 밴드를 갖는 새로운 구조의 LC VCO를 설계 제안하였다. 이 회로 구성은 LC 탱크 기반의 전형적인 NMOS, PMOS cross-coupled 쌍을 병렬로 구성한 새로운 구조로 상보적인 NMOS와 PMOS 꼬리 전류와 같은 MOS cross-coupled쌍과 출력 버퍼로 구성하였다. 본 논문에서 제시한 구조로 설계된 LC VCO는 8GHz에서 10.9GHz까지로 29%의 증가된 튜닝 범위와 6.48mV의 낮은 전력소모를 가지는 것을 확인하였고 이의 core size는 $270{\mu}m{\times}340{\mu}m$, 시뮬레이션을 통한 VCO의 위상잡음은 1MHz와 10MHz offset에서 각각 -117dBc/Hz와 -137dBc/Hz이다. FOM은 10GHz의 중심 주파수으로 부터 1MHz offset에서 -189dBc/Hz를 가진다. 제안한 설계방법은 10Gb/s급의 클럭과 데이터 복원회로 그리고 SONET 통신응용에 매우 유용하다.

2 GHz대 W-CDMA 송신기의 설계 및 제작 (Design and Implementation of W-CDMA Transmitter for 2 GHZ Band)

  • 이승대;백주기;이병선;방성일;진년강
    • 한국전자파학회논문지
    • /
    • 제10권3호
    • /
    • pp.368-377
    • /
    • 1999
  • 본 연구에서는 차세대 이동통신인 2 GHz 광대역 CDMA 송신기를 설계, 제작하였다. 변조방식으로는 QPSK방식보다 전력효율이 우수한 등포락선 특성을 갖는 CC-OQPSK 변조기를 ASIC화가 용이한 FPGA 회로로 구현하였다. 송신기를 제작하여 측정한 결과, 이중변환방식의 중간주파수단은 1차 변화주파수 240 MHz에서 우수한 고조파 제거특성과 20dB의 이득을 얻었다. 2단 RF증폭기는 1.9GHz대역에서 17dB의 이득을 가지며 이때의 채널 출력전력은 +21.14dBm이었다. 본 연구에서 제작한 송신기의 전기적 특성은 설계기준으로 설정한 2GHz대을 위한 W-CDMA 송신기의 규격을 만족함을 확인하였다.

  • PDF

초고속 무선통신에 적용 가능한 소형화된 UWB BPF 설계 (Miniaturized UWB BPF design that is applicable to Ultrafast Wireless Communication Systems)

  • 김송민;송진호
    • 한국전자통신학회논문지
    • /
    • 제5권6호
    • /
    • pp.620-624
    • /
    • 2010
  • 본 논문에서는 전송선로 각 구간에 다르게 할당된 임피던스와 전기적 길이를 조절함으로써 점차 소형화 추세에 있는 UWB 시스템에 이용될 수 있는 초광대역 대역통과 필터를 설계 제작하였다. 제안된 초광대역 대역통과 필터는 Agilent사의 ADS2008 Momentum와 Ansoft사의 HFSS 10을 이용하여 최적 설계하였고, 제작된 초광대역 대역통과 필터는 3.1 [GHz]~10.6 [GHz]의 통과대역을 가지며 8.3 [GHz]에서 삽입 손실이 0.39 [dB] 이며, 반사 손실은 9.37 [GHz]에서 12.394 [dB]의 특성을 나타내었다.

Upbanded IS-95A CDMA 망에서 Soft/Softer handoff가 망설게에 미치는 영향분석 (Analysis of effects on cell planning of IS-95A CDMA network by soft/softer handoff)

  • 최홍석;노종선;박판종
    • 한국통신학회논문지
    • /
    • 제23권9A호
    • /
    • pp.2221-2229
    • /
    • 1998
  • 핸드오프는 CDMA 망에서 시스템의 성능과 용량 등 망설계에 영향을 미치는 매우 중요한 변수인데 본 논문에서는 1.9GHz대의 주파수대역에서 전자파전파모델, IS-95A에서 권고한 소프트 핸드오프 알고리즘, 그리고 무선망설계 변수에 대한 연구를 통하여 소프트핸드오프가 CDMA 무선망설계에 미치는 영향을 분석하기 위한 시뮬레이션틀을 개발하였다. 이를 이용하여 소프트핸드오프 이득, 소프트핸드오프가 CDMA 시스템 성능과 용량에 미치는 영향등을 종합적으로 분석하였다. 본 셀설계 틀과 분석자료는 PCS와 차세대이동통신과 같은 1.9GHz대역에서의 CDMA 디지털 이동통신환경에서의 무선망설계시에 기지국선정과 시스템 파라미터 최적화 등과 같은 효율적인 무선망설계에 활용될 수 있을 것이다.

  • PDF

구축함에 탑재되는 통합마스트의 RCS 저감 구조 설계 (Design of RCS Reduction Structure of Integrated Mast on the Destroyer)

  • 이종학;라영은;이건민;장주수
    • 전기전자학회논문지
    • /
    • 제24권1호
    • /
    • pp.238-242
    • /
    • 2020
  • 본 논문에서는 구축함에 탑재되는 통합 마스트의 RCS(Radar Cross Section) 값을 저감시키기 위해 다층 구조로 되어있는 유전체 코팅을 이용한 기법을 제시한다. 제시된 다층 구조는 특별히 고유전율을 요구하거나 전자기파 흡수 차단에 많이 사용되는 자성체성분을 포함하지 않은 일반적인 유전체를 사용할 수 있도록 유전율의 범위를 정했기 때문에 제작에 용이하다는 장점이 있다. 제시된 다층 유전체 구조를 통합 바스트 형상에 적용시킨 후 시뮬레이션을 진행한 결과 다층 구조가 없는 구조물과 비교하여 6GHz에서 10.9dB, 12GHz에서 11.95dB, 18GHz에서 11.63dB의 RCS 저감 성능이 있는 것을 확인하였다.

다중대역 MIMO 안테나의 차량탑재 필드테스트 결과 분석 (Analysis of Throughput Field Test Data Acquired Using Vehicle Mounted Multi-Band MIMO Antenna)

  • 김승호;정재영
    • 한국전자파학회논문지
    • /
    • 제29권10호
    • /
    • pp.745-751
    • /
    • 2018
  • 본 논문에서는 차량 LTE 통신용 다중대역 MIMO 안테나를 설계하고, 이를 차량에 부착하여 수행한 데이터 전송률 필드테스트 측정 결과에 대한 분석을 다루고 있다. 필드테스트에 이용된 안테나는 다중대역 공진 특성 확보를 위해 다수의 스터브를 포함한 평판 구조로 LTE(0.8~0.9 GHz, 1.7~2.2 GHz), WiFi(2.4~2.48 GHz) 및 WAVE(5.8~5.9 GHz) 주파수 대역에서 동작하도록 설계하였다. 안테나 시작품을 차량의 대시보드 및 루프에 설치하고, 실험용 LTE 모뎀에 연결하여 다양한 실전파 환경에서의 데이터 전송률(throughput), 신호 대 잡음 간섭비(SINR), 참조 신호 수신 품질(RSRQ) 등을 측정하고 분석하였다. 이를 바탕으로 전계 강도에 따른 SINR과 데이터 전송률 사이의 관계를 확인하였다.

글로벌형 다중대역 디지털 위성방송용 Ku-대역 LNB 개발 (Implementation of Ku-band Low Noise Block for Global Multi-Band Digital Satellite Broadcasting)

  • 김선효;이영철
    • 한국전자통신학회논문지
    • /
    • 제11권1호
    • /
    • pp.23-28
    • /
    • 2016
  • 본 논문에서는 범 세계적으로 이용가능한 다중대역 디지털 위성방송용 Ku-대역 하향변환기를 설계하였다. 설계된 다중대역 하향변환기는 광대역 잡음 정합에 의한 3단 저 잡음 증폭회로와 10.7~12.75GHz의 입력신호를 VCO-PLL에 의한 저 위상잡음을 나타내는 4개의 국부발진주파수(9.75, 10, 10.75 및 11.3GHz)를 형성하고 디지털 제어에 의하여 4개대역 중 하나의 IF 주파수 채널을 선택할 수 있도록 설계하였다. 개발한 저 잡음 하향 변환기의 전체 변환이득 64dB, 저 잡음 증폭기의 잡음지수는 0.7dB, 출력신호의 P1dB는 15dBm, band 1반송주파수 9.75GHz에서 위상잡음은 -73dBc@100Hz를 나타내었다. 설계한 다중대역 디지털 위성방송용 하향변환기(LNB)는 국제적으로 이동하는 선박 등의 위성방송용으로 사용가능하다.

WLAN을 위한 고속 링 발진기를 이용한 5.8 GHz PLL (5.8 GHz PLL using High-Speed Ring Oscillator for WLAN)

  • 김경모;최재형;김삼동;황인석
    • 전자공학회논문지SC
    • /
    • 제45권2호
    • /
    • pp.37-44
    • /
    • 2008
  • 본 논문에서는 고속 링 발진기를 이용한 WLAN용 5.8 GHz PLL을 제안하였다. 제안한 PLL에 사용된 링 발진기는 부 스큐 지연방식을 이용하여 차동 구조로 설계되었다. 따라서 Power-Supply-Injected Noise에 둔감하며, 1/f Noise를 감소시키기 위하여 Tail Current Source를 사용하지 않았다. 제안한 링 발진기는 $0{\sim}1.8V$의 컨트롤 전압에 걸쳐 $5.13{\sim}7.04GHz$의 발진주파수를 보였다. 본 논문에서 제안한 PLL 회로는 0.18 um 1.8 V TSMC CMOS 라이브러리를 기본으로 하여 설계하였고 시뮬레이션을 통하여 성능을 검증하였다. 동작 주파수는 5.8 GHz이며, Locking Time은 2.5 us, 5.8 GHz에서의 소비 전력은 59.9mW로 측정되었다.

CPW-fed to CPS Dipole Antenna of Microstrip Tapered Balun with Triangular Loop Director

  • Lee, Hyeonjin
    • Journal of Electrical Engineering and Technology
    • /
    • 제9권4호
    • /
    • pp.1365-1368
    • /
    • 2014
  • A CPW-fed to CPS dipole antenna of triangular loop director by microstrip tapered balun is proposed for dual and wide band operations, in this paper. The proposed antenna is consisted of a CPW-fed to CPS transform, microstrip tapered balun element, CPS dipole driver and triangular loop director. A dual and wide bandwidth of the proposed dipole antenna is realized by introducing the triangular loop director and taper matching element. The operated frequency bandwidth is 1GHz (2.14~3.14 GHz) and 1.9 GHz (4.6~6.5 GHz) to return loss criterion of less than 10 dB. The measured return loss of the proposed antenna showed good results of the dual and wide band operating frequency and the radiation pattern. The proposed antenna is able to support WLAN wireless communications applications.

65 nm CMOS 공정을 이용한 저면적 30~46 GHz 광대역 증폭기 (30~46 GHz Wideband Amplifier Using 65 nm CMOS)

  • 신미애;서문교
    • 한국전자파학회논문지
    • /
    • 제29권5호
    • /
    • pp.397-400
    • /
    • 2018
  • 본 논문에서는 칩 면적을 최소화한 65 nm CMOS 기반 30~46 GHz 대역 광대역 증폭기 회로의 설계 및 측정결과에 대하여 기술하였다. 전체 증폭기의 칩 면적을 줄이기 위해 결합 인덕터를 이용한 임피던스 정합회로를 사용하였다. 제작된 광대역 증폭기 회로는 9.3 dB 최대 이득, 16 GHz의 3 dB 대역폭 및 42 % 비대역폭 등의 측정 결과를 보였다. 입출력 반사 손실은 각각 35.8~46.0 GHz 대역과 28.6~37.8 GHz 대역에서 10 dB 이상이다. 공급 전압은 1.2 V이며, 소비 전력은 42 mW이다. 3 dB 대역폭 내에서의 군 지연 변화는 19.1 ps이며, 패드를 제외한 칩 면적은 $0.09mm^2$이다.