• Title/Summary/Keyword: 천이 과정 동작

Search Result 31, Processing Time 0.03 seconds

A New Low Power Scan BIST Architecture Based on Scan Input Transformation Scheme (스캔입력 변형기법을 통한 새로운 저전력 스캔 BIST 구조)

  • Son, Hyeon-Uk;Kim, You-Bean;Kang, Sung-Ho
    • Journal of the Institute of Electronics Engineers of Korea SD
    • /
    • v.45 no.6
    • /
    • pp.43-48
    • /
    • 2008
  • Power consumption during test can be much higher than that during normal operation since test vectors are determined independently. In order to reduce the power consumption during test process, a new BIST(Built-In Self Test) architecture is proposed. In the proposed architecture, test vectors generated by an LFSR(Linear Feedback Shift Resister) are transformed into the new patterns with low transitions using Bit Generator and Bit Dropper. Experiments performed on ISCAS'89 benchmark circuits show that transition reduction during scan testing can be achieved by 62% without loss of fault coverage. Therefore the new architecture is a viable solution for reducing both peak and average power consumption.

Digital predictive peak current mode control for phase shift full bridge converter (위상 천이 풀 브릿지 컨버터를 위한 디지털 예측 최대 전류 모드 제어)

  • Cho, Je-Hyung;Park, Ki-Bum;Park, Jin-Sik;Moon, Gun-Woo;Youn, Myung-Joong
    • Proceedings of the KIPE Conference
    • /
    • 2010.07a
    • /
    • pp.410-411
    • /
    • 2010
  • 풀 브릿지 컨버터는 1차 측과 2차 측이 트랜스포머를 통하여 절연되어 있으며, 이 트랜스포머에 교번으로 전압을 걸어주어 1주기에 2번의 전력을 전달한다. 이러한 전력 전달 과정에서 트랜스포머에 흐르는 자화 전류에 오프셋이 발생할 수 있으며, 이는 효율 감소 및 소자의 파괴를 야기할 수 있으므로 제거하는 것이 바람직하다. 디지털 개발 환경에서 트랜스포머의 자화 전류 오프셋을 줄이고 동특성의 개선을 위하여 예측 제어 방식을 사용한 최대 전류 제어 방식을 제안하고 실험을 통하여 동작을 검증한다.

  • PDF

Model Matching for Input/Output Asynchronous Machines Using Output Equivalent Machines (출력 등가 머신을 이용한 비동기 순차 머신의 모델 정합)

  • Park, Yong Kuk;Yang, Jung-Min
    • Journal of the Institute of Electronics and Information Engineers
    • /
    • v.51 no.9
    • /
    • pp.173-181
    • /
    • 2014
  • This paper addresses the problem of model matching control for a class of systems modeled as input/output asynchronous sequential machines. Based on the feedback control scheme, we design a corrective controller that compensates the behavior of the closed-loop system so as to match a reference model. Whereas the former studies use state observers and the output burst for designing a controller, the present research needs neither the observer nor the output burst in controller design. We define the 'output equivalent machine' of the considered machine to describe the existence condition and the construction algorithm for the proposed controller. A case study is provided to show the operation of the proposed corrective controller.

Fault-Tolerant Control of Input/Output Asynchronous Sequential Circuits with Transient Faults Violating Fundamental Mode (기본 모드를 침해하는 과도 고장이 존재하는 입력/출력 비동기 순차 회로에 대한 내고장성 제어)

  • Yang, Jung-Min;Kwak, Seong-Woo
    • The Journal of the Korea institute of electronic communication sciences
    • /
    • v.17 no.3
    • /
    • pp.399-408
    • /
    • 2022
  • This paper proposes a corrective control system to achieve fault-tolerant control for input/output asynchronous sequential circuits vulnerable to transient faults violating fundamental mode operations. To overcome non-fundamental mode faults occurring in transient transitions of asynchronous sequential circuits, it is necessary to determine the end of unauthorized state transitions caused by the faults and to stably take the circuit from the faulty state to a desired state that is output equivalent with the normal next stable state. We address the existence condition for a proper output-feedback corrective controller that achieves fault diagnosis and fault-tolerant control for these non-fundamental mode faults. The corrective controller and asynchronous sequential circuit are implemented on field-programming gate array to demonstrate the synthesis procedure and applicability of the proposed control scheme.

Study of multi-stacked InAs quantum dot infrared photodetector grown by metal organic chemical vapor deposition

  • Kim, Jeong-Seop;Ha, Seung-Gyu;Yang, Chang-Jae;Lee, Jae-Yeol;Park, Se-Hun;Choe, Won-Jun;Yun, Ui-Jun
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2010.02a
    • /
    • pp.129-129
    • /
    • 2010
  • 적외선 검출소자(Infrared Photodetector)는 근적외선에서 원적외선 영역에 이르는 광범위한 파장 범위의 적외선을 이용하는 기기로서 대상물이 방사하는 적외선 영역의 에너지를 흡수하여 이를 영상화할 수 있는 장비이다. 적외선 관련 기술은 2차 세계대전 기간에 태동하였으며, 현재에는 원거리 감지기술 등과 접목되면서 그 활용 분야가 다양해지고 있다. 특히 능동형 정밀 타격무기를 비롯한 감시 정찰 장비 및 지능형 전투 장비 시스템 등에 대한 요구를 바탕으로 보다 정밀하고 신속한 표적 감지 및 정보처리 기술에 관한 연구가 선진국을 통해서 활발히 진행되고 있다. 기존의 Bolometer 형식의 열 감지 소자는 반응 속도가 느리고 측정 감도가 낮은 단점이 있으며, MCT(HgCdTe)를 이용한 적외선 검출기의 경우 높은 기계적 결함과 77K 저온에서 동작해야하기 때문에 발생하는 추가 비용 등이 문제점으로 지적되고 있다[1]. 이에 반해 화합물 반도체 자기조립 양자점(self-assembled quantum dot)을 이용한 적외선 수광소자는 양자점이 가지는 불연속적인 내부 에너지 준위로 인하여, 높은 내부 양자 효율과 온도 안정성을 기대할 수 있으며, 고성능, 고속처리, 저소비전력 및 저소음의 실현이 가능하다. 본 연구에서는 적층 InAs/InGaAs dot-in-a-well 구조를 유기금속화학기상증착법을 이용하여 성장하고 이를 소자에 응용하였다. 균일한 적층 양자점의 성장을 위해서 원자현미경(atomic force microscopy)을 이용하여, 각 층의 양자점의 크기와 밀도를 관찰하였고, photoluminescence (PL)를 이용하여 발광특성을 연구하였다. 각 층간의 GaAs space layer의 두께와 온도 조절 과정을 조절함으로써 균일한 적층 양자점 구조를 얻을 수 있었다. 이를 이용하여 양자점의 전도대 내부의 에너지 준위간 천이(intersubband transition)를 이용하는 n-type GaAs/intrinsic InAs 양자점/n-type GaAs 구조의 양자점 적외선수광소자 구조를 성장하였다. 이 과정에서 상부 n-type GaAs의 성장 온도가 600도 이상이 되는 경우 발광효율이 급격히 감소하고, 암전류가 크게 증가하는 것을 관찰하였다. 이는 InAs 양자점과 주변 GaAs 간의 열에 의한 상호 확산에 의하여 양자점의 전자 구속 효과를 저해하는 것으로 설명된다.

  • PDF

The Mathematical Analysis of an Extended Mark Flow Graph for Design of the Discrete-event Control System (이산시스템 설계를 위한 확장된 마크흐름선도의 수학적 해석)

  • 김희정;백형구;김종민;여정모
    • Proceedings of the Korean Institute of Information and Commucation Sciences Conference
    • /
    • 2001.05a
    • /
    • pp.692-695
    • /
    • 2001
  • The EMFG(Extended Mark Flow Graph) is not only a powerful tool to. designing the discrete-event system conceptually or specifically but also a good representation tool for implementing the system directly. We present a transitions-firing process and automatic changes of the number of marks in each box as a firing determination algorithm with the incident matrix and the state transition equation. The convenient analysis and design of a system as well as Computer Aided Design is possible because the operations of an EMFG ran be represented in the mathematical analysis with ease.

  • PDF

Testing Web Program Using Formal Specification (정형적 명세를 이용한 웹 프로그램의 테스트)

  • 안영희;최은만
    • Proceedings of the Korean Information Science Society Conference
    • /
    • 2002.04b
    • /
    • pp.421-423
    • /
    • 2002
  • 정형적 명세를 이용하면 원시코드의 복잡함에 방해받지 않고 필요한 구현 정보를 테스트 프로그래머가 얻을수 있다. 특히 웹 기반 소프트웨어는 정형적 명세로 시스템에 대한 외부 입력과 반응을 잘 나타낼 수가 있다. 복잡하고 구성요소가 다양한 웹 프로그램의 기능을 정형적 명세를 이용하여 핵심적으로 나타내고 이를 이용하여 웹 프로그램의 실행 동작을 테스트할 수 있는 과정을 제안하고 실험하였다. 실험 대상은 웹 뱅킹 업무로 정하고 정형화 명세에서 상태 천이도를 구성하고 테스트 시나리오를 추출하는 방법을 기술하였다. 제안한 방법은 웹 프로그램의 사용 기반 테스트 기법과 결합하여 웹 소프트웨어의 테스트 자동화에 중요란 요소가 될 수 있다.

  • PDF

개선된 시간축 정보량 감축 기술 기반 오디오 부호화 기술

  • Beack, Seungkwon;Lim, Wootaek;Lee, Taejin
    • Proceedings of the Korean Society of Broadcast Engineers Conference
    • /
    • 2021.06a
    • /
    • pp.32-35
    • /
    • 2021
  • 본 논문에서는 시간축 정보량을 감축하여 오디오 부호화 효율을 개선하기 위한 기술을 제안한다. 시간축 정보량 감축 방법은 종전의 오디오 코덱에서도 활용되었던 대표적인 기술로 TNS(temporal noise shaping) 기술이 있다. 그러나 TNS 기술은 오디오 신호의 천이구간에서 선별적으로 유효하게 동작하며 그 효율성도 간헐적으로 나타나는데 이는 MDCT(modified discrete cosine transform)에서 예측 과정을 수행하는 구조적인 문제를 갖고 있기 때문이다. 본 논문에서는 종전의 TNS 기술의 취약점을 보완한 ITES(intensive temporal envelope shaping) 기술을 제안하였다. 제안 기술은 TNS 보다 유효한 오디오 시간영역 정보량을 예측하고 감축하였으며, 개선된 음질을 나타냄을 주관적 평가를 수행하여 검증하였다.

  • PDF

Robust State Feedback Control of Asynchronous Machines with Intermittent Faults (간헐 고장이 존재하는 비동기 머신의 견실한 상태 피드백 제어)

  • Yang, Jung-Min
    • Journal of the Institute of Electronics Engineers of Korea SC
    • /
    • v.48 no.3
    • /
    • pp.40-47
    • /
    • 2011
  • This paper addresses the problem of fault detection and tolerance for asynchronous sequential machines using state feedback control. The considered asynchronous machine is affected by intermittent faults. When intermittent faults occur, the machine undergoes unauthorized state transitions and, for a finite duration, remains at the fault state, not responding to the change of the external input. In this paper, we postulate the scheme of detecting intermittent faults and present the existence condition and design algorithm for a robust state feedback controller that overcomes the adversarial effect of intermittent faults. We also undertake a comparative study between the previous control scheme for transient faults and the present strategy for intermittent faults. The design procedure for the proposed controller is described in a case study.

Safeguard Memory Operation for LEO Stellite (저궤도위성 세이프가드 메모리 운영)

  • Chae, Dong-Seok;Yang, Seung-Eun;Cheon, Yee-Jin
    • Proceedings of the Korea Information Processing Society Conference
    • /
    • 2012.11a
    • /
    • pp.8-10
    • /
    • 2012
  • 위성을 전체적으로 제어하는 탑재소프트웨어가 동작하는 주 메모리와는 별도로 세이프가드 메모리가 있다. 세이프가드 메모리는 주로 위성의 장애관리를 위해 사용되는 것으로 프로세서 리셋 시에 전체적으로 초기화가 수행되는 주 메모리와는 달리 별도의 전원을 사용하여 항상 Power-ON 상태를 유지하고 주/부 2개의 메모리가 주/부 프로세서와 Cross-Strap으로 연결되어 어느 프로세서에서든 접속이 가능하도록 구성되어 있다. 위성에 심각한 장애가 발생하여 정상적인 운영이 불가능한 경우, 위성은 Fail-over 과정을 거치게 되는데, Fail-over 과정에서 2개의 세이프가드 메모리의 비상운영데이터 영역에 장애 발생원인 및 프로세서 리셋 이후에 필요한 정보들을 기록하고, 미리 정해진 Backup 하드웨어를 이용하여 시스템 초기화가 수행된다. Backup 하드웨어를 통하여 프로세서가 정상적으로 Boot-up되면 세이프가드 메모리에 저장된 비상운영데이터를 이용하여 위성의 장애발생 원인을 파악하고, 정상운영모드로 복귀하는 절차를 거치게 된다. 본 논문은 저궤도 위성에서 사용되는 세이프가드 메모리 운영방식에 대해 기술한 것이다.