• 제목/요약/키워드: 주파수전환회로

검색결과 19건 처리시간 0.024초

주파수 전환식 헤리컬 안테나의 설계 (A Design of Frequency Switching Helical Antenna)

  • 황재호
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2009년도 춘계학술대회
    • /
    • pp.609-612
    • /
    • 2009
  • VHF대의 휴대무선 단말기에 사용되는 안테나에 있어 슬리브를 장착한 헤리컬 안테나를 사용하면 인체의 영향을 줄 일수 있으나, 통신에 필요한 충분한 대역을 확보하기가 어렵다. 본 논문에서는 이와 같은 헤리컬 안테나를 실용화 하기위해 임피던스특성이 각기 다른 두 개의 주파수를 사용할 수 있도록 주파수전환 회로를 설계, 장착하여 송수신 주파수를 달리하는 용도의 안테나에 있어 그 특성을 개선하는 방법을 제안 하고 있다.

  • PDF

주파수변동전환회로를 가진 이산시간 루프 필터 위상고정루프 (A Discrete-Time Loop Filter Phase-locked loop with a Frequency Fluctuation Converting Circuit)

  • 최영식;박경석
    • 한국정보전자통신기술학회논문지
    • /
    • 제15권2호
    • /
    • pp.89-94
    • /
    • 2022
  • 본 논문에서 주파수변동전환회로(FFCC : Frequency Fluctuation Converting Circuit)를 가진 이산시간 루프 필터(DLF) 위상고정루프(Phase Locked Loop: PLL)를 제안하였다. 이산시간 루프 필터는 기존의 연속 시간 루프 필터와 달리 전하펌프와 전압발진기가 이산적으로 연결하여 스퍼 특성을 개선할 수 있다. 제안된 위상고정루프의 주파수변동 전환회로가 포함된 내부 부궤환 루프는 이산 시간 루프 필터의 외부 부궤환 루프를 안정하게 동작하도록 해준다. 부궤환 루프 역할을 하는 주파수변동전환회로를 통해 루프 필터 출력 전압 변위 크기를 줄여 잡음특성을 더욱 개선하였다. 그리하여 기존 구조보다 지터 크기를 1/3으로 줄였다. 제안된 위상고정루프는 1.8V 180nm CMOS 공정을 이용하여 Hspice로 시뮬레이션하였다.

High-Order QAM에 적합한 반송파 동기회로 설계 - II부. 자동모드전환시점 검출기 및 평균모드전환회로를 적용한 Gear-Shift PLL 설계 및 성능평가 (Design of Carrier Recovery Circuit for High-Order QAM - Part II : Performance Analysis and Design of the Gear-shift PLL with ATC(Automatic Transfer-mode Controller) and Average-mode-change Circuit)

  • 김기윤;김신재;최형진
    • 대한전자공학회논문지TC
    • /
    • 제38권4호
    • /
    • pp.18-26
    • /
    • 2001
  • 본 논문에서는 극성 판단(Polarity Decision) PD를 이용하여 모드 변환과 루프이득(Loop Gain)의 변환시점을 자동적으로 검출해 주는 ATC(Automatic Transfer mode Control)알고리즘을 설계하고 모드 전환시 안정적으로 주파수 오프셋을 추정하는 평균방식 Gear-shift PLL을 설계하였다. 제안하는 모드 전환 시점 검출 알고리즘인 ATC 알고리즘은 종전의 QPSK방식에 적용되던 Lock Detector 알고리즘보다 구현이 매우 간단하며 정확하게 모드 전환시점을 검출한다. 또한 Shift Register에 저장했던 주파수 추정 값들을 평균하는 평균전환방식은 모드 전환시 낮은 주파수 추정 에러값으로 다음 모드에서의 빠른 추적 성능을 가능하게 한다. 본 논문에서 제안하는 알고리즘은 적은 회로 면적과 고속 처리가 가능하도록 설계되어 ASIC 설계에 매우 유용하다. 아울러 본 논문에서는 극성판단 PD를 적용하여 위상 포착 및 추적 성능평가를 수행하고 성좌도(constellation)를 각 모드별로 분석하였다.

  • PDF

고속의 주파수 절환시간을 갖는 주파수 신시사이저 (A New PLL Frequency Synthesizer with Fast Switching Time)

  • 박덕규
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 1998년도 춘계종합학술대회
    • /
    • pp.258-264
    • /
    • 1998
  • 본문에서 주파수hopping과 이동통신에서 요구되는 고속 주파수 전환이 가능한 새로운 주파수 신시사이저 (Synthesizer)를 제안한다. 종래의 PLL 주파수 신시사이저는 기준 주파수와 출력의 채널 주파수 간격이 동일하기 때문에 기준 주파수를 낮게 하면 매우 긴 동기 시간이 소요된다. 본 논문에서 제안하는 주파수 신시사이저는 새로운 제어 방법을 이용한 다단 펄스 제거 회로를 사용하여 기준 주파수와 채널 간격 주파수를 독립적으로 설정할 수 있기 때문에 종래의 신시사이저와 동일한 채널 간격의 주파수를 유지시키면서 기준 주파수를 높일 수 있고, 또한 루프(loop)이득을 크게 할 수 있다. 따라서 종래의 주파수 신시사이저보다 주파수 절환시간을 크게 단축할 수 있다. 본 논문에서는 주파수 절환시간을 1/100 정도 단축시킬 수 있음을 보여주고 있다.

  • PDF

DDS를 이용한 Ka 대역 소형 레이다용 주파수합성기 (A Frequency Synthesizer for Ka band compact Radar using DDS)

  • 안세환;이만희;김홍락;권준범;최영락;김종호
    • 한국인터넷방송통신학회논문지
    • /
    • 제17권6호
    • /
    • pp.51-57
    • /
    • 2017
  • 본 논문에서는 Ka 대역 소형 레이다용 주파수합성기를 제안하였다. 제작된 주파수합성기는 시스템에서 요구하는 다양한 파형을 생성하고 고속의 파형 및 주파수 전환을 위해 DDS를 적용하였다. 소형화를 위해 Ku 대역에는 MMIC를 최대한 적용하여 Ka 대역 회로를 소형 집적화 하였고 파형발생부 과 주파수 상향 변환부를 하나의 모듈로하여 설계 제작하였다. 제안된 주파수합성기는 선형 주파수 변조 파형과 위상변조 가능한 주파수 변조 연속 파형 등 발생이 가능하고, 대역폭 1GHz, 주파수 전환 속도 $0.191{\mu}sec$, 1 kHz 오프셋(offset)에서 -89.16 dBc/Hz의 위상잡음, 불요파 -50.9 dBc가 측정되었다.

무정전 전원장치용 디지털 위상동기화 기법 (Digital Phase-Locked Loop(DPLL) Technique for UPS)

  • 김제홍;최재호
    • 한국조명전기설비학회지:조명전기설비
    • /
    • 제11권3호
    • /
    • pp.106-113
    • /
    • 1997
  • 일반적으로 무정전 전원장치는 바이패스전원과 인버터 출력단 간에 스위치 전환시 출력전압의 과도현상을 보상하기 위하여 고속의 위상동기를 필요로 한다. 본 논문에서는 TMS320s31 디지털 신호처리기에서 완전 소프트웨어로 구현된 디지털 위상동기화회로를 제안한다. 이 디지털 위상동기화회로는 인버터 출력단 LG필터를 포함한 폐-루프 방식으로 구성되었다. 또한, 구조가 간단하여 구현이 쉽고 완전 소프트웨어로 구현함으로서 고신뢰성과고유연성을 가지고 있다. 바이패스전원의 기준 입력신호가 설정된 주파수에서 $\pm$1[Hz} 이상 벗어나면 무정전 전원장치의 제어기가 자체적으로 디치털 위상동기화로의 바이패스 기준입력신호를 차단하여 60[Hz]로 발진하도록 구성하였다. 마지막으로 제안된 디지털 위상동기화회로의성능이 시뮬레이션과 실험 결과들에 의해 검증된다.

  • PDF

위성통신용 고온초전도 3dB 커플러의 설계 제작 및 특성해석 (Design and Characterization of HTS 3dB Coupler for Satellite Communication)

  • 정동철;최효상;한태희;황종선
    • 한국전기전자재료학회:학술대회논문집
    • /
    • 한국전기전자재료학회 2006년도 하계학술대회 논문집 Vol.7
    • /
    • pp.269-270
    • /
    • 2006
  • 이 논문에서는 고온초전도체로 제작된 위성통신용 고온초전도 3dB 커플러에 대하여 보고한다. 커플러 제작에 사용된 초전도체는 MgO 기판위에 증착된 YBCO 고온초전도 박막이었다. 중심 주파수는 408 MHz 대역폭은 위성통신 기지국용 전력 결합기가 안정적으로 동작하도록 15 MHz의 광대역을 설정하였다. 설계를 위해 기존의 분포정수로회로를 ABCD Matrix를 이용해서 집중정수 회로로 전환하였고, 컴퓨터 모의실험을 위해 em Sonnet 상업용 프로그램을 사용하였다. 컴퓨터 모의 실험시 초전도체의 저항은 0으로 하였고, 기타 유전손실은 없는 것으로 가정하였다. 측정결과 우수한 대역폭 특성을 보여주었지만, 대체적으로 12 MHz의 대역폭이 측정되었으며 이는 설계시 모멘트 법 적용에 따른 계산 셀의 정밀도에서 기인하는 것으로 보이며 좀더 세밀한 계산 셀을 사용할 경우, 정확한 계산이 가능할 것으로 판단된다.

  • PDF

주파수 가변성을 갖는 D-CRLH 전송 선로 (Frequency Adjustable Dual Composite Right/Left Handed Transmission Lines)

  • 임종식;구자정;한상민;정용채;안달
    • 한국전자파학회논문지
    • /
    • 제19권12호
    • /
    • pp.1375-1382
    • /
    • 2008
  • 종래 발표된 D-CRLH 전송 선로의 설계상의 어려움과 주파수가 불가변성 문제를 해결하기 위하여 본 논문은 주파수 가변성이 있는 D-CRLH 전송 선로 구조 두 가지를 제안한다. 첫째 구조(type 1)는 DGS와 DGS 내의 아일랜드 패턴(island pattern)에 버랙터 다이오드를 연결하여 병렬 공진 회로 내의 $C_L$을 조절할 수 있고, 둘째 구조(type 2)는 스터브에 다이오드를 연결하여 직렬 공진 회로 내의 $C_R$을 조절한다. 바이어스 조절에 따라 RH/LH 대역에서 각각 +/-90도의 유의미한 전기적 길이를 갖는 이중 대역 주파수가 가변된다. $1{\sim}12\;V$의 바이어스 전압에 대하여 측정한 결과, LH 영역에서 -90도인 전기적 길이를 갖는 주파수가 type 1과 type 2에서 각각 $4.22{\sim}5.39\;GHz$$4.21{\sim}5.05\;GHz$이다. 또한, type 2의 경우에 RH에서 LH 영역으로 전환하는 주파수(${\omega}_{\infty}$)가 $3.26{\sim}4.22\;GHz$의 가변 영역을 갖는다.

어류의 유집과 구집용 수중 스피커 개발에 관한 연구 (Development of Highly Efficient Underwater Loudspeaker for Attracting and Threatening Fish)

  • 김천덕;이채봉
    • 한국음향학회지
    • /
    • 제25권1호
    • /
    • pp.7-13
    • /
    • 2006
  • 잡는 어업에서 기르는 어업으로 전환하는 수산정책 과정에서 바다목장사업은 바다목장을 설치한 해역에서 육상에서 식이음으로 순치시킨 치어를 방류하여 사료투입시, 또는 성장한 어류들을 모이게 하는 수단으로 순치음을 해양에 방사하기 위해서는 수중 스피커의 개발이 필요하다. 본 연구에서는 수중에서 어류의 발생음과 인공적으로 음을 방성했을 때 어류반응에 대한 연구문헌을 조사하였다. 그 결과, 민감하게 반응하는 주파수는 $150Hz\~2kHz$이고 음압레벨은 $100dB\~150dB$ ($1{{\mu}$ Pa를 0dB)로 조사되었다. 따라서 수중 스피커 설계 제작시 주파수대역과 출력레벨의 사양은 $150Hz\~3kHz,\;100dB\~145dB$로 설정하였다. 그리고 설계사양 등가회로에 의한 전기임피던스 곡선과 반공진주파수를 등가회로법으로 구하고 수중 스피커를 제작하였다. 설계 제작된 수중 스피커를 수압탱크에서 안정성 평가와 최저 사용 주파수 범위를 결정하는 전기임피던스 특성실험을 실시하였으며 수심 10m에서 수중 스피커를 설치하여 해상실험을 한 결과를 정리하고, 제반 음향특성의 실험결과를 기술하였다.

주파수 전압 변환을 이용한 듀얼 모드 벅 변환기 모드 제어 설계 (Mode Control Design of Dual Buck Converter Using Variable Frequency to Voltage Converter)

  • 이태헌;김종구;소진우;윤광섭
    • 한국통신학회논문지
    • /
    • 제42권4호
    • /
    • pp.864-870
    • /
    • 2017
  • 본 논문은 넓은 부하 전류를 요구하는 휴대 기기에서 사용될 목적으로 주파수 전압 변환을 이용하여 모드 제어 가능한 듀얼 모드 벅 변환기를 설명한다. 기존의 히스테스테릭 벅 변환기의 문제인 저 부하에서의 PLL 보상 및 효율 저하를 제안하는 듀얼 벅 변환기의 개선된 PFM 모드를 통해 해결한다. 또한 기존의 듀얼 모드 벅 변환기의 주요 회로인 모드 제어기에서의 부하 변화 감지의 어려움과 느린 모드 전환 속도를 제안하는 모드 제어기로 개선 시킨다. 제안하는 모드 제어기는 최소 1.5us의 모드 전환 시간을 가진다. 제안하는 DC-DC 벅 변환기는 $0.18{\mu}m$ CMOS 공정에서 설계하였으며 칩 면적은 $1.38mm{\times}1.37mm$이다. 기생 소자를 포함한 인덕터와 커패시터를 고려한 후 모의실험 결과는 1~500mA의 부하 전류 범위에서 입력 전압을 2.7~3.3V를 가지며 PFM 모드는 65mV이내, 히스테리틱 모드에서는 고정된 스위칭 주파수 상태에서 16mV의 출력 리플 전압을 가지는 1.2V의 출력 전압을 생성한다. 제안하는 듀얼 모드 벅 변환기의 최대 효율은 80mA에서 95%를 나타내며 해당 전체 부하 범위에서 85% 이상의 효율을 지닌다.