• 제목/요약/키워드: 전자플래시

검색결과 170건 처리시간 0.031초

3D NAND 플래시메모리 String에 전열어닐링 적용을 가정한 기계적 안정성 분석 및 개선에 관한 연구 (Study on Improving the Mechanical Stability of 3D NAND Flash Memory String During Electro-Thermal Annealing)

  • 김유진;박준영
    • 한국전기전자재료학회논문지
    • /
    • 제35권3호
    • /
    • pp.246-254
    • /
    • 2022
  • Localized heat can be generated using electrically conductive word-lines built into a 3D NAND flash memory string. The heat anneals the gate dielectric layer and improves the endurance and retention characteristics of memory cells. However, even though the electro-thermal annealing can improve the memory operation, studies to investigate material failures resulting from electro-thermal stress have not been reported yet. In this context, this paper investigated how applying electro-thermal annealing of 3D NAND affected mechanical stability. Hot-spots, which are expected to be mechanically damaged during the electro-thermal annealing, can be determined based on understanding material characteristics such as thermal expansion, thermal conductivity, and electrical conductivity. Finally, several guidelines for improving mechanical stability are provided in terms of bias configuration as well as alternative materials.

GIS 기반 교통정보 제공 시스템의 설계 및 구현 (Design and Implementation of GIS based Traffic Information Service System)

  • 이성욱;이철기
    • 한국ITS학회 논문지
    • /
    • 제9권4호
    • /
    • pp.13-21
    • /
    • 2010
  • 대부분의 교통 관리 시스템은 웹을 통한 교통정보 제공 기능을 포함하고 있으며, 지도를 기반으로 교통정보를 표출하는 방식을 채택하고 있다. 일반적으로 지도 기반의 시스템을 구현할 때에는 지리정보시스템(GIS)을 이용하는 것이 효율적이다. 하지만 많은 교통 정보 제공 시스템은 어도비 플래시 등의 그래픽/애니메이션 전문 소프트웨어를 위한 별도의 전자지도를 이용하고 있어서, 전자 지도의 변경에 유연하게 대처하기 어렵다. 본 논문에서는 이러한 문제점을 해결한 GIS 기반의 교통정보 제공 시스템을 제안한다. 제안하는 시스템은 교통정보 제공 클라이언트에서 지도 출력 엔진과 지도 데이터를 분리하고, 지도 데이터는 출력에 적합한 형태로 실시간 변환하여 전송함으로써 GIS 상에서 구축된 전자지도를 교통정보 제공 시스템에서 효율적으로 이용할 수 있도록 한다.

지연시간을 개선하기 위한 마이크로 컨트롤러의 효율적인 프로그래밍 방법 (Efficient Programming Method in Microcontrollers for Improving Latency)

  • 이경남;김영민
    • 전기전자학회논문지
    • /
    • 제23권3호
    • /
    • pp.1068-1076
    • /
    • 2019
  • 오늘날 우리가 사용하고 있는 대부분의 전자제품에는 마이크로 컨트롤러가 내장되어 있으며, 이를 내장한 미니컴퓨터를 임베디드 시스템이라고 한다. 이러한 소규모 환경에서는 마이크로 컨트롤러에 응답성이 매우 중요한데 본 논문에서는 마이크로 컨트롤러에 기본적인 입출력 제어, 타이머/카운터 인터럽트 동작원리 및 이해에 대한 내용과 더불어 마이크로 컨트롤러 내의 플래시메모리에 각 프로그램 실행 루틴인 메인 루틴 및 인터럽트 서비스루틴에 대한 특징 및 프로그램 실행 순서를 컨트롤하여 처리율과 레이턴시를 개선하는 프로그램 로직을 제안하고 있다. 본 논문에서의 하드웨어 시뮬레이션은 아트멜사와 마이크로칩사에서 출시한 ATmega128과 PIC16F877A 마이크로 컨트롤러를 이용하여 검증이 실시되었다.

SSD FTL 캐시 알고리즘 분석 및 제언 (Analysis and Advice on Cache Algorithms of SSD FTL)

  • 이형봉;정태윤
    • 정보처리학회논문지:컴퓨터 및 통신 시스템
    • /
    • 제12권1호
    • /
    • pp.1-8
    • /
    • 2023
  • SSD는 이미 할당된 페이지에 대한 제자리 덮어쓰기가 불가능하므로 쓰기 연산이 있을 때마다 새로운 클린 페이지로의 대체가 필요하다. 이 문제를 지원하기 위해 SSD는 운영체제의 파일시스템에서 관리하는 논리 페이지를 현재 할당된 물리 페이지로 매핑하는 플래시 변환 계층인 FTL을 내부에 둔다. 쓰기 연산으로 버려진 SSD 페이지는 초기화 작업을 거쳐 재활용되어야 하는데, 그 횟수에 제한이 있기 때문에 FTL은 기본인 페이지 매핑 기능 외에 쓰기 횟수를 줄일 수 있는 캐시 기능을 제공한다. 이 연구에서는 쓰기 횟수를 줄이기 위한 FTL의 캐시 방법론에 집중하여 관련된 알고리즘들을 분석하고, 쓰기 전용 캐시 전략을 제안한다. 시뮬레이터를 사용하여 쓰기 전용 캐시를 실험한 결과 최대 29%의 개선 효과를 보였다.

e-Pub 표준 기반 e-교과서의 구조 설계 (Structure design of e-textbook based on e-Pub standard)

  • 김소영;남동선;손원성;이경호;임순범
    • 한국정보과학회:학술대회논문집
    • /
    • 한국정보과학회 2010년도 한국컴퓨터종합학술대회논문집 Vol.37 No.1(B)
    • /
    • pp.241-244
    • /
    • 2010
  • 최근 주목을 받고 있는 디지털교과서를 위해 제안되었던 대부분의 연구 결과는 플래시 기반으로 구성되거나, 전용 클라이언트를 설치해야 하는 등 교과서의 본질에 충실하지 못한 문제를 가지고 있었다. 본 논문에서는 교과서의 본질에 충실하고, 학교에서는 물론이고 집에서도 사용 가능한 e-교과서 구현을 위해 전자책 표준 가운데 전 세계적으로 가장 널리 사용 중인 e-Pub 표준을 적용하고자 하였다. XML 기반의 e-Pub 표준 적용을 위해 초등학교 국어, 영어, 수학 교과서를 분석하였으며, 과목 별로 상이한 구조 표현을 위해 최소한의 요소(element)를 정의함으로써, 저자 별, 과목 별 구조적 특성을 자유롭게 반영할 수 있도록 하였다.

  • PDF

메모리 기술에 관한 연구동향 (Research Trends for Memory Technologies)

  • 조중석;유승진;정유진;김진주;남제원;조두산
    • 한국정보처리학회:학술대회논문집
    • /
    • 한국정보처리학회 2015년도 춘계학술발표대회
    • /
    • pp.67-68
    • /
    • 2015
  • 전기전자, 정보통신 등 디지털/정보화 시대를 주도하는 산업의 핵심제품으로 혁신적 방식으로 기존의 전기신호처리 및 정보기억 기능을 대체할 새로운 메모리 반도체 개발기술이 요구되고 있다. 반도체 소자를 이용하여 디지털 정보를 기억하는 소자 가운데 기존의 DRAM과 플래시 메모리를 발전시켜 새로운 물질이나 구조를 사용하는 반도체 정보기억 소자 개발 기술이 필요하다.

플래시 및 바이트 소거형 EEPROM을 위한 고집적 저전압 Scaled SONOS 비휘발성 기억소자 (High Density and Low Voltage Programmable Scaled SONOS Nonvolatile Memory for the Byte and Flash-Erased Type EEPROMs)

  • 김병철;서광열
    • 한국전기전자재료학회논문지
    • /
    • 제15권10호
    • /
    • pp.831-837
    • /
    • 2002
  • Scaled SONOS transistors have been fabricated by 0.35$\mu\textrm{m}$ CMOS standard logic process. The thickness of stacked ONO(blocking oxide, memory nitride, tunnel oxide) gate insulators measured by TEM are 2.5 nm, 4.0 nm and 2.4 nm, respectively. The SONOS memories have shown low programming voltages of ${\pm}$8.5 V and long-term retention of 10-year Even after 2 ${\times}$ 10$\^$5/ program/erase cycles, the leakage current of unselected transistor in the erased state was low enough that there was no error in read operation and we could distinguish the programmed state from the erased states precisely The tight distribution of the threshold voltages in the programmed and the erased states could remove complex verifying process caused by over-erase in floating gate flash memory, which is one of the main advantages of the charge-trap type devices. A single power supply operation of 3 V and a high endurance of 1${\times}$10$\^$6/ cycles can be realized by the programming method for a flash-erased type EEPROM.

1x10$^{6}$ 회 이상의 프로그램/소거 반복을 보장하는 Scaled SONOS 플래시메모리의 새로운 프로그래밍 방법 (A New Programming Method of Scaled SONOS Flash Memory Ensuring 1$\times$10$^{6}$ Program/Erase Cycles and Beyond)

  • 김병철;안호명;이상배;한태현;서광열
    • 한국전기전자재료학회:학술대회논문집
    • /
    • 한국전기전자재료학회 2002년도 하계학술대회 논문집
    • /
    • pp.54-57
    • /
    • 2002
  • In this study, a new programming method, to minimize the generation of Si-SiO$_2$ interface traps of scaled SONOS flash memory as a function of number of program/erase cycles has been proposed. In the proposed programming method, power supply voltage is applied to the gate, forward biased program voltage is applied to the source and the drain, while the substrate is left open, so that the program is achieved by Modified Fowler-Nordheim (MFN) tunneling of electron through the tunnel oxide over source and drain region. For the channel erase, erase voltage is applied to the gate, power supply voltage is applied to the substrate, and the source and drain are open. A single power supply operation of 3 V and a high endurance of 1${\times}$10$\^$6/ prograss/erase cycles can be realized by the proposed programming method. The asymmetric mode in which the program voltage is higher than the erase voltage, is more efficient than symmetric mode in order to minimize the degradation characteristics of scaled SONOS devices because electrical stress applied to the Si-SiO$_2$ interface is reduced by short programming time.

  • PDF

다중셀 낸드 플래시 메모리의 3셀 CCI 모델과 이를 이용한 에러 정정 알고리듬 (A 3-cell CCI(Cell-to-Cell Interference) model and error correction algorithm for Multi-level cell NAND Flash Memories)

  • 정진호;김시호
    • 대한전자공학회논문지SD
    • /
    • 제48권10호
    • /
    • pp.25-32
    • /
    • 2011
  • MLC NAND flash memory에서 cell간의 기생 커패시턴스 커플링으로 인해 발생하는 CCI에 의한 data error를 개선하기 위한 알고리듬을 제안하였다. 종래의 victim cell 주변 8-cell model보다 에러보정 알고리듬에 적용이 용이한 3-cell model을 제시하였다. 3-cell CCI model의 성능을 입증하기 위해 30nm와 20nm급 공정의 MLC NAND flash memory의 data분포를 분석하여, 주변 cell의 data pattern에 의한 victim cell의 Vth shift관계를 확인하였다. 측정된 Vth분포 data에 MatLab을 이용하여 제안된 알고리듬을 적용하는 경우 BER이 LSB에서는 28.9%, MSB에는 19.8%가 개선되었다.

4비트 SONOS 전하트랩 플래시메모리를 구현하기 위한 기판 바이어스를 이용한 2단계 펄스 프로그래밍에 관한 연구 (A Study on a Substrate-bias Assisted 2-step Pulse Programming for Realizing 4-bit SONOS Charge Trapping Flash Memory)

  • 김병철;강창수;이현용;김주연
    • 한국전기전자재료학회논문지
    • /
    • 제25권6호
    • /
    • pp.409-413
    • /
    • 2012
  • In this study, a substrate-bias assisted 2-step pulse programming method is proposed for realizing 4-bit/1-cell operation of the SONOS memory. The programming voltage and time are considerably reduced by this programming method than a gate-bias assisted 2-step pulse programming method and CHEI method. It is confirmed that the difference of 4-states in the threshold voltage is maintained to more than 0.5 V at least for 10-year for the multi-level characteristics.