• 제목/요약/키워드: 위상 필터

검색결과 502건 처리시간 0.027초

가우시안 저역 통과 필터와 적분기를 결합시킨 간단한 GMSK 변조기 (A Simple GMSK Modulator Using the Combined Gaussian Lowpass Filter and Integrator)

  • 오성근;황병대
    • 한국통신학회논문지
    • /
    • 제25권12B호
    • /
    • pp.2039-2045
    • /
    • 2000
  • 본 논문에서는 계산이 간단한 두 가지의 GMSK (Gaussian minimum shift-keying) 변조기들을 제안한다. 제안된 방법들에서는 필터링과 적분과정의 순차적인 처리 대신에, 필터링되는 데이터 계열들에 따른 적분기 출력에서의 위상 성분들을 미리 구하고, ROM (read only memory)에 저장함으로써 계산량을 크게 줄일 수 있다. 첫 번째 방법에서는 필터링되는 심벌들에 따른 각 샘플시점에서의 위상 변화량들이 미리 계산되며, 위상 샘플 값은 필터에 입력되는 데이터 계열에 의한 샘플시점에서의 총 위상 변화량을 구하여 누적함으로써 얻어진다. 두 번째 방법에서는 입력되는 모든 가능한 데이터 계열들에 따른 모든 샘플시점에서의 총 위상 변화량들을 미리 구하여 ROM에 저장하며, 위상 샘플 값은 입력되는 데이터 계열에 따라 샘플시점에 해당하는 총 위상 변화량을 선택하여 누적함으로써 얻어진다. 또한, 두 번째 방법에서는 데이터 계열의 패턴에 따른 총 위상 변화량들의 대칭적인 성질을 이용함으로써 필요한 메모리량을 줄일 수 있다.

  • PDF

반점 간섭무늬 위상단면도의 잡음제거 (Noise Elimination of Speckle Fringe Phasemap)

  • 조재완;홍석경;백성훈;김철중
    • 한국광학회지
    • /
    • 제5권2호
    • /
    • pp.217-224
    • /
    • 1994
  • 반점 간섭무늬 위상단면도의 잡음을 제거하기 위해 위상이동 convolution과 2-bit 양자화 스무딩 필터를 조합하였다. 위상이동 convoltion처리로 톱니파 형태를 갖는 반점 간섭무늬 위상단면도에서 2.pi. jump 양단의 edge 성분을 완벽하게 유지하면서 스무딩 처리를 할 수 있었다. 2-bit 양자화 스무딩 필터는 반점 간섭무늬 위상단면도의 스무딩 처리를 하는데 있어서 average, low-pass 필터 및 median 필터 보다 처리속도가 빠르고 S/N비 특성이 우수하였다. 잡음을 제거한 반점 위상단면도를 path dependent unwrapping 알고리즘을 적용하여 위상의 2.pi. 불연속성을 해소하고 펼쳐 보았다.

  • PDF

LPN 필터를 이용한 계통 위상 추종 방법 (A grid synchronization method using LPN filter)

  • 이경준;이종필;신동설;김태진;유동욱;김희제
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2013년도 전력전자학술대회 논문집
    • /
    • pp.72-73
    • /
    • 2013
  • 본 논문은 계통 연계형 인버터에서 LPN 필터를 이용한 계통 위상 추종 방법을 제안한다. 기존의 FFT를 이용한 계통 위상 추종 알고리즘의 한주기 평균 계산부를 LPN 필터로 대체하여 위상 추종 성능을 개선하였다. 기존의 FFT-PLL의 경우 SRF-PLL과 달리 별도의 PI 게인 튜닝이 필요 없으며, 고조파와 같은 노이즈에 강인한 특징을 가진다. 하지만 위상 이동시에 새로운 위상을 추종하기 위해서 한주기 소요된다. 따라서 본 논문에서는 LPN 필터를 사용하여 반주기 이내에 추종할 수 있도록 성능을 개선하였다. 제안된 위상 추종 전략의 타당성을 실험을 통하여 검증하였다.

  • PDF

선형 위상 프로그램형 CTD필터의 설계 (Programmable CTD Filter Design with Linear Phase)

  • 김형명
    • 대한전자공학회논문지
    • /
    • 제26권5호
    • /
    • pp.152-161
    • /
    • 1989
  • 필터 계수가 + 1, 0, -1로 제한되어 있는 프로그램 가능형 디지탈 FIR CCD 필터를 설계하기 위한 기존의 방식에 따르면, 설계된 필터의 위상이 선형을 유지하도록 보장되어 있지 않다. 본 논문에서는 선형 위상 필터 계수의 대칭성을 바탕으로 이러한 설계 방식을 개선시켜 제안하였다. 제안된 알고리듬에 의하여 설계된 필터가 선형위상을 가짐을 보여 주었고, 필터 설계시 소요되는 컴퓨터의 사용 시간 및 저장 공간이 기존의 방법보다 많이 개선되어 그 효율성이 높음을 시뮬레이션을 통하여 보여주었다.

  • PDF

수직 공통패턴을 사용한 고속/저전력 CSD 선형위상 FIR 필터 구조 (A High-speed/Low-power CSD Linear Phase FIR Filter Structure Using Vertical Common Sub-expression)

  • 장영범;양세정
    • 한국통신학회논문지
    • /
    • 제27권4A호
    • /
    • pp.324-329
    • /
    • 2002
  • Digital If(Intermediate frequency) 처리단과 같은 고속과 저전력을 요구하는 필터에서 덧셈기만을 사용하여 CSD(Canonical Signed Digit)형의 필터계수들을 구현하는 구조가 널리 연구되고 있다. 본 논문에서는 CSD형의 선형위상 FIR(Finite Impulse Response) 필터에서 수직의 공통패턴을 공유하는 구조를 제안한다. 선형위상 FIR 필터를 CSD형의 코드를 사용하여 구현할 때에, 선형위상의 계수대칭의 특성 때문에 수평 공통패턴의 방식이 사용되어 왔다. 그러나 본 논문에서는 선형위상 필터는 근접해 있는 계수들끼리 근사의 값을 갖기 때문에 MSB가 같다는 것을 이용하여 수직 공통패턴을 사용하는 방식을 제안하였다. 제안된 방식은 구현의 정세도가 낮을수록, 구현하는 탭의 길이가 길수록 더욱 효과가 큼을 예제를 통하여 보였다. 따라서 제안된 방식은 고 고속/저전력 구현을 요하는 이동 통신용 필터에서 사용하기에 적합한 필터임을 보였다.

주파수 전압 변환기와 루프 필터 전압 변환기를 이용한 저잡음 위상고정루프 (A low noise PLL with frequency voltage converter and loop filter voltage detector)

  • 최혁환
    • 한국정보전자통신기술학회논문지
    • /
    • 제14권1호
    • /
    • pp.37-42
    • /
    • 2021
  • 본 논문은 루프필터 전압 감지기와 주파수 전압 변환기를 이용하여 잡음 특성을 개선한 위상고정루프의 구조를 제안한다. 루프 필터 전압 변화는 저항과 커패시턴스로 구성된 회로에 의해서 출력이 결정된다. 시정수 값이 작은 회로를 지나는 신호는 루프 필터의 평균 출력 전압과 거의 같은 값을 가진다. 시정수 값이 큰 회로를 지나는 신호는 루프 필터 평균 출력 값을 가지며, 추가된 루프필터 전압 감지기에서 기준 신호가 된다. 루프필터 전압 감지기 출력은 보조 전하펌프의 전류 크기를 제어한다. 루프 필터 출력 전압이 상승하면 루프필터 전압 감지기는 루프 필터 출력 전압을 하강하게 하고, 또는 루프 필터 출력 전압이 하강하면 루프필터 전압 감지기는 루프 필터 출력 전압을 상승하게 한다. 또한 주파수 전압 변환기도 필터 출력 전압 변동 폭을 줄여주어 제안된 위상고정루프의 잡음 특성을 개선해준다. 제안된 위상고정루프는 1.8V 0.18㎛ CMOS 공정을 이용하여 설계한다. 시뮬레이션 결과는 0.854ps 지터와 30㎲ 위상 고정 시간을 보여준다.

All Pass Filter를 이용한 순시 무효전력, 유효전력 측정기법 (Instantaneous reactive power and active power measurement techniques using All Pass Filter)

  • 정다움;김선필;황정구;박성준
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2015년도 전력전자학술대회 논문집
    • /
    • pp.447-448
    • /
    • 2015
  • 지연 등화기(Delay Equalizer) 또는 위상 필터(Phase Filter)라고도 불리는 전역 통과 필터(All Pass Filter)는 주파수의 변화와 관계없이 위상만을 변화 시키는 시간 지연 장치(Time Delay Device)이다. 모든 주파수에서 진폭의 이득이 '0' 또는 일정하지만, 위상의 특성만을 개선하기 위해 사용되는 위상 필터 이다. 본 논문은 이와 같은 전역 통과 필터(APF)의 특성을 이용하여 순시 유효 전력(Active Power) 및 순시 무효 전력(Reactive Power)의 측정 방법에 대하여 연구하였다. 전역 통과 필터(APF)의 좌표변환을 사용하여, 필터에서의 정보를 통한 유효 전력과 무효 전력 측정이 가능하다. 따라서 본 논문에서는 시뮬레이션을 통해 그 타당성을 검증하였다.

  • PDF

비최소 위상 시스템의 역변환 문제에 대한 실험적 고찰 (An experimental study on an inverse problem of a non-minimum phase system)

  • 노경래;이상권
    • 한국음향학회:학술대회논문집
    • /
    • 한국음향학회 2001년도 추계학술발표대회 논문집 제20권 2호
    • /
    • pp.147-150
    • /
    • 2001
  • 본 논문은 비최소 위상을 가지는 시스템에 대한 역변환 문제를 실험적으로 고찰, 연구하였다. 일반적으로 선형적이고 인과적인 시스템의 입$cdot$ 출력관계는 행렬형태로 공식화할 수 있다. 최소위상(minimum phase) 시스템의 시스템행렬은 항상 역행렬이 존재하며 안정적이지만 비최소 위상(non-minimum phase)시스템의 시스템행렬은 근사특이(near-singular)행렬 또는 특이(singular) 행렬이므로 불량조건(ill-conditioning)이 발생하고 역변환이 존재할 수 없다. 비최소 위상 시스템의 역변환 문제는 다른 과정을 포함하지 않고서는 인과적이고 안정적인 역변환 필터를 가질 수 없다. 따라서 역변환 필터의 구현을 위해 SVD(singular value decomposition)를 이용하였다. 비최소 위상 시스템인 경우 시스템행렬은 하나이상의 매우 작은 특이 값을 가지며 이것은 시스템의 위상정보를 가진다. 이 성질을 이용하여 시스템의 근사적인 역변환 필터를 구현하고 비최소 위상을 갖는 외팔보에 대해 실험적으로 검증하였다.

  • PDF

두 개의 입력을 가진 VCO를 이용하여 루프필터와 스퍼 크기를 줄인 위상고정루프 (A Loop Filter Size and Spur Reduced PLL with Two-Input Voltage Controlled Oscillator)

  • 최영식;문대현
    • 한국정보통신학회논문지
    • /
    • 제22권8호
    • /
    • pp.1068-1075
    • /
    • 2018
  • 본 논문에서는 위상고정 상태에 따라 활성화 되는 루프가 다르게 설정하고, 두 개의 입력을 가지는 전압제어발진기를 사용하여 스퍼를 억제함과 동시에 루프필터의 크기를 줄이는 위상고정루프를 제안하였다. 동작 상태에 따른 안정도 분석을 통하여 위상고정 후에는 위상고정루프가 안정적으로 동작되게 설계하였다. 일반적으로 루프 필터의 커패시터는 위상고정루프에서 큰 면적을 차지한다. 두 개의 전하펌프에 의한 동시 충 방전 동작을 통해 커패시터의 유효커패시턴스를 증가시켜 루프필터 크기를 줄일 수 있으며, 서로 반대 위상으로 동작하는 두 개의 신호를 입력으로 가지는 전압제어발진기로 스퍼의 크기를 억제할 수 있었다. 위상고정 상태를 알려주는 LSI(Locking Status Indicator)를 사용하여 위상고정 시간은 $80{\mu}s$가 되도록 하였다. 제안된 위상고정루프는 1.8V의 공급전압과 $0.18{\mu}m$ CMOS공정을 사용하여 설계하였다.

정합필터 기반의 Chirp Spread Sprectrum을 위한 새로운 주파수 오프셋 추정 알고리즘 (A Novel Frequency Offset Estimation Algorithm for Chirp Spread Spectrum Based on Matched Filter)

  • 김영삼;정정화
    • 대한전자공학회논문지TC
    • /
    • 제47권10호
    • /
    • pp.1-7
    • /
    • 2010
  • 본 논문에서는 정합필터 기반의 IEEE 802.15.4a chirp spread spectrum (CSS)을 위한 새로운 주파수 오프셋 추정 알고리즘을 제안한다. 기존의 주파수 오프셋 추정 알고리즘은 연속되는 동일한 심볼 간의 차등 위상을 계산함으로서 주파수 오프셋을 추정하였다. 하지만 CSS는 긴 십볼 구간과 가드 구간을 포함하고 있어 기존의 방법으로 주파수 오프셋을 추정하였을 경우 위상 모호성이 발생한다. 특히 정합필터 기반 수신기 구조에서 위상 모호성을 해결하지 않는다면 주파수 오프셋에 의한 정현파 간섭 현상으로 정합필터의 성능이 감소하게 된다. 따라서 본 논문에서는 위상 모호성을 해결하기 위해 정수부와 소수부 주파수 오프셋 추정을 분할화 하여 주파수 오프셋을 추정하는 새로운 알고리즘을 제안한다. 제안하는 알고리즘은 sub-chirp 간 정합필터 결과의 차등 위상을 계산 한 결과와 기존의 심볼 간 차등 위상 정보를 이용하여 정수부 주파수 오프셋을 추정하여 위상 모호성을 제거 한 후, 심볼 간 차등위상 정보를 통하여 소수부 주파수 오프셋을 추정한다. 시뮬레이션 결과 제안하는 알고리즘은 정수부 주파수 오프셋 추정을 통해 위상 모호성 문제를 해결할 수 있음을 확인하였고 위상 모호성 이 발생하지 않는 경우에서도 기존의 알고리즘과 거의 통일한 성능을 보임을 확인하였다.