• 제목/요약/키워드: 위상검출기

검색결과 240건 처리시간 0.034초

차동 위상 천이 변조 방식의 수중음향통신을 위한 수신기 설계 (Receiver design for differential phase-shift keying underwater acoustic communication)

  • 전은혜;권택익;김기만
    • 한국음향학회지
    • /
    • 제35권5호
    • /
    • pp.368-374
    • /
    • 2016
  • 본 논문은 기존의 DPSK(Differential Phase-Shift Keying) 방식 수중음향통신에 직접 수열 대역확산 기법을 적용하여 송수신단을 구성하는 내용을 다루었다. DPSK방식의 수신기에서는 인접 비트 간 위상차만 알고 있으면 복조가 가능하기 때문에 수신기 구조가 간단해지는 장점이 있다. 기존의 DPSK 수신단에서는 역확산 전 신호의 두 심볼씩 전이 상관기로 입력되면 상관 결과의 최대값을 비교하여 데이터를 검출하는데 이 때 채널에 따른 낮은 SNR(Signal to Noise Ratio) 또는 높은 도플러 천이 주파수 때문에 전이 상관기 출력의 최대값 오류율이 증가할 수 있다. 본 논문에서는 전이 상관기에서 생성되는 다수 출력들의 크기뿐만 아니라 간격을 추가적으로 이용하여 더욱 정확한 검출 결과를 얻을 수 있도록 하는 방법을 제안하였다. 제안된 방법의 성능은 모의 및 호수실험을 통해 획득한 데이터를 이용하여 분석되었다.

UPS계통 절환을 위한 고성능 발전기용 CTTS (CTTS for High Performance Generators for UPS Grid Switching)

  • 나정승;양지훈;박성미;정대원;양승학;박성준
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2018년도 전력전자학술대회
    • /
    • pp.478-479
    • /
    • 2018
  • 본 논문에서는 무정전 CTTS 시스템에 적합한 영전력 투입과 영전류 차단이 가능한 알고리즘을 제안한다. 제안된 알고리즘은 이종전원에 크기와 위상차를 고정도로 검출하기 위해 이종전원의 차를 검출하였고 이를 통해 CTTS 투입 시 돌입전류를 감소시킬 수 있었다. 또한 순시 유무효전력 제어로 CTTS 차단 시 UPS 출력전류를 영전류로 제어하여 무아크 및 계통 안정화를 이룰 수 있었다. 또한 본 시스템은 UPS 동작뿐만 아니라 무효전력 보상기인 조상기로 사용 가능하며 특히 계통 전압안정화용으로 사용가능함을 확인하였다.

  • PDF

기준 신호 스퍼의 크기를 줄인 두 개의 대칭 루프를 가진 위상고정루프 (A Reference Spur Suppressed PLL with Two-Symmetrical Loops)

  • 최현우;최영식
    • 전자공학회논문지
    • /
    • 제51권5호
    • /
    • pp.99-105
    • /
    • 2014
  • 위상 잡음과 위상고정 시간을 최소화하기 위해 최적화 된 대역폭을 변화 시키지 않고 기준 주파수 신호 스퍼를 줄일 수 있는 두 개의 대칭 루프를 가진 위상고정루프(PLL)를 설계 하였다. 기준 주파수 신호 스퍼를 감쇄시키는 원리는 PLL에 사용되는 전압제어발진기(VCO)의 입력전압을 안정화시키는 것이다. 이것을 위해 설계된 PLL은 종래 PLL과 다르게 2개의 출력을 갖는 위상주파수검출기(PFD), 2개의 루프필터, 2개의 입력전압을 갖는 VCO, 그리고 분주기로 구성되었다. $0.18{\mu}m$ CMOS 공정파라미터를 사용하여 동작원리를 시뮬레이션 한 결과 종래의 단일 루프 PLL과 비교할 때 스퍼 크기가 약 1/2로 감소된 것을 확인하였다. 또한 루프필터에 사용된 R과 C가 5% 오차를 갖고 있을 경우에도 스퍼 크기가 약 1/2로 감소된 것을 확인하였다. 사용된 공급전압은 1.8V이고 소비전력은 6.3mW이였다.

로봇용 IPM 모터 설계 및 제어기 개발 (Research on IPM Motor Design and Fault Detection for Robot Wheel System)

  • 구본관;최준혁;김영균;정인성
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2008년도 추계학술대회 논문집 전기기기 및 에너지변환시스템부문
    • /
    • pp.35-37
    • /
    • 2008
  • 본 논문은 IPM 설계 시 인덕턴스 용량을 산정하는 방법과, 모터와 드라이브의 턴 폴트와 상 개방에 의한 고장 시 검출할 수 있는 방법을 제안하였다. IPM의 인덕턴스 용량 산정은 모터의 전압과 전압, 전류의 위상차를 이용하여 선정 하는 방법을 제시하였다. 고장 검출과 관련해서는 가장 일반적으로 많이 발생하는 코일 단락과 개방에 의한 전류의 왜곡 현상을 보기위한 실험 환경을 구성하였으며, 실험 걸과를 흥하여 전류 왜곡에 의한 고장 검출의 가능성을 제시하였다.

  • PDF

Phase Rotation 방지를 위한 Carrier Recovery Loop의 설계 (Design of a Carrier Recovery Loop with Minimum Phase Rotation)

  • 최한준;이승준
    • 전자공학회논문지C
    • /
    • 제36C권2호
    • /
    • pp.62-67
    • /
    • 1999
  • 변조된 Passband 신호의 동기 검파 방식의 복조(Coherent Demodulation)에서 대부분의 수신 신호 decision에서 나타나는 실제적인 문제는 그 성상도가 회전하는 경우이다. 일단 성상도가 회전하는 경우이다. 일단 성상도가 회전하게 되면 수신단에서는 유효한 성상도와 구별해 낼 수 있는 방법이 없다. 그러나 수신기는 회전된 성상도에 의해 수신된 위상을 결정하므로 이러한 문제를 극복해 낼 수 없다면 그 결과는 계속되는 에러로 나타나게 된다. 본 논문에서는 먼저 QPSK 복조기에서의 주파수 옵셋과 위상 오차를 극복하기 위한 Carrier Recovery Loop에 대해서 살펴보고 나서 위상 Rotation을 방지하기 위한 방법을 제시하였다. 검출된 위상 오차를 주파수 옵셋 교정에 선별적으로 적용함으로써 Phase rotation의 발생을 줄일 수 있다. 시뮬레이션을 통해 제시한 방법의 타당성을 검증하였다.

  • PDF

페이지 쉬프터 기반의 의사 난수 패턴 생성기 (Pseudo Random Pattern Generator based on phase shifters)

  • 조성진;최언숙;황윤희
    • 한국정보통신학회논문지
    • /
    • 제14권3호
    • /
    • pp.707-714
    • /
    • 2010
  • 패턴생성기로 LFSR(linear feedback shift register)은 기계 자체에 고유의 선형의존성이 있어 패턴을 생성함에 있어 비트의 위치를 이동시켜 수열을 생성하기 때문에 생성되는 패턴들의 상관관계가 높고 따라서 오류 검출률이 낮아지게 된다. 이런 문제점을 해소하기 위하여 scan chain 사이에 XOR 게이트의 조합으로 구성된 페이지 쉬프터를 장착하여 출력 테스트 패턴의 난수성을 높임으로써 LFSR 고유의 선형의존성을 줄이고 오류 검출률을 높이는 연구가 활발히 진행되어 왔다. 본 논문에서는 PRPG(pseudo random pattern generator)로서 특성 다항식을 원시다항식으로 갖는 LFSR을 사용하여 어떤 임의의 두 채널에서 출력되는 이진 수열의 선형 의존성을 줄이기 위한 방법으로 적절한 탭 수를 유지하며 최소의 위상이동차를 보장하는 페이지 쉬프터를 갖는 LFSR 기반의 PRPG를 구성하는 방법을 제안한다. 제안된 알고리즘에 따라 페이지 쉬프터를 구성하면 기존의 방법보다 페이지 쉬프터를 훨씬 빨리 구성 할 수 있는 장점이 있다.

새로운 DBO-CSS 수신기 구조 (A new noncoherent detection algorithm for DBO-CSS)

  • 윤상훈;정정화
    • 대한전자공학회논문지TC
    • /
    • 제44권4호
    • /
    • pp.59-64
    • /
    • 2007
  • 본 논문에서는 DBO-CSS를 위한 새로운 수신기 구조를 제안한다. DBO-CSS에서는 정보가 인접한 서브첩(sub-chirp)간의 차분 위상이 아니라 인접한 풀첩(full-chirp) 내의동일 위치에 있는 서브첩간의 차분위상에 실리게 된다. 따라서, DBO-CSS의 BER 성능 향상을 위해 일반적인 MSDD(multiple symbol differential detection) 알고리듬 등은 바로 적용할 수 없다. 본 논문에서는 부분적 MSD(multiple symbol detection)와 viterbi 알고리듬에 기반한 새로운 차분 검출 알고리듬을 제안한다. 실험결과, 제안하는 구조는 기존의 차분 검출 방식과 biorthogonal 복호기로 구성된 수신기에 비해 BER=10-5일 때 약 2.5dB의 SNR이 향상됨을 확인하였다.

위상 오류를 고려한 DS/CDMA 시스템의 PN 부호 획득에 관한 연구 (A Study on the PN code Acquisition for DS/CDMA System over Phase-Error)

  • 정남모;강찬석;장문기
    • 대한전자공학회논문지TE
    • /
    • 제39권4호
    • /
    • pp.403-408
    • /
    • 2002
  • 본 논문에서는 나카가미-m 확률밀도함수를 이용하여 페이딩 환경을 고려한 DS/CDMA(Direct Sequence Code Division Multiple Access) 시스템의 PN 부호 획득(acquisition)에 대한 성능을 분석하였다. 성능 분석은 PN 부호 획득 시간에 영향을 미치는 검출확률( P/sub D/ : detection probability)과 오경보확률(P/sub FA/ : false alarm probability) 에 대한 식을 유도하여 시물레이션으로 입증하였다. 그 결과 위상 오류를 보정하기 위하여 PLL의 이득을 높이고 레이크 수신기를 동시에 적용할 경우 PN 부호의 검출확률(P/sub D/)은 개선되었고, 오경보확률(P/sub FA/)은 감소하여 PN 부호의 동기 획득 성능을 개선시킬 수 있음을 입증하였다.

디지털 위상검출기법을 적용한 능동적 주파수 변화 정궤환기법 (Active Frequency Drift Positive Feedback Method for Anti-islanding using Digital Phase-Locked-Loop)

  • 이기옥;정영석;최주엽;최익;송승호;고문주
    • 한국태양에너지학회 논문집
    • /
    • 제27권2호
    • /
    • pp.37-44
    • /
    • 2007
  • As photovoltaic(PV) power generation system becomes more common, it will be necessary to investigate islanding detection method for PV systems. Islanding of PV systems can cause a variety of problems and must be prevented. However, if the real and reactive power of the load and PV system are closely matched, islanding detection by Passive methods becomes difficult. Also, most active methods lose effectiveness when there are several PV systems feeding the same island. The active frequency drift positive feedback method(AFDPF) enables islanding detection by forcing the frequency of the voltage in the island to drift up or down. In this paper the research for the minimum value of chopping fraction gain applied digital phase-locked-loop (DPLL) to AFDPF considering output power quality and islanding prevention performance are performed by simulation and experiment according to IEEE Std 929-2000 islanding test.

광대역 고속 디지털 PLL의 설계에 대한 연구 (A Study on the Wide-band Fast-Locking Digital PLL Design)

  • 안태원
    • 전자공학회논문지 IE
    • /
    • 제46권1호
    • /
    • pp.1-6
    • /
    • 2009
  • 본 논문에서는 광대역 주파수 합성기의 구현을 위하여 주파수 검출 범위와 락킹 시간을 개선한 디지털 PLL의 구조 및 설계에 대하여 기술한다. 제안된 구조에서는 광대역의 고속 주파수 비교기를 위하여 광역 디지털 로직 직교상관기를 사용하였고, 2 비트 업-다운 카운터 및 시그마-델타 변조기를 적용하여 디지털 제어 발진기의 주파수가 제어되도록 하였다. 따라서 양자화에 의한 잡음으로부터 추가되는 위상 잡음을 감소시킬 수 있으며, 최근의 휴대용 멀티미디어 통신 단말기 등에서 요구되는 고속의 락킹 및 광대역 지원, 그리고 저전력 현에 적합하다.