• 제목/요약/키워드: 루프 대역폭 조절

검색결과 16건 처리시간 0.056초

루프 대역폭 조절기를 이용한 빠른 위상 고정 시간을 갖는 이중 루프 위상고정루프 (A Fast Locking Dual-Loop PLL with Adaptive Bandwidth Scheme)

  • 송윤귀;최영식
    • 대한전자공학회논문지SD
    • /
    • 제45권5호
    • /
    • pp.65-70
    • /
    • 2008
  • 본 논문에서는 루프 대역폭을 조절하여 빠른 위상 고정 시간을 갖는 새로운 구조의 이중 루프 위상고정루프를 제안하였다. 위상고정루프가 out-lock 상태일 때는 채널 간격의 1/10보다 더 큰 대역폭을 갖도록 하였으며, in-lock 부근에서는 채널 간격의 1/10 보다 더 작은 좁은 대역폭을 갖도록 하였다. 제안된 위상고정루프는 표준 CMOS $0.35{\mu}m$ 공정으로 HSPICE를 이용하여 설계 하였다. 시뮬레이션 결과 PLL의 대역폭을 200KHz 채널 간격 보다 14배 크게 하여 80MHz의 주파수를 변화시키는데 $50{\mu}s$의 빠른 위상고정 시간을 갖는 것으로 나타났다.

2.496Gb/s MIPI M-PHY를 위한 기준 클록이 없는 이중 루프 클록 데이터 복원 회로 (A 2.496 Gb/s Reference-less Dual Loop Clock and Data Recovery Circuit for MIPI M-PHY)

  • 김영웅;장영찬
    • 한국정보통신학회논문지
    • /
    • 제21권5호
    • /
    • pp.899-905
    • /
    • 2017
  • 본 논문은 2.496Gb/s 데이터 레이트를 갖는 mobile industry processor interface (MIPI) M-PHY를 위한 기준 클록이 없는 이중 루프 클록 데이터 복원 회로(CDR : Clock and Data Recovery Circuit)를 제안한다. 제안하는 클록 데이터 복원회로는 적응형 루프 대역폭 조절 기법을 사용하여 적은 타임 지터를 가지면서 빠른 고정 시간을 가질 수 있다. 클록 데이터 복원회로는 주파수 고정 루프와 위상 고정 루프로 이루어진다. 제안하는 2.496Gb/s 기준 클록이 없는 이중 루프 클록 데이터 복원 회로는 1.2V 공급 전압을 갖는 65nm CMOS 공정을 이용하여 설계되었다. 2.496Gb/s pseudo-random binary sequence (PRBS)15 입력에서 시뮬레이션 된 출력 클록의 타임 지터는 $9.26ps_{p-p}$이다. 클록 데이터 복원 회로의 면적과 전력 소모는 각각 $400{\times}470{\mu}m^2$와 6.49mW이다.

루프 미러를 이용한 고 반복률 펄스 발생에 관한 연구 (A Study on High-Repetition Rate Optical-Pulse for Loop-Mirror)

  • 정찬권;김선엽;강영진
    • 한국정보통신학회논문지
    • /
    • 제9권5호
    • /
    • pp.1117-1122
    • /
    • 2005
  • 본 논문은 광섬유 루프 결합기를 이용한 고반복률의 펄스 발생에 대해 연구하였다. 최근 OTDM에서, 고 반복률 광 펄스의 개발이 필요하다. 이것은 광섬유나 집적화된 도파관 지연 선로 회로들 일반적인 접근법과 차이가 있다. 고 반복율 광펄스 다중 현상은 광펄스들의 분리 폭이 사용된 결합기의 전달대역폭보다 더 클 때 발생한다. 분석으로, 출력 반복율은 서로 다른 등가 전송 대역폭인 광섬유 결합기를 이용하여 조절될 수 있다 분리간격은 직렬의 광루프 미러 결합기 수를 조절함으로서 얻을 수 있다.

델타-시그마 변조기와 스퍼 감소 회로를 사용하여 스퍼 크기를 줄인 위상고정루프 (Spur Reduced PLL with △Σ Modulator and Spur Reduction Circuit)

  • 최영식;한근형
    • 한국정보전자통신기술학회논문지
    • /
    • 제11권5호
    • /
    • pp.531-537
    • /
    • 2018
  • 스퍼의 크기를 줄이기 위해 델타-시그마 변조기와 스퍼감소회로가 도입된 위상고정루프(PLL)를 제안하였다. 델타-시그마 변조기는 스퍼 잡음을 높은 주파수 대역으로 이동시켜 루프필터가 잡음 제거를 쉽게 할 수 있도록 해준다. 이는 위상고정루프의 대역폭을 적절히 조절하면 스퍼 크기를 크게 감소시킬 수 있다. 스퍼감소회로는 한주기당 발생하는 루프필터 전압변화를 작게 하여 스퍼 크기가 감소되도록 한다. 제안한 스퍼감소회로는 위상고정루프의 크기에 거의 영향이 없을 정도로 간단하게 설계하였다. 이 두 가지 방법을 사용한 제안된 위상고정루프는 $0.18{\mu}m$ CMOS 공정에서 1.8V의 공급전압으로 설계되었으며, 시뮬레이션을 통해 제안된 위상고정루프의 스퍼 크기가 거의 20dB 감소된 것을 확인하였다. 스퍼의 크기가 크게 감소된 위상고정루프는 대역폭이 좁은 통신시스템에 크게 활용될 수 있다.

델타-시그마 변조기와 스퍼 감소 회로를 사용하여 스퍼 크기를 줄인 위상고정루프 (Spur Reduced PLL with ΔΣ Modulator and Spur Reduction Circuit)

  • 최영식;한근형
    • 한국정보전자통신기술학회논문지
    • /
    • 제11권6호
    • /
    • pp.651-657
    • /
    • 2018
  • 스퍼의 크기를 줄이기 위해 델타-시그마 변조기와 스퍼감소회로가 도입된 위상고정루프(PLL)를 제안하였다. 델타-시그마 변조기는 스퍼 잡음을 높은 주파수 대역으로 이동시켜 루프필터가 잡음 제거를 쉽게 할 수 있도록 해준다. 이는 위상고정루프의 대역폭을 적절히 조절하면 스퍼 크기를 크게 감소시킬 수 있다. 스퍼감소회로는 한주기당 발생하는 루프필터 전압변화를 작게 하여 스퍼 크기가 감소되도록 한다. 제안한 스퍼감소회로는 위상고정루프의 크기에 거의 영향이 없을 정도로 간단하게 설계하였다. 이 두 가지 방법을 사용한 제안된 위상고정루프는 $0.18{\mu}m$ CMOS 공정에서 1.8V의 공급전압으로 설계되었으며, 시뮬레이션을 통해 제안된 위상고정루프의 스퍼 크기가 거의 20dB 감소된 것을 확인하였다. 스퍼의 크기가 크게 감소된 위상고정루프는 대역폭이 좁은 통신시스템에 크게 활용될 수 있다.

최적 루프 이득 제어에 의한 광대역 뱅뱅 디지털 위상 동기 루프 선형화 기법 (Linearization Technique for Bang-Bang Digital Phase Locked-Loop by Optimal Loop Gain Control)

  • 홍종필
    • 전자공학회논문지
    • /
    • 제51권1호
    • /
    • pp.90-96
    • /
    • 2014
  • 본 논문은 광대역 특성의 뱅뱅 디지털 위상 동기 루프를 설계함에 있어 최적의 루프 이득 선정을 통한 실용적인 선형화 설계 기법을 제안한다. 기존의 이론적 파라미터 설계 기법을 광대역 클럭 발생기 회로에 적용함에 있어 한계점을 설명하고 실제 구현된 뱅뱅 디지털 위상 동기 루프 설계에 대해서 살펴보았다. 본 논문에서는 정수 어레이와 디더 이득은 크게 하되 비례 이득을 작게 설정하여 뱅뱅 디지털 위상 동기 루프의 리미티드 사이클 노이즈를 제거하였다. 제안된 설계 기법을 적용한 뱅뱅 디지털 위상 동기 루프는 기존의 구조에 비교하여 초소형, 저전력, 선형 특성 및 루프 대역폭 조절이 가능한 장점을 보이며, 성능의 우수성을 시뮬레이션을 통하여 검증하였다.

광대역 다중공진 평판 안테나 설계 및 구현 (Design and Fabrication of a Wide Band and Multi-Resonation Planar Antenna)

  • 이현진;박성일;임영석
    • 대한전자공학회논문지TC
    • /
    • 제42권12호
    • /
    • pp.171-176
    • /
    • 2005
  • 본 논문에서는 DCS와 WiBro 및 ISM 수용이 가능한 기지국용 광대역 다중공진 평판 안테나를 설계 및 제작하였다. 제안한 안테나는 기존의 모노폴 구조를 개방 루프 형태(폴디드 형태)로 수정하여 개방 부분의 결합에 의한 캐패시턴스를 증가시킨 광대역 다중공진 안테나를 설계하였다. 제안된 안테나는 도파관 급전 방법의 인쇄형 평판 안테나로 단일 층으로 구현되어 MMIC 및 LTCC의 이용이 용이하며 기존의 안테나보다 크기가 작고 높은 이득을 갖는다. 안테나 구조의 개방 부분의 간격과 루프 형태의 높이를 조절하여 공진 거리 및 대역폭을 조절 할 수 있다. 설계한 안테나의 대역폭은 정재파비 2 이하를 기준으로 DCS와 WiBro 및 ISM대역을 모두 충족하였으며 전체의 대역폭은 $1.575GHz\~2.985GHz(1.41GHz)$$58.75\%$의 주파수 대역폭을 얻었다. 또한, 안테나의 방사패턴은 1.6GHz, 2.3GHz, 2.8GHz에서의 Co-Polarization과 Cross-Polarization의 특성을 측정하였다.

유전 알고리즘을 이용한 인덕터 장하 소형 루프 안테나 설계 (Design of Two-Inductor Loaded Small Loop Antennas Using Genetic Algorithm)

  • 조규영;김재희;박위상
    • 한국전자파학회논문지
    • /
    • 제20권10호
    • /
    • pp.1021-1030
    • /
    • 2009
  • 단순 유전 알고리즘을 사용하여 두 개의 인덕터를 가지는 소형 루프 안테나를 최적화하는 방법을 제안한다. 루프내의 인덕터의 위치와 값을 유전 알고리즘을 사용하여 조절하며, RFID 대역과 휴대단말기 이중 대역에서 안테나를 최적화한다. 최적화를 위하여 비주얼 베이직을 사용하여 유전 알고리즘을 구현하였으며, 또한 이를 이용하여 전자기 시뮬레이터를 제어하여 유전자를 평가하였다. 최적화된 RFID 안테나는 중심 주파수 922 MHz에서 10 MHz의 -10 dB 대역폭을 가져 RFID 대역을 만족하며, 휴대단말기용 이중 대역 안테나는 중심 주파수 948 MHz와 1.81 GHz에서 대역폭을 각각 84 MHz와 266 MHz를 가져 GSM과 DCS 대역을 만족한다.

PLL 주파수 합성기를 이용한 새로운 주파수 변조 회로 설계 및 제작 (Design and Implementation of a Novel Frequency Modulation Circuit using Phase Locked Loop Synthesizer)

  • 양승식;이종환;염경환
    • 한국전자파학회논문지
    • /
    • 제15권6호
    • /
    • pp.599-607
    • /
    • 2004
  • 이 논문은 PLL주파수 합성기의 루프 대역폭보다 높은 주파수에서 낮은 주파수까지 변화하는 신호에 대한 주파수 변조가 일정한 최대 주파수 편이를 갖도록 하는 단순하면서도 저가의 새로운 주파수 변조회로를 소개하였다. 이 주파수 변조회로는 PLL 안에서의 주파수에 따른 루프 필터의 궤환량을 보상하도록 설계되었고 최대주파수 편이값 조절과 루프와의 상호 간섭을 제거할 수 있도록 설계되었다. 또한 기존의 스펙트럼 분석기로 $\Delta$f(최대 주파수 편이)또는 $\beta$(변조 지수)를 측정하는 방법은 협대역 주파수 변조에서만 유용하여 광대역 주파수에서 측정할 수 있도록 새로운 측정방법을 제안하고 변조 신호 발생기를 이용하여 정확성을 확인하였다. 이런 한 방법으로 설계하여 제작한 회로를 측정하여 기대한 일정한 최대 주파수 편이를 가지는 것을 확인하였다.

쌍입력 기술함수를 갖는 비선형 제어기를 이용한 직류전동기 제어시스템에 관한 연구 (A Study on the DC Motor Control System using Nonlinear Controller with Dual-Input Describing Function)

  • 김익수;안영주;최연욱;이형기
    • 융합신호처리학회 학술대회논문집
    • /
    • 한국신호처리시스템학회 2000년도 추계종합학술대회논문집
    • /
    • pp.205-208
    • /
    • 2000
  • 본 논문에서는 PDFF제어의 전향 보상항을 쌍입력 기술함수형 비선형 제어기로 대체하고 대역폭과 위상여유를 동시에 제어할 수 있는 개선된 PDFF 제어기를 구성한다 구성된 시스템의 제어성능을 고찰하기 위해 직류전동기 위치 제어시스템에 복소 쌍입력 보상기를 PDFF 제어기에 적용시켜 시뮬레이션을 한다. 시뮬레이션 결과 비선형 제어기의 제2 정현파 입력의 크기를 조절함에 따라 폐루프 시스템의 대역폭과 위상여유를 쉽게 조절할 수 있는 안정한 제어기를 설계하는 것이 가능하다.

  • PDF