• 제목/요약/키워드: 디지털 LDO

검색결과 9건 처리시간 0.024초

이진 가중치 전류 제어 기법을 이용한 고속 응답 디지털 LDO 레귤레이터 (Fast-Transient Digital LDO Regulator With Binary-Weighted Current Control)

  • 우기찬;심재현;김태우;황선광;양병도
    • 한국정보통신학회논문지
    • /
    • 제20권6호
    • /
    • pp.1154-1162
    • /
    • 2016
  • 본 논문에서는 이진 가중치 전류 기법을 이용한 고속 디지털 LDO(Low Dropout) 레귤레이터를 제안했다. 기존의 디지털 LDO는 일정량의 전류를 한 단계씩 제어하기 때문에 응답하는데 오랜 시간이 걸리며, 링잉 문제가 발생하게 된다. 이중 가중치 전류 기법은 링잉 문제를 제거함으로써 출력전압이 빠르게 안정화되도록 한다. 출력전압이 목표 전압에 안정적으로 도달하면, 디지털 LDO의 동작을 멈추는 프리즈 모드를 추가했다. 제안된 고속 응답 디지털 LDO는 출력 전원 전압이 급격히 바뀌는 시스템에서 응답속도가 느린 DC-DC 변환기와 함께 사용되어 출력전압을 빠르게 변하도록 한다. 제안된 디지털 LDO는 기존의 양방향 시프트 레지스터보다 면적이 56% 감소했고, 리플전압이 87% 감소했다. 제안된 디지털 컨트롤러는 $0.18{\mu}F$ CMOS 공정으로 제작되었다. $1{\mu}F$의 출력 캐패시터에서 정착시간이 $3.1{\mu}F$이고, 리플전압은 6.2mV 였다.

효율적 버퍼 주파수 보상을 통한 LDO 선형 레귤레이터 (LDO Linear Regulator Using Efficient Buffer Frequency Compensation)

  • 최정수;장기창;최중호
    • 대한전자공학회논문지SD
    • /
    • 제48권11호
    • /
    • pp.34-40
    • /
    • 2011
  • 본 논문은 낮은 출력 저항을 버퍼를 사용하여 주파수 보상을 수행한 LDO 선형 레귤레이터에 관한 것이다. 주파수 보상을 위해 제안하는 버퍼는 두 개의 shunt 피드백 루프를 사용하여 출력 저항을 최소화함으로써 이를 통해 LDO 선형 레귤레이터 전체의 부하 및 입력 전압에 따른 레귤레이션 성능을 개선할 수 있고 저전압에서도 낮은 출력 저항을 유지함으로 휴대기기 응용에 있어서도 적합하다. 또한 외부 디지털 제어를 통한 LDO 선형 레귤레이터의 출력 전압을 가변함으로써 외부 MCU와의 인터페이스를 개선하기 위한 기준 전압 제어 기법을 나타내었다. 구현된 LDO 선형 레귤레이터는 2.5V~4.5V의 입력 전압에 대하여 동작하며 최대 300mA의 부하 전류를 0.6~3.3V의 출력 전압에 대하여 제공할 수 있다.

이중 루프 Digital LDO Regulator 용 ADC 설계 (Design of ADC for Dual-loop Digital LDO Regulator)

  • 박상순;전정희;이재형;최중호
    • 전기전자학회논문지
    • /
    • 제27권3호
    • /
    • pp.333-339
    • /
    • 2023
  • 세계적으로 웨어러블 디바이스의 시장이 확장하고 있으며, 이를 위한 효율적인 PMIC의 수요 또한 늘어나고 있다. 웨어러블 디바이스용 PMIC 특성상 높은 에너지 효율과 작은 면적이 필요하다. 프로세스 기술의 발전으로 저전력 설계가 가능하지만, 기존의 아날로그 LDO 레귤레이터는 전원 전압이 낮아짐에 따라 설계의 어려움이 있다. 본 논문에서는 이중 루프 디지털 LDO용 coarse-fine ADC를 제안한다, ADC의 설계는 55 nm CMOS 공정으로 진행하였고 34.78 dB와 5.39 bits의 SNR과 ENOB를 갖는다.

다중 에너지 수확을 이용한 자가발전 센서노드 회로 (A Multi-Harvested Self-Powered Sensor Node Circuit)

  • 서요한;이명한;정성현;양민재;윤은정;유종근
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국정보통신학회 2014년도 추계학술대회
    • /
    • pp.585-588
    • /
    • 2014
  • 본 논문에서는 빛 에너지와 진동에너지 하베스팅을 이용한 자가발전 센서노드 회로를 제안한다. 솔라셀과 진동소자(PZT)에서 변환된 에너지는 저장 커패시터에 저장된다. 저장된 에너지는 PMU(Power Management Unit)를 통해 관리되고, 일정한 전압을 공급하기 위해 LDO(Low Drop Out Regulator)를 사용한다. LDO를 통해 공급된 안정된 전압으로 온도센서와 SAR ADC(Successive Approximate Register Analog-to-Digital Converter)를 구동시켜서 10bit 디지털 신호에 해당하는 온도정보를 출력한다. 제안된 회로는 0.35um CMOS 공정으로 설계되었으며, 설계된 회로의 칩 면적은 패드를 포함하여 $1.1mm{\times}0.95mm$ 이다.

  • PDF

CPPSIM을 이용한 동작 레벨에서의 회로 설계 및 검증 (Behavioral design aad verification of electronic circuits using CPPSIM)

  • 한진섭
    • 한국정보통신학회논문지
    • /
    • 제12권5호
    • /
    • pp.893-899
    • /
    • 2008
  • 본 논문에서는 C++기반 동작 레벨 회로 시뮬레이션 프로그램인 CPPSIM을 이용하여 전압 조절기와 PLL을 구현하고 시뮬레이션 하였다. 아날로그 회로를 C++코드로 모델링 후 시뮬레이션을 통해 시뮬레이션 툴의 유효성을 살펴보았으며, 아날로그 회로의 단계별 설계와 가능성을 타진하였다. 시뮬레이션 결과 회로의 동작 레벨에서의 설계가능성을 검증할 수 있었다. 또한 PLL을 디지털 신호기반으로 구현하여 아날로그 회로의 디지털화를 시도하였다.

위상 배열 안테나를 위한 C-대역 CMOS 양방향 T/R 칩셋 (A C-Band CMOS Bi-Directional T/R Chipset for Phased Array Antenna)

  • 한장훈;김정근
    • 한국전자파학회논문지
    • /
    • 제28권7호
    • /
    • pp.571-575
    • /
    • 2017
  • 논문은 $0.13{\mu}m$ TSMC CMOS 공정을 이용한 위상 배열 안테나의 C-대역 양방향 T/R 칩셋에 관한 연구이다. 위상 배열 안테나의 필수 부품인 T/R 칩셋은 6 비트 위상변위기, 6 비트 가변 감쇄기, 양방향 증폭기로 구성하였다. 위상 변위기의 경우 정밀한 빔 조향을 위해서 $5.625^{\circ}$의 간격으로 최대 $354^{\circ}$까지 제어가 가능하며, 측엽 레벨을 제어하기 위한 가변 감쇄기는 0.5 dB 간격으로 최대 31.5 dB까지 감쇄가 가능하다. 또한, 1.2 V의 안정적인 전원공급을 위한 LDO(Low Drop Output) 레귤레이터와 디지털 회로의 제어가 간편하도록 SPI(Serial Peripheral Interface)를 집적화 하였으며, 칩 크기는 패드를 포함하여 $2.5{\times}1.5mm^2$이다.

밀리미터파 추적 레이더용 전원공급기 개발 (Development of Power Supply for Millimeter-wave Tracking Radars)

  • 이동주;최진규;주지한;권준범;변영진
    • 한국인터넷방송통신학회논문지
    • /
    • 제21권4호
    • /
    • pp.123-127
    • /
    • 2021
  • 밀리미터파 추적 레이더는 다양한 환경조건에서 운용 가능해야하므로 기존의 추적 레이더에 비해 동등 이상의 연산능력 및 소형화를 요구한다. 본 논문에서는 밀리미터파 추적 레이더에 적용하기 위한 소형 전원공급기 설계 및 구현방안에 대해 기술한다. FPGA/DSP 등 디지털회로의 저전압/고전류 및 전압 정밀도 요구사항 충족을 위해 Point of Load (POL) 컨버터를 적용하였으며, 전력밀도를 향상시키고 시스템 효율을 개선할 수 있다. 부하가 크지 않은 출력전압에는 LDO (Low Dropout) 등을 적용하여 최대 출력 375 W, 출력 전원 8종의 단일 입력-다중 출력 전원공급기를 개발하였다. 최대 부하 조건에서 전압정밀도 <±2 %, 잡음레벨 <50 mVpp 특성을 확인하였다.

CMOS 공정을 이용한 1.8 GHz 6-포트 기반의 임피던스 변조기 (1.8-GHz Six-Port-Based Impedance Modulator Using CMOS Technology)

  • 김진현;김정근
    • 한국전자파학회논문지
    • /
    • 제29권5호
    • /
    • pp.383-388
    • /
    • 2018
  • 본 논문은 CMOS 공정을 이용하여 1.8 GHz 대역에서 임의의 부하 임피던스를 스위치 제어를 통해 가변 하는 6-포트 기반의 임피던스 변조기에 관한 연구이다. 1.8 GHz 대역 임피던스 변조기는 전력 분배기(Wilkinson power divider), $90^{\circ}$ 하이브리드 결합기(quadrature hybrid coupler), 그리고 각각의 서로 다른 부하 임피던스 선택을 위한 SP3T 스위치들로 구성하였다. 제안된 임피던스 변조기는 1.4~2.2 GHz에서 -13 dB 삽입손실과 10 dB 이상의 입/출력 반사손실 결과를 얻었다. 또한, 3.3 V의 안정적인 전원공급을 위한 LDO(Low Drop Output) 레귤레이터와 디지털 회로 제어가 간편하도록 SPI(Serial Peripheral Interface)를 집적화했으며, 칩 크기는 패드를 포함하여 $1.7{\times}1.8mm^2$이다.

IC-임베디드 PCB 공정을 사용한 DVB-T/H SiP 설계 (Design of DVB-T/H SiP using IC-embedded PCB Process)

  • 이태헌;이장훈;윤영민;최석문;김창균;송인채;김부균;위재경
    • 대한전자공학회논문지SD
    • /
    • 제47권9호
    • /
    • pp.14-23
    • /
    • 2010
  • 본 논문에서는 유럽에서 사용되는 이동형 디지털 방송인 DVB-T/H 신호를 수신 및 신호처리 가능한 DVB-T/H SiP를 제작하였다. DVB-T/H SiP는 칩이 PCB 내부에 삽입될 수 있는 IC-임베디드 PCB 공정을 적용하여 설계되었다. DVB-T/H SiP에 삽입된 DVB-T/H IC는 신호를 수신하는 RF 칩과 어플리케이션 프로세서에서 활용할 수 있도록 수신된 신호를 변환하는 디지털 칩 2개를 원칩화한 모바일 TV용 SoC 이다. SiP 에는 DVB-T/H IC를 동작하기 위해 클럭소스로써 38.4MHz의 크리스탈을 이용하고, 전원공급을 위해 3MHz로 동작하는 DC-DC Converter와 LDO를 사용하였다. 제작된 DVB-T/H SiP는 $8mm{\times}8mm$ 의 4 Layer로 구성되었으며, IC-임베디드 PCB 기술을 사용하여 DVB-T/H IC는 2층과 3층에 배치시켰다. 시뮬레이션 결과 Ground Plane과 비아의 확보로 RF 신호선의 감도가 개선되었으며 SiP로 제작하는 경우에 Power 전달선에 존재하는 캐패시터와 인덕터의 조정이 필수적임을 확인하였다. 제작된 DVB-T/H SiP의 전력 소모는 평균 297mW이며 전력 효율은 87%로써 기존 모듈과 동등한 수준으로 구현되었고, 크기는 기존 모듈과 비교하여 70% 이상 감소하였다. 그러나 기존 모듈 대비평균 3.8dB의 수신 감도 하락이 나타났다. 이는 SiP에 존재하는 DC-DC Converter의 노이즈로 인한 2.8dB의 신호 감도 저하에 기인한 것이다.