• 제목/요약/키워드: 동시 스위칭 노이즈

검색결과 10건 처리시간 0.024초

레졸버 여자신호의 최적 위상 조정 방법 (A Method to Adjust the Optimal Phase Angle of Resolver Excitation Signal)

  • 김경서
    • 전력전자학회논문지
    • /
    • 제15권3호
    • /
    • pp.252-258
    • /
    • 2010
  • 레졸버에 의한 속도 측정과 PWM 신호 발생을 하나의 마이크로콘트롤러를 이용하여 동시에 구현하면 시스템 비용을 줄일수 있을 뿐만 아니라 인버터의 스위칭 노이즈를 회피하는 것이 용이하다. 스위칭 노이즈를 회피하면서 동시에 속도측정 정밀도를 높이기 위하여 PWM 스위칭과 레졸버 신호의 A/D 변환 시점이 동기되어야 한다. 본 연구에서는 레졸버 여자신호의 위상을 단계적으로 변화시키면서 레졸버 출력신호를 측정하고, 측정된 데이터로부터 최소자승근사법을 이용하여 레졸버 여자신호의 최적 위상을 추정하였다.

고밀도 고속 CMOS 집적회로에서 동시 스위칭에 의한 패키지 영향해석 및 패키지 설계방법 (Simultaneous Switching Characteristic Analysis and Design Methodology of High-Speed & High-Density CMOS IC Package)

  • 박영준;최진우;어영선
    • 전자공학회논문지C
    • /
    • 제36C권11호
    • /
    • pp.55-63
    • /
    • 1999
  • 본 논문에서는 패키지의 전기적 특성이 CMOS 디지틀 회로에 미치는 영향을 해석하고 패키지 특성을 고려한 새로운 CMOS It 패키지 설계방법을 보인다. 집적회로 내의 게이트들이 동시에 스위칭 할 때 패키지에 기인한 동시 스위칭 노이즈 (Simultaneous Switching Noise: SSN)가 시스템의 성능에 미치는 영향에 대하여 해석적으로 고찰하여 패키지의 전기적 특성에 의한 제약조건을 만족시키면서 집적회로 패키지를 설계 할 수 있는 새로운 설계 식을 유도하고 이들 식을 이용한 설계방법을 제시한다. 또한 제시된 패키지 설계방 법의 타당성을 검증하기 위하여 0.3㎛ CMOS 회로에 대하여 범용회로 시뮬레이터인 HSPICE 시뮬레이션 결과와 본 논문에서 제시한 해석적 설계 방법에 따른 결과가 일치한다는 것을 보인다.

  • PDF

대용량 IGBT를 위한 새로운 능동 게이트 구동회로 (A New Active Gate Drive Circuit for High Power IGBTs)

  • 서범석;현동석
    • 전력전자학회논문지
    • /
    • 제4권2호
    • /
    • pp.111-121
    • /
    • 1999
  • 대용량 IGBT를 위한 새로운 능동 게이트 구동회로를 제안한다. IGBT의 우수한 스위칭 성능을 성취하기 위해 필요한 여러 구동 조건들을 최적으로 조합시킨 게이트 구동 회로이다. 스위칭 노이즈와 스트레스를 감소시키기 위해 필요한 느린 구동 조건과 스위칭 속도를 증가시키고 손실을 저감시키기 위해 요구되는 고속 구동 조건들을 동시에 만족시키고 있다. 또한 작은 전류의 턴-온시 발생되는 진동현상을 효과적으로 감쇠시킬 수 있는 특성을 지니고 있다.

  • PDF

그라운드 평면을 갖는 다층 구조 IC 패키지 시스템에서 동시 스위칭 노이즈 모델링 (Simultaneous Switching Noise Model in Multi-Layered IC Package System with Ground Plane)

  • 최진우;어영선
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 1999년도 하계종합학술대회 논문집
    • /
    • pp.389-392
    • /
    • 1999
  • It is essential to estimate an effective inductance in a ground plane of muliti-layer IC package system in order to determine the simultaneous switching noise of the package. A new method to estimate the effective ground inductance in multi-layer IC package is presented. With the estimated ground plane inductance values, maximum switching noise variations according to the number of simultaneously switching drivers are investigated by developing a new SSN model. These results are verified by performing HSPICE simulation with the 0.35${\mu}{\textrm}{m}$ CMOS technology.

  • PDF

비드와 나선형 공진기를 이용한 전원 노이즈 저감 방안 연구 (Power Noise Suppression Methods Using Bead with Spiral Resonator)

  • 정동호;강희도;육종관
    • 한국전자파학회논문지
    • /
    • 제24권2호
    • /
    • pp.152-160
    • /
    • 2013
  • 본 연구에서는 동시 스위칭에 의한 잡음 저감을 위하여 일반적으로 사용하는 비드와 더불어 나선형 공진기를 함께 사용하여 보다 향상된 광대역의 잡음 저감 특성을 확보하였다. 비드는 기본체배 주파수 아래 대역인 0.8 GHz 이내에서 효과적으로 잡음이 저감되고, 공진기는 공진기 턴 길이에 반비례한 공진 주파수 이내까지 잡음을 잘 저감할 수 있었다. 이것을 바탕으로 비드와 공진기를 함께 사용하면 각 주파수 영역에서 임피던스가 높은 성분에 의하여 영향을 받아 보다 광대역의 동시 스위칭에 의한 잡음 저감 특성을 얻을 수 있다. 22 nH 비드만을 사용한 경우 1, 2, 3, 그리고 4체배에서 각각 4.8, 2.0, 0, 0.6 dB의 노이즈 저감 특성을 얻었으나, 22 nH의 비드와 3턴 공진기를 함께 사용할 경우 9.5, 8.3, 6.1, 9.9 dB의 광대역에 걸친 잡음 감소 특성을 얻을 수 있었다. 비드가 없는 경우와 비교하여 22 nH 비드를 사용하면 전원단 흔들림이 76 mV에서 56 mV로 감소하고, 비드와 3턴 공진기를 함께 사용하면 34 mV로 감소함을 볼 수 있다. 즉, 비드와 공진기를 동시에 사용함으로써 보다 광대역의 동시 스위칭에 의한 잡음 저감 특성을 확보함을 보였다.

시간 및 주파수 영역 정보를 이용한 직렬 DC 아크 고장 검출 알고리즘 (Series DC arc fault detection algorithm using time and frequency domain information)

  • 채수용;박진주;박석인;한수빈
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2015년도 전력전자학술대회 논문집
    • /
    • pp.427-428
    • /
    • 2015
  • 본 논문은 DC 배전시스템 내에서 발생할 수 있는 직렬 DC 아크 고장을 검출하기 위한 알고리즘을 제안한다. 직렬 DC 아크 고장은 동일 전위의 도선 또는 접속점의 노화 등으로 인해 발생하며, 아크 고장 에너지의 크기에 따라 수초 이내에 화재 사고를 유발할 수 있기 때문에 정확한 고장 검출을 통한 빠른 제거가 필요하다. 스위칭 전력변환 장치에서 발생하는 노이즈 성분에 의한 검출 알고리즘의 오동작 현상을 제거하기 위해 시간 영역에서의 전류 변화와 주파수 영역에서의 전류 크기 차이를 동시에 이용하여 직렬 DC 아크 고장 발생여부를 검출하게 된다. 제안 알고리즘은 5kW급 용량의 380V 저전압 DC 배전 시스템을 대상으로 검증하였다.

  • PDF

높은 전력 밀도와 EMI 저감 성능을 갖는 비대칭 하프브릿지 공진형 컨버터 (Asymmetric Half-Bridge Resonant Converter with High Power Density and EMI Reduction Capability)

  • 박화평;김민아;정지훈
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2018년도 추계학술대회
    • /
    • pp.48-50
    • /
    • 2018
  • 전력 변환 장치에서 전자기파 장해를 막기위한 EMI 필터는 큰 부피를 차지하고 있기 때문에 이를 줄이는 것이 전력 변환장치의 제작 비용뿐 아니라 크기도 줄일 수 있어 전력 변환밀도를 높이는 유용한 방법이 된다. 기존에는 전력 변환 장치측면에서 스프레드 스팩트럼 및 소프트 스위칭을 구현하는 방법, 능동형 EMI 필터를 사용하는 방법 등이 제안되어 왔다. 하지만 공진형 컨버터의 경우 동작주파수를 흔드는 스프레드 스펙트럼을 사용하면 전압이득이 크게 영향을 받아 출력 전압의 제어 성능이 떨어진다. 본 논문에서는 공진형 컨버터에서 스프레드 스펙트럼을 구현하여 EMI 노이즈를 줄이는 동시에 원하는 출력 전압 제어 성능을 확보하기 위한 공진 탱크와 스프레드 스펙트럼 기법의 디자인 방법을 제안한다. 제안하는 디자인 방법의 타당성을 검증하기 위해 실험적으로 출력 전압제어 성능과 EMI 감소분을 보이고자 한다.

  • PDF

디커플링 커패시터가 존재하는 파워/그라운드 라인의 SSN모델링 (SSN(Simultaneous Switching Noise) Modeling of Power/Ground Lines with Decoupling Capacitor)

  • 배성규;어영선;심종인
    • 대한전자공학회논문지SD
    • /
    • 제41권1호
    • /
    • pp.71-80
    • /
    • 2004
  • 본 논문에서는 집적회로 패키지에 기인한 노이즈를 해석할 수 있는 새로운 SSN모델을 보인다. 기존의 디커플링 커패시터를 고려하지 않은 회로모델은 과도하게 SSN을 예측한다는 것을 보였으며, 디커플링 커패시터가 포함된 패키지 회로모델을 통하여 새로운 SSN 모델을 제안하였다. 새롭게 제안된 SSN 모델은 0.18um공정(TSMC 0.18um공정)을 사용하여 다양한$\cdot$회로설계 변수(입력상승시간, 패키지 인덕턴스 및 동시 스위칭 개수)의 변화에 따라 HSPICE 시뮬레이션과 정확히($5\%$ 이내에서) 일치한다는 것을 검증하였다.

Global-Navigation Satellite Service를 위한 Electromagnetic Band Gap 구조체 설계 (Design of Electromagnetic Band Gap Structure for Global Navigation Satellite Service)

  • 정기현;장영진;여성대;정창원;김성권
    • 한국전자통신학회논문지
    • /
    • 제10권1호
    • /
    • pp.27-32
    • /
    • 2015
  • 본 논문에서는 GNSS(Global-Navigation Satellite Service)에서 사용되는 단말기의 PCB(Printed Circuit Board) 전원안정화를 위해서 PCB 내층에 삽입될 EBG(Electromagnetic Band Gap) 구조체를 제안한다. 버섯모양의 제안된 EBG 구조체를 통한 PCB에서의 관심 금지대역폭/저지대역폭 주파수는 GNSS와 이동통신 관련 주파수를 포함하는 1.55GHz에서 1.81GHz이었으며, 시뮬레이션 결과, 이 구간에서 삽입손실(S21)이 약 -40dB 이하로 형성됨을 볼 수 있었다. 본 연구결과는 향후, PCB 회로 설계의 PDN(Power Delivery Network)구조의 안정화 향상 및 EMI(Electro Magnetic Interference) 대책에 효과적 대응이 유용할 것으로 기대된다.

모바일 기기의 전원 무결성을 위한 설계 연구 (Design Study for Power Integrity in Mobile Devices)

  • 사기동;임영석
    • 한국전자통신학회논문지
    • /
    • 제14권5호
    • /
    • pp.927-934
    • /
    • 2019
  • 최근 모바일 기기는 사용자 요구에 따라 다양한 기능이 있는 소형 컴퓨터의 형태로 발전하였다. 모바일 기기의 다양한 기능을 구현하기 위해 실장되는 AP(: Application processor)와 무선통신용 모뎀 및 고성능 카메라 외 다양한 인터페이스를 위한 IC 들의 안정적인 동작을 위해서는 전원 공급 네트워크 설계에 주의가 필요하다. 본 논문에서는 실장 밀도 제한으로 인해 배선형으로 설계해야하는 모바일 기기의 전원 공급 네트워크의 안정성 확보를 위해 드라이버 IC 칩에서 요구하는 목표 임피던스를 만족하도록 디커플링 캐패시터의 위치, 용량, 개수 등의 설계 파라메터를 최적화하는 방법에 대해 분석하고 시뮬레이션을 통해 검증하였다. 본 논문을 통해 제안된 배선형 전원 공급 네트워크 설계 방법은 모바일 어플리케이션 외 고속신호 전송선로가 포함되는 다양한 응용분야에 확대 적용될 수 있을 것으로 판단된다.