• 제목/요약/키워드: resistors

검색결과 417건 처리시간 0.023초

온도변화 환경에서 칩저항 실장용 유·무연솔더의 수명모델 검증연구 (Verification Study of Lifetime Prediction Models for Pb-Based and Pb-Free Solders Used in Chip Resistor Assemblies Under Thermal Cycling)

  • 한창운
    • 대한기계학회논문집A
    • /
    • 제40권3호
    • /
    • pp.259-265
    • /
    • 2016
  • 최근에 온도변화 환경에서 칩저항 실장용 유 무연 솔더의 수명예측모델이 개발되었다. 개발된 수명예측모델에 의하면 가속조건에서는 칩저항 실장 무연솔더가 유연솔더보다 수명이 적은 것으로 나타나지만, 실제조건에서는 무연솔더의 신뢰성이 유연솔더보다 우수하다. 본 연구에서는 개발된 수명예측모델의 검증 연구를 수행한다. 수명예측모델을 다른 칩저항 실장 유 무연 솔더 시험 결과에 적용하고 비교하기 위해서, 유한요소모델을 개발하고 시험 온도사이클 조건을 적용한다. 변형율 에너지 밀도를 계산하고 수명을 예측한다. 마지막으로 유 무연 솔더에 대해서 예측결과를 시험결과와 비교한다. 검증 결과는 개발된 수명예측모델이 사용 가능한 범위에서 수명을 예측할 수 있음을 보인다.

51-위상 출력 클럭을 가지는 125 MHz CMOS 위상 고정 루프 (A 125 MHz CMOS Phase-Locked Loop with 51-phase Output Clock)

  • 이필호;장영찬
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국정보통신학회 2013년도 추계학술대회
    • /
    • pp.343-345
    • /
    • 2013
  • 본 논문에서는 125 MHz 동작 주파수에서 51개 위상의 클록을 출력하는 위상 고정 루프(phase-locked loop: PLL)을 제안한다. 제안된 위상 고정 루프는 125 MHz 주파수의 51-위상 클록을 출력하기 위해서 저항으로 연결된 3개의 전압제어발진기 (voltage controlled oscillator: VCO)를 이용한다. 각 전압제어발진기는 17단의 delay-cell로 구성되며, 3 개의 전압제어발진기를 연결하는 저항을 통해 동일한 위상차를 가지는 51개 위상 클록을 구현한다. 제안된 위상 고정 루프는 1.0 V의 공급전압을 이용하는 65 nm CMOS 공정에서 설계되었으며, 125 MHz 동작 주파수에서 시뮬레이션된 DNL과 peak-to-peak jitter는 각각 +0.0016/-0.0020 LSB와 1.07 ps이다. 제작된 위상 고정 루프의 면적과 전력 소모는 각각 $290{\times}260{\mu}m^2$과 2.5 mW이다.

  • PDF

생물환원전극 미생물연료전지에서 외부저항 및 유입부하에 따른 유기물 및 질소 제거와 전기생산에 미치는 영향 (Effect of the Organic and Nitrogen Removal and Electricity Production on Changing the External Resistor and the Inflow Loading in the Biocathode Microbial Fuel Cell)

  • 김지연;김병군;김홍석;윤주환
    • 한국물환경학회지
    • /
    • 제31권5호
    • /
    • pp.556-562
    • /
    • 2015
  • In order to remove the organic substances and the nitrate-nitrogen contained in wastewater, some researchers have studied the simultaneous removal of organics and nitrogen by using different biocathode microbial fuel cells (MFCs). The operating conditions for removing the contaminants in the MFCs are the external resistances, HRTs, the concentration of the influent wastewater, and other factors. This study aimed to determine the effect of the external resistors and organic loading rates, from the changing HRT, on the removal of the organics and nitrogen and on the production of electric power using the Denitrification Biocathode - Microbial Fuel Cell (DNB-MFC). As regards the results of the study, the removal efficiencies of $SCOD_{Cr}$ did not show any difference, but the nitrate-nitrogen removal efficiencies were increased by decreasing the external resistance. The maximum denitrification rate achieved was $129.2{\pm}13.54g\;NO_3{^-}-N/m^3/d$ in the external resistance $1{\Omega}$, and the maximum power density was $3,279mW/m^3$ in $10{\Omega}$. When the DNB-MFC was operated with increasing influent organic and nitrate loading by reducing the HRTs, the $NO_3{^-}-N$ removal efficiencies were increased linearly, and the maximum nitrate removal rate was $1,586g\;NO^3{^-}-N/m^3/d$ at HRT 0.6 h.

자동차용 정온도 열선식 공기유량계의 개발에 관한 연구 (A study on the development of constant temperature hot wire type air flow meter for automobiles)

  • 조성권;유정열;고상근;김동성
    • 대한기계학회논문집
    • /
    • 제16권12호
    • /
    • pp.2407-2414
    • /
    • 1992
  • 본 연구에서는 정온도 열선식 공기유량계의 전체적인 회로를 구성한 다음, 여 기에 간단한 온도보상시스템을 첨가함으로써 유동온도의 변화에 관계없이 일정한 출력 이 나오도록 하고, 이에 관련된 온도보상시스템의 메카니즘을 규명하고자 한다. 온 도보상시스템은 여러 가지가 알려져 있으나, Drubka(1977)가 열선브릿지에 단지 온도 센서(thermistor)를 삽입하고, 과열비(overheat ratio), 열선의 냉저항과 작동 중의 저항차, 열선의 브릿지상단에서의 출력 중 한 가지를 일정하게 유지시켜 온도보상을 수행하는 방법을 제안하였다. Takagi(1985)는 위의 방법 중 과열비를 일정하게 유지 시키는 방법을 택하고, 출력으로 브릿지상단의 전압이 아닌 열선에 흐르는 전류를 감 지함으로써 더욱 더 간단한 온도보상시스템을 제안하였다. 본 연구는 바로 이 방법 을 채용하여 온도보상을 수행한다.

셀 간 상호작용을 이용한 다층구조 QCA D-래치 설계 (Multilayer QCA D-latch design using cell interaction)

  • 장우영;전준철
    • 문화기술의 융합
    • /
    • 제6권2호
    • /
    • pp.515-520
    • /
    • 2020
  • 디지털 회로설계 기술에서 사용되는 CMOS는 양자 터널링 현상 등으로 인해 집적도의 한계에 다다르고 있다. 이를 대체할 수 있는 양자점 셀룰러 오토마타(QCA : Quantum-dot Cellular Automata)는 적은 전력 소모와 빠른 스위칭 속도 등으로 많은 장점이 있음으로 CMOS의 많은 디지털 회로들이 QCA 기반으로 제안되었다. 그중에서도 멀티플렉서는 D-플립플롭, 레지스터 등 다양한 회로에 쓰이는 기본 회로로써 많은 연구가 되고 있다. 하지만 기존의 멀티플렉서는 공간 효율성이 좋지 않다는 단점이 있다. 따라서, 본 논문에서는 셀 간 상호작용을 이용하여 새로운 다층구조 멀티플렉서를 제안하고, 이를 이용하여 D-래치를 제안한다. 본 논문에서 제안하는 멀티플렉서와 D-래치는 면적, 셀 개수, 지연시간이 개선되었으며, 이를 이용하여 큰 회로를 설계할 시 연결성과 확장성이 우수하다. 제안된 모든 구조는 QCADesigner를 이용해 시뮬레이션하여 동작을 검증한다.

Laguerre 다항식을 이용한 전송 선로의 시간 영역 BLT 방정식 해석 (Solution of Transmission Lines Using Laguerre Polynomials in Time Domain BLT Equations)

  • 이윤주;정용식;소준호;신진우;천창율;이병제
    • 한국전자파학회논문지
    • /
    • 제18권9호
    • /
    • pp.1023-1029
    • /
    • 2007
  • 본 논문은 Laguerre 다항식을 이용하여 BLT 방정식을 시간 영역에서 해석하는 방법을 제안한다. 본 논문은 Laguerre 다항식의 재귀적 성질과 미분 및 적분 등의 특성을 이용하여 시간 영역에서의 전송 선로의 BLT 방정식해를 구하였다. 위의 해석 방법을 저항과 커패시터가 부하로 있는 2선 전송 선로에 적용하여, 외부에서 평면파펄스가 인가되었을 때의 각 전송 선로 종단에서의 전압의 파형을 주파수 영역의 BLT 결과를 IFFT한 값과 비교함으로 정확성을 확인하였다.

모바일 기기용 DCM DC-DC Converter (DCM DC-DC Converter for Mobile Devices)

  • 정지택;윤범수;최중호
    • 전기전자학회논문지
    • /
    • 제24권1호
    • /
    • pp.319-325
    • /
    • 2020
  • 본 논문에서 모바일 기기에 적용하는 DCM DC-DC 벅 변환기를 설계하였다. 이 변환기는 안정된 동작을 위한 보상기, PWM 로직과 파워 스위치로 구성되어 있다. 작은 하드웨어 폼-팩터를 얻기 위하여 칩 외부에서 사용하는 소자의 갯수를 최소화하여야 하며 이는 효율적인 주파수 보상과 디지털 스타트-업 회로로 구현하였다. 매우 작은 부하 전류에서 효율의 감소를 막기 위하여 버스트-모드 동작도 구현하였다. DCM 벅 변환기는 0.18um BCDMOS 공정으로 제작되었다. 2.8~5V의 입력 전압 범위에 대하여 출력 전압 값은 외부 저항 소자를 사용하여 1.8V로 프로그램 되었다. 1MHz의 스위칭 주파수 및 100mA의 부하 전류에서 측정된 최대 효율은 92.6%이다.

500MSamples/s 6-비트 CMOS 폴딩-인터폴레이팅 아날로그-디지털 변환기 (A 500MSamples/s 6-Bit CMOS Folding and Interpolating AD Converter)

  • 이돈섭;곽계달
    • 한국정보통신학회논문지
    • /
    • 제8권7호
    • /
    • pp.1442-1447
    • /
    • 2004
  • 본 논문에서는 HDD나 LAN 둥에 응용하기 위하여 아날로그 신호와 디지털 신호를 동시에 처리하는 VLSI의 내장용 회로로 사용하기에 적합한 CMOS 6-비트 폴딩-인터폴레이팅 AD 변환기를 설계하였다. 고속 데이터 통신에 사용하기 위하여 VLSI에 내장되는 아날로그 회로는 작은 칩의 크기와 적은 소비전력, 빠른 데이터 처리속도를 필요로 한다. 제안한 폴딩-인터폴레이팅 AD 변환기는 서로 다른 원리로 동작하는 2 개의 폴더를 캐스케이드로 결합하여 전압비교기와 인터폴레이션 저항의 개수를 현저히 줄일 수 있으므로 내장형 AD 변환기의 설계에 많은 장점을 제공한다 설계 공정은 0.25${\mu}m$ double-poly 2 metal n-well CMOS 공정을 사용하였다. 모의실험결과 2.5V 전원전압을 인가하고 500MHz의 샘플링 주파수에서 27mW의 전력을 소비하였으며 INL과 DNL은 각각 $\pm$0.lLSB, $\pm$0.15LSB이고 SNDR은 10MHz 입력신호에서 42dB로 측정되었다.

폴리머 후막저항의 허용편차 개선을 위한 감광성 레진 적용에 대한 연구 (Study on the Application of Photosensitive Resin to Reduce the Tolerance of Polymer Thick Film Resistors)

  • 박성대;이상명;강남기;오진우;김동국
    • 한국전기전자재료학회:학술대회논문집
    • /
    • 한국전기전자재료학회 2008년도 하계학술대회 논문집 Vol.9
    • /
    • pp.532-532
    • /
    • 2008
  • 본 연구에서는 Embedded 기판용 폴리머 후막저항의 허용편차 개선을 위하여 새로운 후막 패터닝 기술을 도입하는 연구를 실시하였다. 기존의 Embedded 기판용 폴리머 후막저항은 스크린 인쇄에 의하여 형성됨에 따라 패턴의 정밀성이 떨어지고 기판 상 위치별 두께편차에 의하여 저항값의 허용편차(tolerance)가 ${\pm}$20~30% 정도로 큰 단점을 가지고 있다. 따라서 경화 후 laser trimming 공정을 필수적으로 동반하게 된다. 이를 개선하기 위하여 본 연구에서는 알칼리 수용액에 현상이 가능한 감광성 레진을 이용하여 폴리머 후막저항 페이스트를 제작하는 것과 함께 기판 전면에 균일한 두께로 인쇄하는 roll coating 방법을 도입하는 실험을 수행하였다. 알칼리 현상형의 감광성 레진 시스템은 노광 및 현상에 의해 정밀한 패턴을 구현할 수 있는 장점을 가지고 있으며, 본 연구에는 A사의 일액형 레진과 T사의 이액형 레진을 사용하였다. 여기에 전도성 필러로서 카본블랙을 첨가하였는데, 그 첨가량의 조절에 따른 후막저항의 시트저항값 변화와 현상 특성을 관찰하였다. 테스트 보드는 FR-4 기판 상에 전극 형상의 동박을 패터닝 후 Ni/Au 도금까지 실시하여 제작하였고, 이 테스트 보드 상에 별도로 제작된 저항 페이스트를 도포한 후 저항체 패턴이 입혀져 있는 Cr 마스크를 이용하여 노광하였다. 이후 현상 공정을 통하여 저항체를 패터닝하고, 이를 $200^{\circ}C$에서 1시간 열경화하는 것으로 후막 저항 테스트쿠폰을 제작하였다. 실험결과 roll coating에 의해 도포된 후막저항체들은 균일한 두께 범위를 나타내었고, 이에 따라 최종 경화 후 허용편차도 통상 ${\pm}$5~10% 이내로 제어될 수 있었다.

  • PDF

E-band low-noise amplifier MMIC with impedance-controllable filter using SiGe 130-nm BiCMOS technology

  • Chang, Woojin;Lee, Jong-Min;Kim, Seong-Il;Lee, Sang-Heung;Kang, Dong Min
    • ETRI Journal
    • /
    • 제42권5호
    • /
    • pp.781-789
    • /
    • 2020
  • In this study, an E-band low-noise amplifier (LNA) monolithic microwave integrated circuit (MMIC) has been designed using silicon-germanium 130-nm bipolar complementary metal-oxide-semiconductor technology to suppress unwanted signal gain outside operating frequencies and improve the signal gain and noise figures at operating frequencies. The proposed impedance-controllable filter has series (Rs) and parallel (Rp) resistors instead of a conventional inductor-capacitor (L-C) filter without any resistor in an interstage matching circuit. Using the impedance-controllable filter instead of the conventional L-C filter, the unwanted high signal gains of the designed E-band LNA at frequencies of 54 GHz to 57 GHz are suppressed by 8 dB to 12 dB from 24 dB to 26 dB to 12 dB to 18 dB. The small-signal gain S21 at the operating frequencies of 70 GHz to 95 GHz are only decreased by 1.4 dB to 2.4 dB from 21.6 dB to 25.4 dB to 19.2 dB to 24.0 dB. The fabricated E-band LNA MMIC with the proposed filter has a measured S21 of 16 dB to 21 dB, input matching (S11) of -14 dB to -5 dB, and output matching (S22) of -19 dB to -4 dB at E-band operating frequencies of 70 GHz to 95 GHz.