• 제목/요약/키워드: gate drive

검색결과 195건 처리시간 0.024초

신재생에너지용 연계형 인버터의 고효율 승압에 관한 연구 (Study on High Efficiency Boosting-up Circuit for Renewable Energy Application)

  • 정태욱;김주용;최세권;조준석;고희석
    • 한국조명전기설비학회:학술대회논문집
    • /
    • 한국조명전기설비학회 2009년도 춘계학술대회 논문집
    • /
    • pp.336-339
    • /
    • 2009
  • In this paper, such as battery power or solar energy and fuel cells generated from Renewable energy sources, high voltage to low voltage DC-DC Converter for converting the design of the study. System consists of low voltage ($24{\sim}28$ [VDC]) and Boosts the voltage (270 [VDC]) for a 3 [kW] DC-DC converter and control circuit is configured as, Power switch the ST Tomson's Automotive low voltage high current MOSFET switches STE250NS10S (temperature 250A) was applied to the two parallel. Also, Controller's processor used ATMEGA128, and Gate Drive applies and composed Photo Coupler TLP250. development. Input voltage (24V) and output voltage (270V) for Conversion in the H-bridge converter topology of the circuit output side power and voltage to control the implementation of the Phase shift angle control applied. And, 3kW of power to pass appropriate specification of the secondary side as interpreted by the high frequency transformer, and the experimental production and analysis of the experiment

  • PDF

PVP(Poly 4-vinylphenol) 게이트 유전체의 표면에너지 차이를 이용한 유기박막트랜지스터 어레이의 소스/드레인 전극 인쇄공정 (A Printing Process for Source/Drain Electrodes of OTFT Array by using Surface Energy Difference of PVP (Poly 4-vinylphenol) Gate Dielectric)

  • 최재철;송정근
    • 대한전자공학회논문지SD
    • /
    • 제48권3호
    • /
    • pp.7-11
    • /
    • 2011
  • 본 논문에서는 간단하면서도 수율 높은 유기박막트랜지스터(OTFT)의 소스/드레인 전극 형성을 위한 인쇄공정을 제안하였다. 게이트 유전체인 PVP (poly 4-vinylphenol)에 불소계 화합물을 3000 ppm 첨가하여 표면에너지를 56 $mJ/m^2$에서 45 $mJ/m^2$로 줄이고, 소스/드레인 전극이 형성될 영역은 포토리소그라피로 형상화 한 후 산소 플라즈마로 선택적으로 표면처리하여 표면에너지를 87 $mJ/m^2$로 높임으로써 표면에너지 차이를 극대화 하였다. G-PEDOT:PSS 전도성 고분자를 브러쉬 인쇄공정으로 소스/드레인 전극 영역 주변에 도포하여 전극을 성형하였으며, OTFT 어레이 ($16{\times}16$)에서 약 90% 가까운 수율을 나타내었다. 불소계 화합물을 첨가한 PVP와 펜타센 반도체를 사용한 OTFT의 성능은 첨가하지 않은 소자와 비교하여 큰 차이가 없었으며, 이동도는 0.1 $cm^2/V.sec$ 로서 전기영동디스플레이(EPD) 시트를 구동하기에 충분한 성능이었다. OTFT 어레이에 EPD 시트를 부착하여 성공적인 작동을 확인하였다.

PHEMT 크기 최적화를 이용한 무선랜용 5 GHz 대역 MMIC 전력증폭기 설계 및 제작 (Design and Fabrication of 5 GHz Band MMIC Power Amplifier for Wireless LAN Applications Using Size Optimization of PHEMTs)

  • 박훈;황인갑;윤경식
    • 한국통신학회논문지
    • /
    • 제31권6A호
    • /
    • pp.634-639
    • /
    • 2006
  • 본 논문에서는 게이트 길이 $0.5{\mu}m$의 GaAs PHEMT를 이용하여 5 GHz 대역 무선랜에 사용 가능한 MMIC 2단 전력증폭기를 설계 제작하였다. PHEMT 게이트 폭을 MMIC 전력증폭기에 요구되는 선형성과 PAE(전력부가효율)을 동시에 충족시키기 위하여 최적화하였다. 입력 P1dB로부터 3dB back-off전력에서 25dBc이상의 IMD와 공급전압 3.3V에서 22dBm 이상의 출력을 얻기 위하여 $0.5{\mu}m\times600{\mu}m$크기의 구동단 PHEMT와 $0.5{\mu}m\times3000{\mu}m$ 크기의 증폭단 PHEMT를 사용하였다. 2단 MMIC 전력증폭기는 광대역 특성으로 HIPERLAN/2와 IEE802.11a에서 사용할 수 있도록 설계하였다. 제작된 PHEMT MMIC 전력증폭기는 3.3V에서 동작할 때 최대 20.1dB의 선형 이득과 22dBm의 최대 출력전력, 24%의 PAE을 보여주며, 입력과 출력 정합회로를 온 칩으로 설계한 전력증폭기의 칩 크기는 $1400\times1200{\mu}m^2$이다.

중소형 TFT-LCD용 범용 LDI 제어기의 설계 및 FPGA 구현 (The design and FPGA implementation of a general-purpose LDI controller for the portable small-medium sized TFT-LCD)

  • 이시현
    • 한국컴퓨터정보학회논문지
    • /
    • 제12권4호
    • /
    • pp.249-256
    • /
    • 2007
  • 본 논문에서는 휴대 가능한 중소형($4{\sim}9$인치 크기)의 정보단말기에 사용되는 TFT-LCD(Thin Film Transistor addressed -Liquid Crystal Display)의 LDI(LCD Driver Interface) 제어기(controller)를 제조사와 크기에 관계없이 사용할 수 있는 표준화된 범용 TFT-LCD의 LDI를 설계하고 FPGA(Field Programmable Gate Array)로 구현하였다. 설계한 LDI 제어기는 FPGA 테스트 보드(test board)에서 검증하였으며, 상업용 TFT-LCD 패널에서 시험결과 안정적으로 상호 동작하였다. 설계한 범용 LDI 제어기의 장점은 LCD의 제조사와 크기에 관계없이 그 동작을 표준화시켜 설계하였으므로 향후 모든 패널내의 SoG(System on a Glass) 모듈 설계에 적용할 수 있는 것이다. 그리고 기존의 방식에서는 LCD 제조사별, 패널 크기별로 별개의 LDI 제어기 칩을 개발하여 사용하지만, 설계한 LDI 제어기는 모든 휴대 가능한 중소형 패널을 구동시킬 수 있어서 IC의 공급가, AV 보드와 패널의 제조 원가 하락을 가져올 수 있으며 가까운 장래에는 보다 우수한 기능의 패널을 제작하기 위한 TFT-LCD 패널 모듈의 SoG 개발이 필연적으로 요구되고 있다. 연구결과는 TFT-LCD 패널을 더욱 소형화, 경량화 그리고 저가격화가 가능하여 기술 및 시장 경쟁력을 선점할 수 있다. 또한 향후 많은 수요가 예상되는 이동형 정보단말기에 사용되는 TFT-LCD 패널 모듈의 SoG IC(Integrated Circuit) 개발과 제작을 위한 기초 자료로서 활용될 수 있다.

  • PDF

A Ripple Rejection Inherited RPWM for VSI Working with Fluctuating DC Link Voltage

  • Jarin, T.;Subburaj, P.;Bright, Shibu J V
    • Journal of Electrical Engineering and Technology
    • /
    • 제10권5호
    • /
    • pp.2018-2030
    • /
    • 2015
  • A two stage ac drive configuration consisting of a single-phase line commutated rectifier and a three-phase voltage source inverter (VSI) is very common in low and medium power applications. The deterministic pulse width modulation (PWM) methods like sinusoidal PWM (SPWM) could not be considered as an ideal choice for modern drives since they result mechanical vibration and acoustic noise, and limit the application scope. This is due to the incapability of the deterministic PWM strategies in sprawling the harmonic power. The random PWM (RPWM) approaches could solve this issue by creating continuous harmonic profile instead of discrete clusters of dominant harmonics. Insufficient filtering at dc link results in the amplitude distortion of the input dc voltage to the VSI and has the most significant impact on the spectral errors (difference between theoretical and practical spectra). It is obvious that the sprawling effect of RPWM undoubtedly influenced by input fluctuation and the discrete harmonic clusters may reappear. The influence of dc link fluctuation on harmonics and their spreading effect in the VSI remains invalidated. A case study is done with four different filter capacitor values in this paper and results are compared with the constant dc input operation. This paper also proposes an ingenious RPWM, a ripple dosed sinusoidal reference-random carrier PWM (RDSRRCPWM), which has the innate capacity of suppressing the effect of input fluctuation in the output than the other modern PWM methods. MATLAB based simulation study reveals the fundamental component, total harmonic distortion (THD) and harmonic spread factor (HSF) for various modulation indices. The non-ideal dc link is managed well with the developed RDSRRCPWM applied to the VSI and tested in a proto type VSI using the field programmable gate array (FPGA).

eHSPA 규격을 만족하는 FPGA모뎀 플랫폼 설계 및 검증기법 (FPGA Modem Platform Design for eHSPA and Its Regularized Verification Methodology)

  • 권현일;김경호;이충용
    • 대한전자공학회논문지SD
    • /
    • 제46권2호
    • /
    • pp.24-30
    • /
    • 2009
  • 본 논문에서는 3GPP(Third Generation Partnership Project) Release 7 eHSPA(High Speed Packet Access for Evolution) UE(User Equipment) FDD(Frequency Division Duplex) 규격을 만족하는 단말 모뎀의 FPGA(Field Programmable Gate Array) 플랫폼 설계 및 이를 기반으로 한 효율적인 검증 방법에 대해 제안한다. 구현된 FPGA 모뎀 플랫폼은 물리 계층 지원을 위한 모뎀 보드, MCU(Micro Controller Unit)와 DSP(Digital Signal Processor) 코어로 구성되어 모뎀 보드를 제어를 위한 제어 보드, 그리고 RF(Radio Frequency) 및 기타 장비 접속을 위한 주변장치(Peripheral) 보드 등으로 구성된다. 그리고 검증 단계는 하드웨어-소프트웨어 연동 상관 정도에 따라 단순 기능 검증, 시나리오 검증 그리고 호 처리 및 시스템 성능 검증 등으로 규정화하여 진행되었고, 실제 구현적인 측면으로 저 전력 SoC(System On a Chip)를 위한 에뮬레이션 검증 기법도 제안한다.

Highly Manufacturable 65nm McFET (Multi-channel Field Effect Transistor) SRAM Cell with Extremely High Performance

  • Kim, Sung-Min;Yoon, Eun-Jung;Kim, Min-Sang;Li, Ming;Oh, Chang-Woo;Lee, Sung-Young;Yeo, Kyoung-Hwan;Kim, Sung-Hwan;Choe, Dong-Uk;Suk, Sung-Dae;Kim, Dong-Won;Park, Dong-Gun
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제6권1호
    • /
    • pp.22-29
    • /
    • 2006
  • We demonstrate highly manufacturable Multi-channel Field Effect Transistor (McFET) on bulk Si wafer. McFET shows excellent transistor characteristics, such as $5{\sim}6 times higher drive current than planar MOSFET, ideal subthreshold swing, low drain induced barrier lowering (DIBL) without pocket implantation and negligible body bias dependency, maintaining the same source/drain resistance as that of a planar transistor due to the unique feature of McFET. And suitable threshold voltage ($V_T$) for SRAM operation and high static noise margin (SNM) are achieved by using TiN metal gate electrode.

RFID 칩 구동을 위한 NMOS 전류미러형 브리지 정류기의 설계 (Design of an NMOS Current-Mirror Type Bridge Rectifier for driving RFID chips)

  • 박광민;허명준
    • 한국산학기술학회논문지
    • /
    • 제9권2호
    • /
    • pp.333-338
    • /
    • 2008
  • 본 논문에서는 유효한 DC 전압을 얻기 위해 요구되는 최소입력전압이 충분히 낮으면서도 소비전력이 기존의 정류기 보다 낮은 새로운 NMOS 전류미러형 브리지 정류기를 제안하였다. 설계된 정류기는 13.56 MHz의 HF (for ISO 18000-3)부터 915 MHz의 UHF (for ISO 18000-6) 및 2.45 GHz의 마이크로파 대역 (for ISO 18000-4)까지의 전 주파수 범위에 대해 RFID Transponder에 내장된 마이크로 칩을 구동하기에 충분히 높고 잘 정류된 직류전압을 공급할 수 있다. 제안된 NMOS 정류기의 출력특성은 고주파 등가회로를 이용하여 해석하였으며, 동작 주파수 종가에 따른 게이트 누설전류를 효과적으로 감소시킬 수 있는 회로적 방법을 이론적으로 제시하였다. 이러한 방법을 사용하여 설계된 NMOS 전류미러형 브리지 정류기는 3V 피크-투-피크 입력전압과 $45\;K{\Omega}$ 부하저항에서 $100\;{\mu}W$의 소비전력 특성과 2.13V의 DC 출력전압이 구해졌다. 제안된 NMOS 전류미러형 브리지 정류기는 기존의 정류기에 비해 UHF 및 마이크로파 대역에서도 안정적으로 동작하며, 보다 우수한 특성들을 보였다.

선결정화법을 이용한 금속 유도 일측면 결정화에 의해 제작된 다결정 실리콘 박막 트랜지스터 소자 및 회로의 전기적 특성 개선 효과 (Dynamic Characteristics of Metal-induced Unilaterally Crystallized Polycrystalline Silicon Thin-film Transistor Devices and Circuits Fabricated with Precrystallization)

  • 황욱중;강일석;김영수;양준모;안치원;홍순구
    • 한국진공학회지
    • /
    • 제17권5호
    • /
    • pp.461-465
    • /
    • 2008
  • 적층 박막 내에서의 상변화는 주변 층에 영향을 준다. 결정화가 게이트 절연층에 주는 영향이 제거된 선결정화법(precrystallization)이 금속 유도 일측면 결정화(metal-induced unilateral crystallization)에 의해 제작된 다결정 실리콘 박막 트랜지스터 소자 및 회로의 전기적 특성에 미치는 영향에 대하여 연구하였다. 이 방법으로 만들어진 소자는 일반적인 후 결정화(postcrystallization) 소자에 비하여 높은 전류 구동력을 보였다. 여기에 본 연구는 DC bias에 의한 ring oscillator의 특성 변화를 연구하였다. 선결정화된 실리콘 박막을 이용하여 제작한 PMOS inverter는 후결정화된 실리콘 박막을 이용하여 제작한 inverter에 비하여 매우 동적(dynamic)이고도 안정적인 특성을 보였다.

A 77GHz MMIC Transceiver Module for Automotive Forward-Looking Radar Sensor

  • 강동민;홍주영;심재엽;윤형섭;이경호
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2006년도 하계종합학술대회
    • /
    • pp.609-610
    • /
    • 2006
  • A 77GHz MMIC transceiver module consisting of a power amplifier, a low noise amplifier, a drive amplifier, a frequency doubler and a down-mixer has been developed for automotive forward-looking radar sensor. The MMIC chip set was fabricated using $0.15{\mu}m$ gate-length InGaAs/InAlAs/GaAs mHEMT process based on 4-inch substrate. The power amplifier demonstrated a measured small signal gain of over 20dB from $76{\sim}77GHz$ with 15.5dBm output power. The chip size is $2mm{\times}2mm$. The low noise amplifier achieved a gain of 20dB in a band between $76{\sim}77\;GHz$ with an output power of 10dBm. The chip size is $2.2mm{\times}2mm$. The driver amplifier exhibited a gain of 23dB over a $76{\sim}77\;GHz$ band with an output power of 13dBm. The chip size is $2.1mm{\times}2mm$. The frequency doubler achieved an output power of -16dBm at 76.5GHz with a conversion gain of -16dB for an input power of 10dBm and a 38.25GHz input frequency. The chip size is $1.2mm{\times}1.2mm$. The down-mixer demonstrated a measured conversion gain of over -9dB. The chip size is $1.3mm{\times}1.9mm$. The transceiver module achieved an output power of 10dBm in a band between $76{\sim}77GHz$ with a receiver P1dB of -28dBm. The module size is $8{\times}9.5{\times}2.4mm^3$. This MMIC transceiver module is suitable for the 77GHz automotive radar systems and related applications in W-band.

  • PDF