• 제목/요약/키워드: gain boosting

검색결과 47건 처리시간 0.024초

Cain-boosting 전하펌프를 이용한 저잡음 위상고정루프 (A Low Noise Phase Locked Loop with Cain-boosting Charge Pump)

  • 최영식;한대현
    • 한국정보통신학회논문지
    • /
    • 제9권2호
    • /
    • pp.301-306
    • /
    • 2005
  • 본 논문에서는 gain-boosting 회로를 이용하여 전류 미스매치를 줄일 수 있는 전하펌프와 전압제어 저항기를 사용하여 선형성이 우수한 래치 구조의 전압제어발생기를 제안하여 위상고정루프를 설계하였다. Cain-boosting 전하펌프를 사용한 위상고정루프는 루프필터 출력 전압 구간에서 11$mu$V(최대 43$mu$V, 최소 32$mu$V)의 전압 흔들림 차이를 나타내었다. 전압제어저항기를 이용한 전압제어발진기는 입력전압 동작 구간에서 우수한 선형성을 나타내었다. 또한 제작된 전압제어발진기의 위상 잡음 특성은 -1084Bc/Hz(a)100kHz이며 CMOS 공정으로 만들어진 LC 전압제어발진기와 비슷한 성능을 가진다. 0.35$mu$m CMOS 공정으로 시뮬레이션 하였으며 록킹 시간은 150$mu$s이다.

전류 재사용 Gm-boosting 기술을 이용한 MedRadio 대역에서의 170㎼ 저잡음 증폭기 (A 170㎼ Low Noise Amplifier Using Current Reuse Gm-boosting Technique for MedRadio Applications)

  • 김인수;권구덕
    • 전자공학회논문지
    • /
    • 제54권2호
    • /
    • pp.53-57
    • /
    • 2017
  • 본 논문에서는 의료 기기용 401MHz - 406MHz MedRadio 대역에서 사용하는 저잡음 증폭기를 제안한다. 제안한 저잡음 증폭기는 전류 재사용 gm-boosting 기술을 이용한 공통 게이트 증폭기 구조를 채택하여 기존의 gm-boosted 공통 게이트 증폭기에 비해 동일한 전력소모에서 더 높은 전압 이득과 더 낮은 잡음 지수 특성을 얻었다. 제안한 전류 재사용 gm-boosted 저잡음 증폭기는 $0.13{\mu}m$ CMOS 공정을 사용하여 설계하였고, 22 dB의 전압 이득, 2.95 dB의 잡음 지수, -17 dBm의 IIP3 특성을 보이며, 공급 전압 0.5 V에서 $170{\mu}W$의 전력을 소비한다.

LED 백라이트를 위한 고속 스위칭 전류-펄스 드라이버 (A Fast-Switching Current-Pulse Driver for LED Backlight)

  • 양병도;이용규
    • 대한전자공학회논문지SD
    • /
    • 제46권7호
    • /
    • pp.39-46
    • /
    • 2009
  • 본 논문에서는 LED 백라이트를 위한 고속 스위칭 전류-펄스 드라이버(Current-Pulse Driver)를 제안하였다. 제안한 전류-펄스 드라이버는 드레인 정규화 전류미러(Regulated Drain Current Mirror : RD-CM)[1]와 고전압 NMOS 트랜지스터(High-Voltage NMOS Transistor : HV-NMOS)로 구성되었다. 동적 gain-boosting 앰프(Dynamic Gain-Boosting Amplifier : DGB-AMP)를 사용하여 전류-펄스 스위칭 응답속도를 향상시켰다. 출력 전류-펄스 스위치가 꺼졌을 때, RD-CM의 HV-NMOS 게이트 커패시턴스에 충전된 전하가 방전되지 않기 때문에 스위치가 다시 켜졌을 때, HV-NMOS 게이트 커패시턴스를 다시 충전할 필요가 없다. 제안한 전류-펄스 드라이버에서는 게이트 커패시턴스의 반복적인 충 방전 시간을 제거함으로써 전류-펄스 스위칭 동작을 고속으로 하도록 하였다. 검증을 위하여 SV/40V 0.5um BCD 공정으로 칩을 제작하였다. 제안한 전류-펄스 드라이버의 스위칭 지연시간을 기존 드라이버에서의 700ns에서 360ns로 줄일 수 있었다.

새로운 상호결합 이득증가형 적분기를 이용한 1.8V 200MHz대역 CMOS 전류모드 저역통과 능동필터 설계 (Design of A 1.8V 200MHz band CMOS Current-mode Lowpass Active Filter with A New Cross-coupled Gain-boosting Integrator)

  • 방준호
    • 전기학회논문지
    • /
    • 제57권7호
    • /
    • pp.1254-1259
    • /
    • 2008
  • A new CMOS current-mode integrator for low-voltage analog integrated circuit design is presented. The proposed current-mode integrator is based on cross-coupled gain-boosting topology. When it is compared with that of the typical current-mirror type current-mode integrator, the proposed current-mode integrator achieves high current gain and unity gain frequency with the same transistor size. As a application circuit of the proposed integrator, we designed the 1.8V 200MHz band current-mode lowpass filter. These are verified by Hspice simulation using $0.18{\mu}m$ CMOS technology.

청력 보정을 위한 고주파 증폭 회로 설계 (Design of High Frequency Boosting Circuits Compensating for Hearing Loss)

  • 이광;정영진
    • 전자공학회논문지
    • /
    • 제54권3호
    • /
    • pp.138-144
    • /
    • 2017
  • 본 논문에서는 노인성 난청으로 인한 청력도 감쇄를 보상하는 고주파 증폭 회로를 제안한다. 노인성 난청은 고음역(고주파 대역)의 청력도가 저음역(저주파대역)에 비해 더 떨어지는 저주파 통과 필터의 특성을 보이므로, 보상회로는 임계주파수 이상의 대역에서는 주파수에 비례하여 신호를 증폭하고 임계주파수 이하에서는 증폭도를 일정하게 유지하는 구조이다. 제안된 고주파 회로는 미분기, 단위 이득 증폭기로 구성된다. 임계주파수는 볼륨 조절 레버 형태로 간단하게 제어가 가능한 구조로 노인들이 자신의 난청정도에 따라 쉽게 증폭도를 조절할 수 있다. 고주파 증폭회로의 임계주파수는 가청주파수 전 대역에서 연속적으로 조절 가능하고, 10 kHz 음역의 신호는 80dB 이상 증폭도를 가진다.

12-비트 10-MS/s CMOS 파이프라인 아날로그-디지털 변환기 (12-bit 10-MS/s CMOS Pipeline Analog-to-Digital Converter)

  • 조세현;정호용;도원규;이한열;장영찬
    • 전기전자학회논문지
    • /
    • 제25권2호
    • /
    • pp.302-308
    • /
    • 2021
  • 본 논문에서는 영상 처리용 12-비트의 10-MS/s 파이프라인 아날로그-디지털 변환기(ADC: analog-to-digital converter)가 제안된다. 제안된 ADC는 샘플-홀드 증폭기, 3개의 stage, 3-비트 플래시 ADC, 그리고 digital error corrector로 구성된다. 각 stage는 4-비트 flash ADC와 multiplying digital-to-analog ADC로 구성된다. 고해상도의 ADC를 위해 제안된 샘플-홀드 증폭기는 gain boosting을 이용하여 전압 이득을 증가시킨다. 제안된 파이프라인 ADC는 1.8V 공급전압을 사용하는 180nm CMOS 공정에서 설계되었고 차동 1V 전압을 가지는 1MHz 사인파 아날로그 입력신호에 대해 10.52-비트의 유효 비트를 가진다. 또한, 약 5MHz의 나이퀴스트 사인파 입력에 대해 측정된 유효비트는 10.12 비트이다.

저 전력 고 이득 주파수 상향변환기를 이용한 Zigbee 송신기 설계 (Zigbee Transmitter Using a Low-Power High-Gain Up-Conversion Mixer)

  • 백세영;서창원;진호정;조춘식
    • 한국전자파학회논문지
    • /
    • 제27권9호
    • /
    • pp.825-833
    • /
    • 2016
  • 본 논문에서는 $0.18{\mu}m$ CMOS 공정을 사용한 저 전력 고 이득 주파수 상향변환기를 이용하여 IEEE 802.15.4 규격을 만족하는 직접 변환 송신기를 제안 및 설계한다. 설계된 RF 직접 변환 송신기는 차동입력 디지털-아날로그 변환기, 수동 저역통과 필터, 가변이득 증폭기, Quadrature 주파수 상향 변환기 그리고 차동 출력 구동증폭기로 구성되어 있다. 제안하는 직접변환 송신기에서 핵심적인 부분은 2.4 GHz Zigbee 규격을 저 전력으로 구동하는데 있다. 특히 Quadrature 주파수 상향변환기는 이득 Boosting을 통하여 적은 전류 소모로도 충분한 이득과 선형성을 보이고 있다. 측정결과, 공급전압 1.2 V에서 송신기의 총 소모 전류는 7.8 mA이고, 최대 출력 전력은 0 dBm 이상 그리고 -30 dBc의 ACPR(Adjacent Channel Power Ratio)을 나타내고 있다.

Balanced CMOS Complementary Folded Cascode OP-AMP의 최적설계에 관한 연구 (A Study on the Optimum Design of Balanced CMOS Complementary Folded Cascode OP-AMP)

  • 우영신;배원일;최재욱;성만영
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 1995년도 하계학술대회 논문집 C
    • /
    • pp.1108-1110
    • /
    • 1995
  • This paper presents a balanced CMOS complementary folded cascode OP-AMP topology that achieves improved DC gain using the gain boosting technique, a high unity-gain frequency and improved slew rate using the CMOS complementary cascode structure and a high PSRR using the balanced output stage. Bode-plot measurements of a balanced CMOS complementary folded cascode OP-AMP show a DC gain of 80dB, a unity-gain frequency of 110MHz and a slew rate of $274V/{\mu}s$(1pF load). This balanced CMOS complementary folded cascode OP-AMP is well suited for high frequency analog signal processing applications.

  • PDF

Two-Inductor Non-Isolated DC-DC Converter with High Step-Up Voltage Gain

  • Lee, Sze Sing;Chu, Bing;Lim, Chee Shen;Lee, Kyo-Beum
    • Journal of Power Electronics
    • /
    • 제19권5호
    • /
    • pp.1069-1073
    • /
    • 2019
  • In this paper, an alternative non-isolated DC-DC converter with a high voltage boosting capability is proposed. Two inductors are used and one of them has its flux linkage increases during its charging period to achieve a high step-up voltage gain. Among the three integrated capacitors, one portrays the partial characteristic of the switched-capacitor technique, while the other two are connected in series across the load. With the two switches controlled using the same duty cycle, the proposed topology demonstrates the merits of a higher and wider range of step-up voltage gain when compared with recent topologies. In addition, a reduction in loss is induced and a higher efficiency is ensured with all the voltage stresses constrained within the output voltage. Operation of the proposed converter is analyzed and validated through experimental results obtained with a prototype.

MIC용 비절연형 고승압 부스트 컨버터의 분석 (An analysis of non-isolated high voltage gain boost converter for MIC application)

  • 황선희;김준구;김재형;정용채;원충연
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2010년도 추계학술대회
    • /
    • pp.196-197
    • /
    • 2010
  • In same cases of grid connected system using photovoltaic modules, high boosting ratio is required for the converters. Four topologies based on conventional boost converters are implemented according to the voltage doubler and cascade methods. The topologies are analyzed and compared according to its boosting ratio and configurations. Consequently, the suitability of four topologies for MIC application is considered by simulation results.

  • PDF